CN118298749A - 显示装置 - Google Patents

显示装置 Download PDF

Info

Publication number
CN118298749A
CN118298749A CN202410557504.7A CN202410557504A CN118298749A CN 118298749 A CN118298749 A CN 118298749A CN 202410557504 A CN202410557504 A CN 202410557504A CN 118298749 A CN118298749 A CN 118298749A
Authority
CN
China
Prior art keywords
sub
control
display area
display
lines
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202410557504.7A
Other languages
English (en)
Inventor
李明月
田超
王超
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan China Star Optoelectronics Technology Co Ltd
Original Assignee
Wuhan China Star Optoelectronics Technology Co Ltd
Filing date
Publication date
Application filed by Wuhan China Star Optoelectronics Technology Co Ltd filed Critical Wuhan China Star Optoelectronics Technology Co Ltd
Publication of CN118298749A publication Critical patent/CN118298749A/zh
Pending legal-status Critical Current

Links

Abstract

本申请提供一种显示装置,包括显示面板、源极驱动电路和刷新频率控制电路,显示面板包括栅极驱动电路、第一扫描线、第二扫描线、数据线、子像素、选通电路、控制线,显示面板的显示区包括多个子显示区,控制线与一个子显示区内的多个选通电路连接,每个选通电路与一条第一扫描线和一条第二扫描线连接;刷新频率控制电路向多条控制线输出多个刷新频率控制信号,选通电路根据刷新频率控制信号向第二扫描线输入或不输入第一扫描线所传输的扫描信号。本申请提供的显示装置的显示面板具有多个子显示区,每个子显示区通过刷新频率控制电路和选通电路等单独控制,能够以相同或不同的刷新率进行显示,实现了显示装置的分区多频显示,降低了功耗。

Description

显示装置
技术领域
本申请涉及显示技术领域,具体涉及一种显示装置。
背景技术
为了达到更高的显示质量,显示装置的驱动频率、分辨率也越来越高,也就导致显示装置的功耗不断增加,因此,有效控制显示装置的功耗也是产品竞争一大手段。目前,显示装置的应用场景多种多样,在直播、网课、游戏和聊天等场景下,用户对显示装置的显示频率都有着不同的需求,尽管现有的显示装置已经可以做到分区显示,但是显示装置的刷新率只能进行全屏切换,如果对显示装置中部分分区界面进行高频显示以保证画面流畅性,其他分区画面采用低频显示以满足显示需求,那么将大大降低显示装置的整体功耗。因此,如何让显示装置能够适应各种场景进行分区多频显示成为了亟须解决的问题。
发明内容
本申请提供一种显示装置,以解决现有技术中显示装置无法进行分区多频显示的问题。
第一方面,本申请提供一种显示装置,所述显示装置包括一个显示面板、一个源极驱动电路和一个刷新频率控制电路,所述显示面板包括一个栅极驱动电路、多条第一扫描线、多条第二扫描线、多条数据线、多个子像素、多个选通电路、多条控制线,所述栅极驱动电路与多条所述第一扫描线电性连接,所述源极驱动电路与多条所述数据线电性连接,所述刷新频率控制电路与多条所述控制线电性连接,每个所述子像素与一条所述第二扫描线和一条所述数据线电性连接;
其中,所述显示面板的显示区包括沿与所述数据线平行的方向和/或与所述数据线垂直的方向排列的多个子显示区,所述控制线与位于一个所述子显示区内的多个所述选通电路电性连接,位于所述子显示区内的每一个所述选通电路与一条所述第一扫描线和一条所述第二扫描线电性连接;
所述刷新频率控制电路被配置为生成多个刷新频率控制信号,并向多条所述控制线输出多个所述刷新频率控制信号,所述选通电路被配置为根据所述控制线所传输的所述刷新频率控制信号向所述第二扫描线输入或不输入所述第一扫描线所传输的扫描信号。
在本申请提供的显示装置中,所述刷新频率控制电路被配置为根据多个所述刷新频率控制信号控制多个所述子显示区中的子像素以相同的刷新频率写入数据信号,或者根据至少两个所述刷新频率控制信号控制至少两个所述子显示区中的子像素以不同的刷新频率写入数据信号。
在本申请提供的显示装置中,至少两个所述子显示区至少包括第一子显示区和第二子显示区;
在至少两个所述子显示区中的子像素以不同的刷新频率写入数据信号的情况下,所述第一子显示区中的子像素待写入数据信号的第一刷新频率大于所述第二子显示区中的子像素待写入数据信号的第二刷新频率;
至少两个所述刷新频率控制信号包括第一刷新频率控制信号和第二刷新频率控制信号;
所述刷新频率控制电路被配置为生成所述第一刷新频率控制信号和第二刷新频率控制信号,并在第一帧画面的驱动周期内根据所述第一刷新频率控制信号控制所述第一子显示区和所述第二子显示区中的子像素均写入数据信号,以及在第二帧画面的驱动周期内根据所述第二刷新频率控制信号控制所述第一子显示区中的子像素写入数据信号,以及控制所述第二子显示区中的子像素不写入数据信号。
在本申请提供的显示装置中,所述第一刷新频率等于所述第二刷新频率的两倍;
所述刷新频率控制电路被配置为在时间上连续的第一帧画面的驱动周期、第二帧画面的驱动周期内根据所述第一刷新频率控制信号控制所述第一子显示区中的子像素均写入数据信号,并在所述第一帧画面的驱动周期内根据所述第二刷新频率控制信号控制所述第二子显示区中的子像素写入数据信号,以及在所述第二帧画面的驱动周期内根据所述第二刷新频率控制信号控制所述第二子显示区中的子像素不写入数据信号。
在本申请提供的显示装置中,所述第一刷新频率等于所述第二刷新频率的四倍;
所述刷新频率控制电路被配置为在时间上连续的第一帧画面的驱动周期、第二帧画面的驱动周期、第三帧画面的驱动周期、第四帧画面的驱动周期内根据所述第一刷新频率控制信号控制所述第一子显示区中的子像素均写入数据信号,并在所述第一帧画面的驱动周期内根据所述第二刷新频率控制信号控制所述第二子显示区中的子像素写入数据信号,以及在所述第二帧画面的驱动周期、所述第三帧画面的驱动周期、所述第四帧画面的驱动周期内根据所述第二刷新频率控制信号控制所述第二子显示区中的子像素不写入数据信号。
在本申请提供的显示装置中,多条所述控制线包括多条第一控制线,多条所述第一控制线沿与所述数据线垂直的方向排列,所述刷新频率控制电路与多条所述第一控制线电性连接,所述选通电路包括第一晶体管,所述第一晶体管的源极、漏极中的一者与所述第一扫描线电性连接,所述第一晶体管的源极、漏极中的另一者与所述第二扫描线电性连接,一条所述第一控制线与位于一个所述子显示区内的多个所述第一晶体管的栅极电性连接,所述子像素包括第三晶体管,所述第三晶体管的栅极与所述第二扫描线电性连接,所述第三晶体管的源极、漏极中的一者与所述数据线电性连接,所述第三晶体管的源极、漏极中的另一者与所述子像素的像素电极电性连接。
在本申请提供的显示装置中,多条所述控制线还包括多条第二控制线,多条所述第二控制线沿与所述数据线垂直的方向排列,所述刷新频率控制电路与多条所述第二控制线电性连接,所述选通电路还包括第二晶体管,所述第二晶体管的源极、漏极中的一者与所述显示面板的低电平信号输入端电性连接,所述第二晶体管的源极、漏极中的另一者与所述第二扫描线电性连接,一条所述第二控制线与位于一个所述子显示区内的多个所述第二晶体管的栅极电性连接。
在本申请提供的显示装置中,所述第一晶体管导通时,所述第二晶体管截止;或者
所述第一晶体管截止时,所述第二晶体管导通;或者
所述第一晶体管截止时,所述第二晶体管截止。
在本申请提供的显示装置中,在所述第一帧画面的驱动周期内,位于所述第一子显示区中的所述第二扫描线所传输的扫描信号为位于所述第一子显示区中的所述第一扫描线所传输的扫描信号,位于所述第二子显示区中的所述第二扫描线所传输的扫描信号为位于所述第二子显示区中的所述第一扫描线所传输的扫描信号;
在所述第二帧画面的驱动周期内,位于所述第一子显示区中的所述第二扫描线所传输的扫描信号为位于所述第一子显示区中的所述第一扫描线所传输的扫描信号,位于所述第二子显示区中的所述第二扫描线所传输的扫描信号为所述低电平信号输入端所传输的低电平信号。
在本申请提供的显示装置中,在至少两个所述子显示区沿与所述数据线垂直的方向排列的情况下,与位于至少两个所述子显示区的一者中的相同行所述子像素电性连接的两条所述第二扫描线绝缘。
本申请的有益效果在于:本申请提供的显示装置中的显示面板包括一个栅极驱动电路、多条第一扫描线、多条第二扫描线、多条数据线、多个子像素、多个选通电路、多条控制线,相比于常规的显示面板在沿与数据线平行的方向和/或与数据线垂直的方向上具有多个子显示区,此外显示装置还包括一个刷新频率控制电路,所述刷新频率控制电路通过控制线向所述选通电路传输刷新频率控制信号,每个子显示区通过刷新频率控制电路和选通电路进行单独控制,使得每个子显示区能够以相同或不同的刷新率进行显示,实现了显示装置显示画面的多样化,同时也降低了显示屏的功耗。
附图说明
图1为本申请的实施例提供的显示装置的示意图;
图2为本申请的实施例提供的显示装置的多个子显示区的电路图;
图3为本申请的一个实施例提供的显示装置的多个子显示区及其驱动方式时序图;
图4为基于图3的显示装置的栅极驱动信号及控制信号的驱动时序图;
图5为本申请的另一个实施例提供的显示装置的多个子显示区及其驱动方式时序图;
图6为基于图5的显示装置的栅极驱动信号及控制信号的驱动时序图;
图7为本申请的又一个实施例提供的显示装置的多个子显示区及其驱动方式时序图;
图8为基于图7的显示装置的栅极驱动信号及控制信号的驱动时序图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行描述。所描述的实施例仅用于对本发明创造的思想进行解释说明,而不应视为对本申请的保护范围的限制。
在本申请的描述中,需要理解的是,术语“第一”“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”“第二”的特征可以明示或者隐含地包括一个或者更多个所述特征。在本申请的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
现有显示装置的显示频率通常都是不变的或者只能对于显示装置的显示频率进行整体切换控制,无法根据使用场景对显示频率进行分区并在各个分区内采用不同的刷新率进行显示,导致显示装置的功耗较高。
为解决上述问题,如图1所示,本申请的实施例提供了一种显示装置,包括一个显示面板、一个源极驱动电路和一个刷新频率控制电路,所述显示面板包括一个栅极驱动电路、多条第一扫描线、多条第二扫描线、多条数据线、多个子像素、多个选通电路、多条控制线,所述栅极驱动电路与多条所述第一扫描线电性连接,所述源极驱动电路与多条所述数据线电性连接,所述刷新频率控制电路与多条所述控制线电性连接,每个所述子像素与一条所述第二扫描线和一条所述数据线电性连接。
其中,所述显示面板的显示区包括沿与所述数据线平行的方向和/或与所述数据线垂直的方向排列的多个子显示区,所述控制线与位于一个所述子显示区内的多个所述选通电路电性连接,位于所述子显示区内的每一个所述选通电路与一条所述第一扫描线和一条所述第二扫描线电性连接;
所述刷新频率控制电路被配置为生成多个刷新频率控制信号,并向多条所述控制线输出多个所述刷新频率控制信号,所述选通电路被配置为根据所述控制线所传输的所述刷新频率控制信号向所述第二扫描线输入或不输入所述第一扫描线所传输的扫描信号。
进一步的,所述刷新频率控制电路被配置为根据多个所述刷新频率控制信号控制多个所述子显示区中的子像素以相同的刷新频率写入数据信号,或者根据至少两个所述刷新频率控制信号控制至少两个所述子显示区中的子像素以不同的刷新频率写入数据信号。
通过上述设置,即可根据显示装置的使用场景以及刷新率的不同对显示面板的显示区域进行划分,通过驱动器对各个子显示区进行单独控制,从而减少显示屏的负担,降低显示装置的功耗。
在此基础上,至少两个所述子显示区至少包括第一子显示区和第二子显示区。其中,在所述显示面板在至少两个所述子显示区中的子像素以不同的刷新频率写入数据信号的情况下,所述第一子显示区中的子像素待写入数据信号的第一刷新频率大于所述第二子显示区中的子像素待写入数据信号的第二刷新频率。
进一步的,至少两个所述刷新频率控制信号包括第一刷新频率控制信号和第二刷新频率控制信号;所述刷新频率控制电路被配置为生成所述第一刷新频率控制信号和第二刷新频率控制信号,并在第一帧画面的驱动周期内根据所述第一刷新频率控制信号控制所述第一子显示区和所述第二子显示区中的子像素均写入数据信号,以及在第二帧画面的驱动周期内根据所述第二刷新频率控制信号控制所述第一子显示区中的子像素写入数据信号,以及控制所述第二子显示区中的子像素不写入数据信号。
如图1所示,在本申请的一个实施例中,显示区在第一扫描方向分为子显示区A、子显示区B、子显示区C、子显示区D,各个子显示区由独立的数据控制线SWA1/2、SWB1/2、SWC1/2、SWD1/2分别控制。
需说明的是,在本申请的一些实施例中,所述第一刷新频率与第二刷新频率之间通常保持倍数关系,具体为:所述第一刷新频率等于所述第二刷新频率的两倍,或者所述第一刷新频率等于所述第二刷新频率的四倍。
其中,当所述第一刷新频率等于所述第二刷新频率的两倍时,所述刷新频率控制电路被配置为在时间上连续的第一帧画面的驱动周期、第二帧画面的驱动周期内根据所述第一刷新频率控制信号控制所述第一子显示区中的子像素均写入数据信号,并在所述第一帧画面的驱动周期内根据所述第二刷新频率控制信号控制所述第二子显示区中的子像素写入数据信号,以及在所述第二帧画面的驱动周期内根据所述第二刷新频率控制信号控制所述第二子显示区中的子像素不写入数据信号。
进一步的,当所述第一刷新频率等于所述第二刷新频率的四倍时,所述刷新频率控制电路被配置为在时间上连续的第一帧画面的驱动周期、第二帧画面的驱动周期、第三帧画面的驱动周期、第四帧画面的驱动周期内根据所述第一刷新频率控制信号控制所述第一子显示区中的子像素均写入数据信号,并在所述第一帧画面的驱动周期内根据所述第二刷新频率控制信号控制所述第二子显示区中的子像素写入数据信号,以及在所述第二帧画面的驱动周期、所述第三帧画面的驱动周期、所述第四帧画面的驱动周期内根据所述第二刷新频率控制信号控制所述第二子显示区中的子像素不写入数据信号。
如图2所示,在本申请关于所述显示面板的一些实施例中,每个所述子像素包括驱动晶体管、液晶电容、存储电容和控制模块;其中,所述控制模块与所述控制信号线、所述扫描线和所述驱动晶体管的栅极电性连接,所述驱动晶体管的源极与所述数据线电性连接,所述驱动晶体管的漏极连接至所述液晶电容和所述存储电容的一端,所述液晶电容和存储电容的另一端连接至公共电极。多条所述控制线包括多条第一控制线,多条所述第一控制线沿与所述数据线垂直的方向排列,所述刷新频率控制电路与多条所述第一控制线电性连接。
进一步的,所述选通电路包括第一晶体管,所述第一晶体管的源极、漏极中的一者与所述第一扫描线电性连接,所述第一晶体管的源极、漏极中的另一者与所述第二扫描线电性连接,一条所述第一控制线与位于一个所述子显示区内的多个所述第一晶体管的栅极电性连接,所述子像素包括第三晶体管,所述第三晶体管的栅极与所述第二扫描线电性连接,所述第三晶体管的源极、漏极中的一者与所述数据线电性连接,所述第三晶体管的源极、漏极中的另一者与所述子像素的像素电极电性连接。
更进一步的,多条所述控制线还包括多条第二控制线,多条所述第二控制线沿与所述数据线垂直的方向排列,所述刷新频率控制电路与多条所述第二控制线电性连接,所述选通电路还包括第二晶体管,所述第二晶体管的源极、漏极中的一者与所述显示面板的低电平信号输入端电性连接,所述第二晶体管的源极、漏极中的另一者与所述第二扫描线电性连接,一条所述第二控制线与位于一个所述子显示区内的多个所述第二晶体管的栅极电性连接。
需注意的是,在上述实施例中,所述第一晶体管导通时,所述第二晶体管截止;或者所述第一晶体管截止时,所述第二晶体管导通;或者所述第一晶体管截止时,所述第二晶体管截止。即所述第一晶体管和所述第二晶体管在同一时间仅有一个导通,以实现对扫描信号的选择,具体的,本申请中对于所述扫描信号的选择如下:
在所述第一帧画面的驱动周期内,位于所述第一子显示区中的所述第二扫描线所传输的扫描信号为位于所述第一子显示区中的所述第一扫描线所传输的扫描信号,位于所述第二子显示区中的所述第二扫描线所传输的扫描信号为位于所述第二子显示区中的所述第一扫描线所传输的扫描信号;
在所述第二帧画面的驱动周期内,位于所述第一子显示区中的所述第二扫描线所传输的扫描信号为位于所述第一子显示区中的所述第一扫描线所传输的扫描信号,位于所述第二子显示区中的所述第二扫描线所传输的扫描信号为所述低电平信号输入端所传输的低电平信号。
在至少两个所述子显示区沿与所述数据线垂直的方向排列的情况下,与位于至少两个所述子显示区的一者中的相同行所述子像素电性连接的两条所述第二扫描线绝缘。
参照图2,以显示区在第一扫描方向划分三个子显示区为示意,为实现每个子显示区的刷新率独立控制,子显示区A的数据控制信号为SWA1、SWA2,子显示区B的数据控制信号为SWB1、SWB2,子显示区C的数据控制信号为SWC1、SWC2;通过控制模块对栅极线、控制信号对gate line进行筛选,筛选出对应显示分区的栅极线gate1A、gate1B、gate1C;通过SWA1、SWA2、SWB1、SWB2、SWC1、SWC2的频率控制显示区A、B、C区的显示频率。
此外,本申请还包括时序控制电路,所述时序控制电路与所述栅极驱动电路和源极驱动电路电性连接,所述时序控制电路用于控制所述控制信号的输出时长以确定每个子显示区的刷新率。在时序控制电路的驱动时序中,时钟信号经过栅极驱动电路进行移位,依次输出gate1、gate2等栅极驱动信号,像素电路中对应的数据信号data1~dataM*N搭配栅极驱动电路的输出依次写入子像素中的节点N(即驱动晶体管与所述液晶电容和存储电容的连接点),即驱动晶体管的栅极接收到栅极驱动信号后导通,将节点N写入电位N1~N1,M*N。
在本申请的一些实施例中,为了实现显示面板的各子显示区显示不同的刷新频率,以一个子显示区中刷新率控制为例,本申请的驱动方式如下:
当显示画面以最大刷新率A显示时,在第N-1帧、第N帧、第N+1帧和第N+2帧,每个所述第一晶体管的栅极均接收高电平驱动信号,每个所述第二晶体管的栅极均接收低电平驱动信号;其中,N为正整数且为2的倍数,A>0。
当显示画面以A/2的刷新率显示时,在第N-1帧和第N+1帧,每个所述第一晶体管的栅极均接收高电平驱动信号,每个所述第二晶体管的栅极均接收低电平驱动信号;在第N帧和第N+2帧,每个所述第一晶体管的栅极均接收低电平驱动信号,每个所述第二晶体管的栅极均接收高电平驱动信号。
当显示画面以A/4的刷新率显示时,在第N-1帧,每个所述第一晶体管的栅极均接收高电平驱动信号,每个所述第二晶体管的栅极均接收低电平驱动信号;在第N帧、第N+1帧和第N+2帧,每个所述第一晶体管的栅极均接收低电平驱动信号,每个所述第二晶体管的栅极均接收高电平驱动信号。
其中,当所述第一晶体管的栅极接收的信号为高电平驱动信号,且所述第二晶体管的栅极接收的信号为低电平驱动信号时,每个所述子像素中的驱动晶体管的栅极接收来自所述扫描线的信号;当所述第一晶体管的栅极接收的信号为低电平驱动信号,且所述第二晶体管的栅极接收的信号为高电平驱动信号时,每个所述子像素中的驱动晶体管的栅极接收的信号为低电平驱动信号。
基于上述方案,本申请给出几种具体实施例,在这些实施例中显示面板的显示区均被分为三个子显示区,具体如下:
实施例1
如图3(a)所示,显示面板在第二扫描方向上从左往右依次分为A、B、C三个子显示区,其中子显示区A的刷新率为120HZ,子显示区B的刷新频率为120Hz,子显示区C的刷新频率为120Hz。
如图3(b)和图4所示,为实现上述刷新率,对应选择控制信号的状态如下:
在第N-1帧时,在各个子显示区中,第一晶体管的栅极接收的控制信号SWA1/SWB1/SWC1均为高电平驱动信号VGH,第二晶体管的栅极接收的控制信号SWA2/SWB2/SWC2均为低电平驱动信号VGL,此时与扫描线gate1连接的驱动晶体管接收的驱动信号gate1A、gate1B、gate1C均等于gate1所传输的栅极驱动信号,与扫描线gate2连接的驱动晶体管接收的驱动信号gate2A、gate2B、gate2C均等于gate2的栅极驱动信号;
在第N帧时,在各个子显示区中,第一晶体管的栅极接收的控制信号SWA1/SWB1/SWC1均为高电平驱动信号VGH,第二晶体管的栅极接收的控制信号SWA2/SWB2/SWC2均为低电平驱动信号VGL,此时与扫描线gate1连接的驱动晶体管接收的驱动信号gate1A、gate1B、gate1C均等于gate1所传输的栅极驱动信号,与扫描线gate2连接的驱动晶体管接收的驱动信号gate2A、gate2B、gate2C均等于gate2的栅极驱动信号;
在第N+1帧时,在各个子显示区中,第一晶体管的栅极接收的控制信号SWA1/SWB1/SWC1均为高电平驱动信号VGH,第二晶体管的栅极接收的控制信号SWA2/SWB2/SWC2均为低电平驱动信号VGL,此时与扫描线gate1连接的驱动晶体管接收的驱动信号gate1A、gate1B、gate1C均等于gate1所传输的栅极驱动信号,与扫描线gate2连接的驱动晶体管接收的驱动信号gate2A、gate2B、gate2C均等于gate2的栅极驱动信号;
在第N+2帧时,在各个子显示区中,第一晶体管的栅极接收的控制信号SWA1/SWB1/SWC1均为高电平驱动信号VGH,第二晶体管的栅极接收的控制信号SWA2/SWB2/SWC2均为低电平驱动信号VGL,此时与扫描线gate1连接的驱动晶体管接收的驱动信号gate1A、gate1B、gate1C均等于gate1所传输的栅极驱动信号,与扫描线gate2连接的驱动晶体管接收的驱动信号gate2A、gate2B、gate2C均等于gate2的栅极驱动信号。
在该实施例中,在第N-1帧、第N帧、第N+1帧、第N+2帧时,各个子显示区的刷新率均相同,可实现整个显示面板的显示区的刷新率均保持在120HZ。
实施例2
如图5(a)所示,显示面板在第一扫描方向上从上到下依次分为A、B、C三个子显示区,其中子显示区A的刷新率为60HZ,子显示区B的刷新频率为120Hz,子显示区C的刷新频率为30Hz。
如图5(b)和图6所示,为实现上述刷新率,对应选择控制信号的状态如下:
在第N-1帧时,在各个子显示区中,第一晶体管的栅极接收的控制信号SWA1/SWB1/SWC1均为高电平驱动信号VGH,第二晶体管的栅极接收的控制信号SWA2/SWB2/SWC2均为低电平驱动信号VGL,此时与扫描线gate1连接的驱动晶体管接收的驱动信号gate1A、gate1B、gate1C均等于gate1所传输的栅极驱动信号,与扫描线gate2连接的驱动晶体管接收的驱动信号gate2A、gate2B、gate2C均等于gate2的栅极驱动信号。
在第N帧时,在子显示区A中,第一晶体管的栅极接收的控制信号SWA1均为低电平驱动信号VGL,第二晶体管的栅极接收的控制信号SWA2为高电平驱动信号VGH;在子显示区B中,第一晶体管的栅极接收的控制信号SWB1均为高电平驱动信号VGH,第二晶体管的栅极接收的控制信号SWB2为低电平驱动信号VGL;在子显示区C中,第一晶体管的栅极接收的控制信号SWC1均为低电平驱动信号VGL,第二晶体管的栅极接收的控制信号SWC2为高电平驱动信号VGH;此时,与扫描线gate1连接的驱动晶体管接收的驱动信号gate1A=gate1C=VGL,gate1B=gate1,与扫描线gate2连接的驱动晶体管接收的驱动信号gate2A=gate2C=VGL,gate2B=gate2。
在第N+1帧时,在子显示区A中,第一晶体管的栅极接收的控制信号SWA1均为高电平驱动信号VGH,第二晶体管的栅极接收的控制信号SWA2为低电平驱动信号VGL;在子显示区B中,第一晶体管的栅极接收的控制信号SWB1均为高电平驱动信号VGH,第二晶体管的栅极接收的控制信号SWB2为低电平驱动信号VGL;在子显示区C中,第一晶体管的栅极接收的控制信号SWC1为高电平驱动信号VGH,第二晶体管的栅极接收的控制信号SWC2为低电平驱动信号VGL;此时,与扫描线gate1连接的驱动晶体管接收的驱动信号gate1A=gate1B=gate1,gate1C=VGL,与扫描线gate2连接的驱动晶体管接收的驱动信号gate2A=gate2B=gate2,gate2C=VGL。
在第N+2帧时,在子显示区A中,第一晶体管的栅极接收的控制信号SWA1均为低电平驱动信号VGL,第二晶体管的栅极接收的控制信号SWA2为高电平驱动信号VGH;在子显示区B中,第一晶体管的栅极接收的控制信号SWB1均为高电平驱动信号VGH,第二晶体管的栅极接收的控制信号SWB2为低电平驱动信号VGL;在子显示区C中,第一晶体管的栅极接收的控制信号SWC1均为低电平驱动信号VGL,第二晶体管的栅极接收的控制信号SWC2为高电平驱动信号VGH;此时,与扫描线gate1连接的驱动晶体管接收的驱动信号gate1A=gate1C=VGL,gate1B=gate1,与扫描线gate2连接的驱动晶体管接收的驱动信号gate2A=gate2C=VGL,gate2B=gate2。
在该实施例中,通过在第N-1帧、第N帧、第N+1帧、第N+2帧的驱动控制,子显示区A的刷新率为60HZ,子显示区B的刷新率为120HZ,子显示区C的刷新率为30HZ,即实现了各个显示区的刷新率均不相同。
实施例3
如图7(a)所示,显示面板在第二扫描方向上由上到下依次分为A、B、C三个子显示区,其中子显示区A的刷新率为120HZ,子显示区B的刷新频率为120Hz,子显示区C的刷新频率为120Hz。
如图7(b)和图8所示,为实现上述刷新率,对应选择控制信号的状态如下:
在第N-1帧时,在各个子显示区中,第一晶体管的栅极接收的控制信号SWA1/SWB1/SWC1均为高电平驱动信号VGH,第二晶体管的栅极接收的控制信号SWA2/SWB2/SWC2均为低电平驱动信号VGL,此时与扫描线gate1连接的驱动晶体管接收的驱动信号gate1A、gate1B、gate1C均等于gate1所传输的栅极驱动信号,与扫描线gate2连接的驱动晶体管接收的驱动信号gate2A、gate2B、gate2C均等于gate2的栅极驱动信号。
在第N帧时,在子显示区A中,第一晶体管的栅极接收的控制信号SWA1均为低电平驱动信号VGL,第二晶体管的栅极接收的控制信号SWA2为高电平驱动信号VGH;在子显示区B中,第一晶体管的栅极接收的控制信号SWB1均为高电平驱动信号VGH,第二晶体管的栅极接收的控制信号SWB2为低电平驱动信号VGL;在子显示区C中,第一晶体管的栅极接收的控制信号SWC1均为低电平驱动信号VGL,第二晶体管的栅极接收的控制信号SWC2为高电平驱动信号VGH;此时,与扫描线gate1连接的驱动晶体管接收的驱动信号gate1A=gate1C=VGL,gate1B=gate1,与扫描线gate2连接的驱动晶体管接收的驱动信号gate2A=gate2C=VGL,gate2B=gate2。
在第N+1帧时,在子显示区A中,第一晶体管的栅极接收的控制信号SWA1均为高电平驱动信号VGH,第二晶体管的栅极接收的控制信号SWA2为低电平驱动信号VGL;在子显示区B中,第一晶体管的栅极接收的控制信号SWB1均为高电平驱动信号VGH,第二晶体管的栅极接收的控制信号SWB2为低电平驱动信号VGL;在子显示区C中,第一晶体管的栅极接收的控制信号SWC1为高电平驱动信号VGH,第二晶体管的栅极接收的控制信号SWC2为低电平驱动信号VGL;此时,与扫描线gate1连接的驱动晶体管接收的驱动信号gate1A=gate1B=gate1C=gate1,与扫描线gate2连接的驱动晶体管接收的驱动信号gate2A=gate2B=gate2C=gate2。
在第N+2帧时,在子显示区A中,第一晶体管的栅极接收的控制信号SWA1均为低电平驱动信号VGL,第二晶体管的栅极接收的控制信号SWA2为高电平驱动信号VGH;在子显示区B中,第一晶体管的栅极接收的控制信号SWB1均为高电平驱动信号VGH,第二晶体管的栅极接收的控制信号SWB2为低电平驱动信号VGL;在子显示区C中,第一晶体管的栅极接收的控制信号SWC1均为低电平驱动信号VGL,第二晶体管的栅极接收的控制信号SWC2为高电平驱动信号VGH;此时,与扫描线gate1连接的驱动晶体管接收的驱动信号gate1A=gate1C=VGL,gate1B=gate1,与扫描线gate2连接的驱动晶体管接收的驱动信号gate2A=gate2C=VGL,gate2B=gate2。
在该实施例中,通过在第N-1帧、第N帧、第N+1帧、第N+2帧的驱动控制,子显示区A的刷新率为60HZ,子显示区B的刷新率为120HZ,子显示区C的刷新率为60HZ,即实现了各个显示区的刷新率部分相同。
当然,本申请还可有其他多种实施例,在不背离本申请的精神及其实质要点的情况下,熟悉本领域的技术人员可根据本申请作出各种相应的改变和变形,但这些相应的改变和变形都应属于本申请所附的权利要求的保护范围。

Claims (10)

1.一种显示装置,其特征在于,所述显示装置包括一个显示面板、一个源极驱动电路和一个刷新频率控制电路,所述显示面板包括一个栅极驱动电路、多条第一扫描线、多条第二扫描线、多条数据线、多个子像素、多个选通电路、多条控制线,所述栅极驱动电路与多条所述第一扫描线电性连接,所述源极驱动电路与多条所述数据线电性连接,所述刷新频率控制电路与多条所述控制线电性连接,每个所述子像素与一条所述第二扫描线和一条所述数据线电性连接;
其中,所述显示面板的显示区包括沿与所述数据线平行的方向和/或与所述数据线垂直的方向排列的多个子显示区,所述控制线与位于一个所述子显示区内的多个所述选通电路电性连接,位于所述子显示区内的每一个所述选通电路与一条所述第一扫描线和一条所述第二扫描线电性连接;
所述刷新频率控制电路被配置为生成多个刷新频率控制信号,并向多条所述控制线输出多个所述刷新频率控制信号,所述选通电路被配置为根据所述控制线所传输的所述刷新频率控制信号向所述第二扫描线输入或不输入所述第一扫描线所传输的扫描信号。
2.根据权利要求1所述的显示装置,其特征在于,所述刷新频率控制电路被配置为根据多个所述刷新频率控制信号控制多个所述子显示区中的子像素以相同的刷新频率写入数据信号,或者根据至少两个所述刷新频率控制信号控制至少两个所述子显示区中的子像素以不同的刷新频率写入数据信号。
3.根据权利要求2所述的显示装置,其特征在于,至少两个所述子显示区至少包括第一子显示区和第二子显示区;
在至少两个所述子显示区中的子像素以不同的刷新频率写入数据信号的情况下,所述第一子显示区中的子像素待写入数据信号的第一刷新频率大于所述第二子显示区中的子像素待写入数据信号的第二刷新频率;
至少两个所述刷新频率控制信号包括第一刷新频率控制信号和第二刷新频率控制信号;
所述刷新频率控制电路被配置为生成所述第一刷新频率控制信号和第二刷新频率控制信号,并在第一帧画面的驱动周期内根据所述第一刷新频率控制信号控制所述第一子显示区和所述第二子显示区中的子像素均写入数据信号,以及在第二帧画面的驱动周期内根据所述第二刷新频率控制信号控制所述第一子显示区中的子像素写入数据信号,以及控制所述第二子显示区中的子像素不写入数据信号。
4.根据权利要求3所述的显示装置,其特征在于,所述第一刷新频率等于所述第二刷新频率的两倍;
所述刷新频率控制电路被配置为在时间上连续的第一帧画面的驱动周期、第二帧画面的驱动周期内根据所述第一刷新频率控制信号控制所述第一子显示区中的子像素均写入数据信号,并在所述第一帧画面的驱动周期内根据所述第二刷新频率控制信号控制所述第二子显示区中的子像素写入数据信号,以及在所述第二帧画面的驱动周期内根据所述第二刷新频率控制信号控制所述第二子显示区中的子像素不写入数据信号。
5.根据权利要求3所述的显示装置,其特征在于,所述第一刷新频率等于所述第二刷新频率的四倍;
所述刷新频率控制电路被配置为在时间上连续的第一帧画面的驱动周期、第二帧画面的驱动周期、第三帧画面的驱动周期、第四帧画面的驱动周期内根据所述第一刷新频率控制信号控制所述第一子显示区中的子像素均写入数据信号,并在所述第一帧画面的驱动周期内根据所述第二刷新频率控制信号控制所述第二子显示区中的子像素写入数据信号,以及在所述第二帧画面的驱动周期、所述第三帧画面的驱动周期、所述第四帧画面的驱动周期内根据所述第二刷新频率控制信号控制所述第二子显示区中的子像素不写入数据信号。
6.根据权利要求3所述的显示装置,其特征在于,多条所述控制线包括多条第一控制线,多条所述第一控制线沿与所述数据线垂直的方向排列,所述刷新频率控制电路与多条所述第一控制线电性连接,所述选通电路包括第一晶体管,所述第一晶体管的源极、漏极中的一者与所述第一扫描线电性连接,所述第一晶体管的源极、漏极中的另一者与所述第二扫描线电性连接,一条所述第一控制线与位于一个所述子显示区内的多个所述第一晶体管的栅极电性连接,所述子像素包括第三晶体管,所述第三晶体管的栅极与所述第二扫描线电性连接,所述第三晶体管的源极、漏极中的一者与所述数据线电性连接,所述第三晶体管的源极、漏极中的另一者与所述子像素的像素电极电性连接。
7.根据权利要求6所述的显示装置,其特征在于,多条所述控制线还包括多条第二控制线,多条所述第二控制线沿与所述数据线垂直的方向排列,所述刷新频率控制电路与多条所述第二控制线电性连接,所述选通电路还包括第二晶体管,所述第二晶体管的源极、漏极中的一者与所述显示面板的低电平信号输入端电性连接,所述第二晶体管的源极、漏极中的另一者与所述第二扫描线电性连接,一条所述第二控制线与位于一个所述子显示区内的多个所述第二晶体管的栅极电性连接。
8.根据权利要求7所述的显示装置,其特征在于,所述第一晶体管导通时,所述第二晶体管截止;或者
所述第一晶体管截止时,所述第二晶体管导通;或者
所述第一晶体管截止时,所述第二晶体管截止。
9.根据权利要求7所述的显示装置,其特征在于,在所述第一帧画面的驱动周期内,位于所述第一子显示区中的所述第二扫描线所传输的扫描信号为位于所述第一子显示区中的所述第一扫描线所传输的扫描信号,位于所述第二子显示区中的所述第二扫描线所传输的扫描信号为位于所述第二子显示区中的所述第一扫描线所传输的扫描信号;
在所述第二帧画面的驱动周期内,位于所述第一子显示区中的所述第二扫描线所传输的扫描信号为位于所述第一子显示区中的所述第一扫描线所传输的扫描信号,位于所述第二子显示区中的所述第二扫描线所传输的扫描信号为所述低电平信号输入端所传输的低电平信号。
10.根据权利要求1所述的显示装置,其特征在于,在至少两个所述子显示区沿与所述数据线垂直的方向排列的情况下,与位于至少两个所述子显示区的一者中的相同行所述子像素电性连接的两条所述第二扫描线绝缘。
CN202410557504.7A 2024-05-06 显示装置 Pending CN118298749A (zh)

Publications (1)

Publication Number Publication Date
CN118298749A true CN118298749A (zh) 2024-07-05

Family

ID=

Similar Documents

Publication Publication Date Title
KR100201429B1 (ko) 액정 표시 장치
US5412397A (en) Driving circuit for a matrix type display device
US7148885B2 (en) Display device and method for driving the same
US5844534A (en) Liquid crystal display apparatus
KR100234612B1 (ko) 메모리 인터페이스 회로 및 액세스 방법
JP3516382B2 (ja) 液晶表示装置及びその駆動方法並びに走査線駆動回路
KR950013444B1 (ko) 액정 표시장치
US7176947B2 (en) Device for driving a display apparatus
JP4739343B2 (ja) 表示装置、表示方法、表示モニターおよびテレビジョン受像機
CN101533627B (zh) 液晶显示装置
JPH1073843A (ja) アクティブマトリクス型液晶表示装置
US6784868B2 (en) Liquid crystal driving devices
JPH10133172A (ja) 単純マトリクス型表示装置の駆動回路
US4816819A (en) Display panel
JP3305931B2 (ja) 液晶表示装置
JPH09329807A (ja) 液晶表示装置
US6924785B1 (en) Method and apparatus for displaying data on a matrix display with an alternating order of scanning in adjacent groups of columns
US20020097211A1 (en) Liquid crystal display device and method for driving the same
KR19990022041A (ko) 듀얼-패널 액정 디스플레이를 갖는 컴퓨터 시스템
JPH02210985A (ja) マトリクス型液晶表示装置の駆動回路
JP2003131630A (ja) 液晶表示装置
CN118298749A (zh) 显示装置
JPH0854601A (ja) アクティブマトリクス型液晶表示装置
JP3773206B2 (ja) 液晶表示装置及びその駆動方法並びに走査線駆動回路
CN115775547A (zh) 一种显示面板及其驱动方法、显示装置

Legal Events

Date Code Title Description
PB01 Publication