JPS6198444A - 制御記憶システム - Google Patents

制御記憶システム

Info

Publication number
JPS6198444A
JPS6198444A JP21966884A JP21966884A JPS6198444A JP S6198444 A JPS6198444 A JP S6198444A JP 21966884 A JP21966884 A JP 21966884A JP 21966884 A JP21966884 A JP 21966884A JP S6198444 A JPS6198444 A JP S6198444A
Authority
JP
Japan
Prior art keywords
address
return
subroutine
control
microinstruction
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP21966884A
Other languages
English (en)
Inventor
Wataru Shimoda
下田 渉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP21966884A priority Critical patent/JPS6198444A/ja
Publication of JPS6198444A publication Critical patent/JPS6198444A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/22Microcontrol or microprogram arrangements
    • G06F9/26Address formation of the next micro-instruction ; Microprogram storage or retrieval arrangements
    • G06F9/262Arrangements for next microinstruction selection

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明はデータ処理装置におけるマイクロプログラム制
御装置に関し、特にマイクロプログラムを記憶する制御
記憶システムに関する。
(従来の技術) マイクロプログラム制御装置には、マイクロプログラム
を記憶するための制御記憶を備えている。
マイクロプログラムは多数のマイクロ命令語の形で制御
記憶に記憶され、制御記憶から17−ドと(とにマイク
ロ命令語の形で取出され、データ処理衣! 回路を側倒する。マイクロ命令語は一般にアドレスフィ
ールドと制御フィールドとから構成されている。アドレ
スフィールドは分岐を行うための分岐先アドレスデータ
と、分岐の実行を決定するためのデータとから構成され
る。制御フィールドはデータ処理回路を制御するための
制御ビットから構成される。マイクロ命令語は上位の命
令を実行するため、あるいは各種の事象を処理するため
にシーケンスを形成する。マイクロ命令語のシーケンス
には、特定の命令あるいは事象を処理するのみに限定さ
れたルーチンと、複数の゛命令あるいは事象の処理に共
通に使われるルーチンがある。後者のシーケンスはサブ
ルーチンとして複数の前者のシーケンスからコールされ
て使われる。また、サブル−チンのなかで他のサブルー
チンをコールして使うことも行われる。
(発明が解決しようとする問題点) 従来の制御記憶システムにはサブルーチンをコールする
ためにリターンアドレスを格納する複数のレジスタを有
し、サブルーチンをコールするご會 と番こリターンアドレスをこのレジスタをこ格納してい
る。例えは、斯かる技術に関しては萩原宏著「マイクロ
プログラミング」、昭和52年4月19日、産業図書、
5ページに記載されている。したがって、サブルーチン
をコールする多重度が上記のレジスタ数によって制御さ
れるという欠点かめる。また、多重度を上げるにはレジ
スタ数を増加する必要があるため、ハードウェアが多重
度に比レリして増加するという欠点がある。
本発明の目的は、サブルーチンコール時に新しくコール
したサブルーチンが5のリターンアドレスを保持し、保
持されている一つ前のサブルーチンコールに対するリタ
ーンアドレスを制御記憶内に存在する新しくコールした
サブルーチンからのリターン先マイクロ命令語に書き込
むことにより、上記欠点を除去し、一定量の金物の増加
で任意の多重度のサブルーチンコールを実施でき、多重
度と同じ数だけのリターンアドレ2レジヌタヲ有スる場
合lこ等しい実行時間でリターン処理を行うことができ
るように構成した制御記憶システムを提供すること1こ
ある。
(問題点を解決するための手段) 本発明による制御記憶システムは制御記憶と、読出しレ
ジスタと、解読手段と、マイクロ命令カウンタと、リタ
ーンアドレス保持手段と、書込み制御手段と、アドレy
這択手段とを具備したものである。
制御記憶は、制御フィールドと、沓侠え可能なアドレス
フィールドとから成る複数のマイクロ命令語によって構
成したマイクロプロクラムを記憶するためのものである
読出しレジスタは、読出しアドレスによって指定された
制御記憶からのマイクロ命令語を読出して格納するため
のものである。
解読手段は、読出しレジス月こ格納されたマイクロ命令
語の制御フィールドを解読して制御l(8号を発生する
ためのものである。
マイクロ命令カウンタは制御記憶の読出しアドレスをマ
イクロ命令語の実行と同期し、単位アドレスづつ増分し
て保持するためのものである。
リターンアドレス保持手段は、解読手段からのサブルー
チンコールを示す制御信号tこ応答し、コールされたサ
ブルーチンからのリターン先アドレスとじてマイクロ命
令カウンタの出力を格納し、格納しているリターン先ア
ドレスにょシ指定されたマイクロ命令語のアドレスフィ
ールドのアドレスデータを次のリターン先アドレスとし
てセットして保持するためのものでらる。
書込み制御手段は、リターンアドレス保持手段に保持さ
れているアドレスデータをマイクロ命令カウンタにセッ
トされた値によって指定された制御記憶の内部のマイク
ロ命令語のアドレスフィールドに書込み、これをセーブ
するためのものである。
アドレス選択手段は、制御記憶のアドレスとして解読手
段からのサブルーチンコールを示す制御信号とリターン
を示す制御信号とに応答して、マイクロ命令カウンタに
セットされた値か、またはリターンアドレス保持手段に
保持されているアト(レスデータか、あるいは読出しア
ドレスレジスタ)″    1o格納さ□ている74.
。命令@。ア)”LzJフィールドのアドレスデータか
を選択するためのものでおる。
本発明においては、上記構成においてサブルーチンをコ
ールする場合には新しくコールしたサブルーチンからの
リターン先アドレスをリターンアドレス保持手段に保持
すると共に、リターンアドレス保持手段に先に保持して
いた一つ前のサブルーチンコールに対するリターン先ア
ドレスを制御記憶の内部にセーブし、サブルーチンから
リターンする場合には次のリターンのリターン先アドレ
スを制御記憶からリターンアドレス保持手段に移すこと
ができるように11成したものである。
(実施例) 次に、本発明について図面を参照して詳細に説明する。
第1図は、本発明による制御記憶システムの一実施例を
示すブロック図でろろ。第】図において制御記憶システ
ムは、制御記憶1と、読出しレジ″′と・解読手段3と
・z 4 i o ii令fJ’)71       
4と、リターンアドレス保持手段5と、書込み制御手段
6と、アドレス選択手段7とから構成しである。
制御記憶1は、アドレスフィールドと制御フィールドと
から成るマイクロ命令語を保持する。制御記憶1は、ア
ト−レスフィールドを保持するアドレスフィールド領域
10と制御フィールドを保持する制御フィールド領域1
1とにより構成されている。マイクロ命令語のアドレス
フィールドは、分岐を行うための分岐先アドレスデータ
と分岐の実行を決定するためのデータとから構成されて
いる。マイクロ命令語がサブルーチンをコールする場合
、分岐先アドレスデータはサブルーチンの先頭アドレス
を示す。制御記憶1のアドレスフィールドを保持するア
ドレスフィールド領域10は、さらに分岐先アドレスデ
ータを保持する分岐先アドレスデーク佃域10aと分岐
の実行を決めるデータを保持する分岐実行データ領域1
0bとに分かれる。制御記憶1の分岐先アドレスデータ
領域10aには新たなアドレスデータの書込みが可能で
、ここにサブルーチンの実行終了後のリターン先アドレ
スを書込んで保持する。
読出しレジスタ2は制御記憶1から読出されたマイクロ
命令語をセットするものであり、マイクロ命令語は読出
しレジスタ2にセットされた時に実行される。読出しレ
ジスタ2にセットされたマイクロ命令語の分岐先アドレ
スデータは、リターンアドレス保持手段5とアドレス選
択手段7とに送出される。マイクロ命令語が条件句き分
岐、あるいは無φ件分岐を指示する場合、またはサブル
ーチンコールを指示する場合tこは、分岐先アドレスデ
ータはアドレス選択手段7で選択され、分岐先のマイク
ロ命令語、あるいはサブルーチンの先頭のマイクロ命令
語を読出すために使われる。分岐先アドレスデータがリ
ターン先アドレスである場合には、分岐先アドレスデー
タはリターンアドレス保持手段5にセットされる。読出
しレジスタ2にセットされたマイクロ命令語の分岐の実
行を決定するためのデータは分岐条件選択手段(図示し
てない)に送出されて分岐条件の選択に使用され、読出
しレジ2夕2にセットされたマイクロ命令語の制御フィ
ールドはM読手段ろへ送出される。
解読手段3は、コードを形成する制御ビットのグループ
ごとに制御フィールドを解読し、制御するデータ処理回
路ごとに適した形の制御信号を発生する。解読手段るは
、マイクロ命令語のサブルーチンコールを示す1ビツト
の制御信号(信号線3 jh)と、マイクロ命令語のサ
ブルーチンリターンを示す1ビツトの制御信号3b(信
号線ろb上)を出力する。サブルーチンコールを示す信
号lea上の制御信号は書込み制御手段6へ送出され、
サブルーチンリターンを示す制御信号はリターンアドレ
ス保持手段5とアドレス選択手段7とに送出される。
マイクロ命令カウンタ4は、アダー4oとレジスタ41
とによって構成されている。アダー40は制御記憶1の
読出しアドレスを入力し、読出しアドレスを+またけ増
分する。増分された読出しアドレスは、レジスタ41へ
送出され、レジスタ電 ・1     41は読出しレジスタ2にセットされた
マイクロ命令語の実行E同期して増分された読出しアド
レスをセットする。レジスタ41の出力は、リターンア
ドレス保持手段5とアドレス選択手段6に送出される。
読出しレジスタ2にセットされたマイクロ命令語が分岐
を示していない場合には、レジスタ41の出力はアドレ
ス選択手段6で選択され、次のマイクロ命令語の読出し
アドレスとして便われる。読出しレジスタ2にセットさ
れたマイクロ命令語がサブルーチンコールを示す場合に
はレジスタ41の出力はアドレ;R−選択手段6で選択
され、リターンアドレス保持手段5に保持されているリ
ターンアドレスを制り1記憶1に書込むためアドレスと
して使われる。読出しレジスタ2にセットされたマイク
ロ命令語がサブルーチンコールを示す場合には、リター
ンアドレス保持手段5に送出されたレジスタ41出力は
リターン7ドレスとしてリターンアドレス保持手段51
こセットされている。
リターンアドレス保持手段5はセレクタ50と、レジス
タ51と、]ビピッのフリップフロップ52と、ORゲ
ート53とによって、僅゛成されてい    (る。読
出しレジスタ2にセットされたマイクロ命令語がサブル
ーチンコールを指示する易合には、セレクタ50はレジ
スタ41の出力を選択し、それ以外の場合には読出しレ
ジスタ2からの分岐先アドレスデータを選択する。読出
しレジスタ2にセットされたマイクロ命令語がサブルー
チンコールを示すタイミングでは、レジスタ51はコー
ルしたサブルーチンからのリターンアドレスとしてレジ
スタ41の出力をセットする。また、読出しレジスタ2
にセットしたマイクロ命令語がサブルーチンリターンを
示すタイミングの次のタイばングでレジスタ51はこの
時読出しレジスタ2にセットしたリターン先のマイクロ
命令語の分岐先アドレスデータをセットする。この分岐
先アドレスデータは、リターンアドレス保持手段5に保
持していたリターンアドレスの代りに、さらに多重度の
高いサブルーチンのリターンアドレスをリターンアドレ
ス保持手段5に保持するため、制御記憶1の内部にセー
ブしたアドレスである。1ビツトのフリップフロップ5
2は、読出しレジスタ2にセットされたマイクロ命令語
がサブルーチンリターンを示しているタイピングの次の
タイミングを示すため使われる。ORゲート回路5ろは
レジメタ51ヘリターンアドレスをセットする2種類の
タイミングをORするため使われる。
書込み制御手段6は1ビツトのフリップフロップ60と
、ANDゲート回路61〜63と、インバータ回路64
とから構成されている。読出しレジスタ2にセットされ
たマイクロ命令語がサブルーチンコールを示す場合には
、1ビツトのフリップフロップ60とANDゲート回路
61.62とによってリターンアドレス保持手段5に保
持するリターンアドレスを制御記憶1ζこセーブするタ
イミングと、コールしたサブルーチンの先頭のマイクロ
命令語を読出すタイピングとを発生する。フリップフロ
ップ60は、解読手段ろから信号線6a上に送出された
サブルーチンコールを示す制御信号を入力する。AND
ゲート回路61は、フリップフロップ60の否定側出力
とサブルーチンコールを示す制@信号(信号線6a上)
との論理積を求め、リターンアドレスをセーブするタイ
ミングを出力する。ANDゲートfo回路62はフリッ
プフロップ60の肯定側出力とサブルーチンコールを示
す制御信号(信号線ろa上)の論理積を求め、サブルー
チンの先頭のマイクロ命令語を読出すタイミングを出力
する。ANDゲート回路6ろは、リターンアドレスをセ
ーブするタイミングとライトパルスとの論理積を求め、
制御記憶1へのライトパルスを出力する。インバータ回
路64はリターンアドレスをセーブするタイミングを反
転し、二つのタイミングを出力する間に読出しレジスタ
2を保持する信号を出力する。
アドレス選択手段7はセレクタ70と、ORゲート回路
71.72と、インバータ回路73とから構成されてい
る。セレクタ70は読出しレジメタ2からの分岐先アド
レスデータと、マイクロ命令カウンタ4からの+1の増
分アドレスデータと、リターンアドレス保持手段5から
のリターンブトレスデータとの内の一つを選択するよう
切替える。
1     読出しレジスタ2にセットされたマイクロ
命令語がサブルーチンコールを示し、コールしたサブル
ーチンの先頭マイクロ命令語を読出すタイごングである
場合、あるいは読出しレジスタ2にセットされたマイク
ロ命令語がサブルーチンコールもサブルーチンリターン
も示さず、分岐している場合に限って分岐先アドレスデ
ータが選択される。ORゲート回路71は、上記の2つ
の場合を示す信号の論理和を求めるものである。読出し
レジスタ2にセットされたマイクロ命令語がサブルーチ
ンリターンを示す場合に、リターンアドレスデータが選
択される。読出しレジスタ2にセットされたマイクロ命
令語がサブルーチンコールを示し、リターンアドレスを
セーブするタイミングである場合、あるいは読出しレジ
スタ2にセットされたマイクロ命令語がサブルーチンコ
ールもサブルーチンリターンも示さず分岐もしない場合
に限って+1の増分アドレスデータが選択される。OR
ゲート回路72は上記の二つの場合を示す信号の論理和
を求めるものである。インバータ回路76は分″t″″
f011・911“°゛”200   (生ずる。
以上の各手段の動作の説明からも明らかなように、サブ
ルーチンの内部で新たなサブルーチンをコールする場合
には、制(ロ)記憶の内部のサブルーチンコールを示し
たマイクロ命令1梧の次のマイクロ命令語の7ドレスフ
イールドに現レベルからのリターン先アドレスをセーブ
し、コールしたサブルーチンからのリターン先アドレス
をリターンアドレス保持手段番こセットする。一方、上
位レベルのサブルーチンから下位レベルのサブルーチン
にリターンする歩合には、リターンアドレス保持手段に
保持しているリターン先アドレスを使ってリターン先の
マイクロ命令語をつ出すと共に、その−rイクロ命令梧
のアドレスフィールド(コセーブしである、さらに下位
レベルのサブルーチンへのリターン先アドレスをリター
ンアドレス保持手段に戻す。これらの動作によって任意
の対重度のサブルーチンコールを行うことができる。
(発明の効果) 本発明には以上説明したように、マイクロ命令語を保持
する制御記憶の一部にサブルーチンのリターン先アドレ
スをセーブできるように構成することにより、一定足の
ハードウェアの増加だけで任意の多重度のサブルーチン
コールを行うことができるという効果がある。
【図面の簡単な説明】
第1図は、本発明による制御記憶システムの一実施例を
示すブロック図である。 1・・・制御記憶 2・・・読出しレジスタ 6・・・解読手段 4・寺・マイクロ命令カウンタ 5・・・リターンアドレス保持手段 6・・・専込み制御手段 7・・・アドレス選択手段 10.11・・・フィールドエリア 40・・・アダー 41.51・・−レジスタ 50.70・・eセレクタ

Claims (1)

    【特許請求の範囲】
  1. 制御フィールドと書換え可能なアドレスフィールドとか
    ら成る複数のマイクロ命令語によって構成したマイクロ
    プログラムを記憶するための制御記憶と、読出しアドレ
    スによって指定された前記制御記憶からのマイクロ命令
    語を読出して格納するための読出しレジスタと、前記読
    出しレジスタに格納されたマイクロ命令語の制御フィー
    ルドを解読して制御信号を発生するための解読手段と、
    前記制御記憶の読出しアドレスをマイクロ命令語の実行
    と同期して単位アドレスづつ増分して保持するためのマ
    イクロ命令カウンタと、前記解読手段からのサブルーチ
    ンコールを示す制御信号に応答してコールされたサブル
    ーチンからのリターン先アドレスとして前記マイクロ命
    令カウンタの出力を格納し、前記格納しているリターン
    先アドレスにより指定されたマイクロ命令語のアドレス
    フィールドのアドレスデータを次のリターン先アドレス
    としてセットして保持するためのリターンアドレス保持
    手段と、前記リターンアドレス保持手段に保持されてい
    る前記アドレスデータを前記マイクロ命令カウンタにセ
    ットされた値によって指定された前記制御記憶の内部の
    マイクロ命令語のアドレスフィールドに書込んでセーブ
    するための書込み制御手段と、前記制御記憶のアドレス
    として前記解読手段からのサブルーチンコールを示す制
    御信号とリターンを示す制御信号とに応答して、前記マ
    イクロ命令カウンタにセットされた値か、前記リターン
    アドレス保持手段に保持されているアドレスデータか、
    あるいは前記読出しアドレスレジスタに格納されている
    マイクロ命令語のアドレスフィールドのアドレスデータ
    かを選択するためのアドレス選択手段とを具備し、サブ
    ルーチンをコールする場合には新しくコールしたサブル
    ーチンからのリターン先アドレスを前記リターンアドレ
    ス保持手段に保持すると共に前記リターンアドレス保持
    手段に先に保持していた一つ前のサブルーチンコールに
    対するリターン先アドレスを前記制御記憶の内部にセー
    ブし、前記サブルーチンからリターンする場合には次の
    リターンのリターン先アドレスを前記制御記憶から前記
    リターンアドレス保持手段に移すことができるように構
    成したことを特徴とする制御記憶システム。
JP21966884A 1984-10-19 1984-10-19 制御記憶システム Pending JPS6198444A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP21966884A JPS6198444A (ja) 1984-10-19 1984-10-19 制御記憶システム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP21966884A JPS6198444A (ja) 1984-10-19 1984-10-19 制御記憶システム

Publications (1)

Publication Number Publication Date
JPS6198444A true JPS6198444A (ja) 1986-05-16

Family

ID=16739104

Family Applications (1)

Application Number Title Priority Date Filing Date
JP21966884A Pending JPS6198444A (ja) 1984-10-19 1984-10-19 制御記憶システム

Country Status (1)

Country Link
JP (1) JPS6198444A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03260726A (ja) * 1990-03-09 1991-11-20 Fujitsu Ltd マイクロサブルーチン制御方式

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03260726A (ja) * 1990-03-09 1991-11-20 Fujitsu Ltd マイクロサブルーチン制御方式

Similar Documents

Publication Publication Date Title
NL192698C (nl) Verwerkingsstelsel voor het verwerken van digitale data.
US4310880A (en) High-speed synchronous computer using pipelined registers and a two-level fixed priority circuit
US4443848A (en) Two-level priority circuit
JPS6322336B2 (ja)
US3979729A (en) Microprogram unit for a data processor
JPH0346850B2 (ja)
JPH05108341A (ja) マイクロプロセツサ
US4047245A (en) Indirect memory addressing
US5185880A (en) Stored instructions executing type timing signal generating system
EP0164418B1 (en) Microprogram control system
JPS6198444A (ja) 制御記憶システム
KR880000994B1 (ko) 마이크로 프로그램 제어방식
JP2906792B2 (ja) ディジタルプロセッサ及びその制御方法
JPH04251331A (ja) 情報処理装置
SU1129613A1 (ru) Устройство адресации многопроцессорной вычислительной машины
JPS5875250A (ja) デジタル情報処理装置
JPH0810429B2 (ja) マイクロプログラム制御装置
JPS6398735A (ja) マイクロ制御装置
JPS584447A (ja) 制御記憶装置
JPS6112577B2 (ja)
JPH0243626A (ja) コンピュータ・プロセッサの実行速度を制御する装置
JPS5917460B2 (ja) 計算機の制御装置
JPS6232500B2 (ja)
JPS58137180A (ja) デイジタル信号遅延装置
JPH02143328A (ja) マイクロプログラム制御装置