JPS613563A - 露光光源の制御方式 - Google Patents
露光光源の制御方式Info
- Publication number
- JPS613563A JPS613563A JP59123777A JP12377784A JPS613563A JP S613563 A JPS613563 A JP S613563A JP 59123777 A JP59123777 A JP 59123777A JP 12377784 A JP12377784 A JP 12377784A JP S613563 A JPS613563 A JP S613563A
- Authority
- JP
- Japan
- Prior art keywords
- data
- light source
- bit part
- order bit
- analog
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 claims abstract description 12
- 238000000034 method Methods 0.000 claims description 12
- 238000006243 chemical reaction Methods 0.000 abstract description 9
- 238000010586 diagram Methods 0.000 description 5
- 239000000463 material Substances 0.000 description 2
- 239000003086 colorant Substances 0.000 description 1
- 238000003079 width control Methods 0.000 description 1
Landscapes
- Fax Reproducing Arrangements (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
(発明の技術分野)
この発明は、ディジタル画像データをアナログ変換して
、半導体光源に電力を供給する露光光源の制御方式に関
し、特に高速で必要最小限のビット数を持つ、ディジタ
ル/アナログ変換器(以下、D/A変換器とする)を使
用して、安価な構成で正確な露光制御を行ない得るカラ
ーハードコピー装置等における露光光源の制御方式に関
する。
、半導体光源に電力を供給する露光光源の制御方式に関
し、特に高速で必要最小限のビット数を持つ、ディジタ
ル/アナログ変換器(以下、D/A変換器とする)を使
用して、安価な構成で正確な露光制御を行ない得るカラ
ーハードコピー装置等における露光光源の制御方式に関
する。
(発明の技術的背景とその問題点)
カラー分解されたディジタル画像データをアナログ変換
して3原色の発光光源5例えば発光ダイオード等の半導
体光源に電力を供給して発光させることにより、感光紙
を露光してカラー画像のハードコピーを得る装置は各種
提案されている。
して3原色の発光光源5例えば発光ダイオード等の半導
体光源に電力を供給して発光させることにより、感光紙
を露光してカラー画像のハードコピーを得る装置は各種
提案されている。
第1図は画像データ処理部の従来例を1色についてする
もので、ディジタル画像データCtは画像データ変換部
lに入力されて発光光源に必要なデータに変換され、そ
の出力GSはラッチ部2に入力され、制御系からのクロ
ック信号GKによりデータ1単位毎にラッチされ、所産
のタイミングで読出されたラッチデータLSがD/A変
換器3に入力されてアナログ信号KSに変換され、その
信号KSが半導体光源に加えられるようになっている、
ここで、ディジタル画像データG1からアナログ信号K
Sに変換するまでの変換速度は、ディジタル素子により
構成されるディジタル回路部分よりも、主としてD/A
変換器3の変換速度に依存している。一般に、画像デー
タのデータ長は階調の分解能を考えるとカラーコピー画
像処理の場合、12ビツト位は必要とされている。しか
しD/A変換素子としては現在、12ビー2トのものよ
り8ビツトのものの方が高速性という点では優れている
し、コストの面でも8ビツトのものの方が格段に優れて
いるが、分解能という面では劣るのである。そこで、分
解能と高速性を高め、更にはコスト的に安価であるとい
った全ての条件を満足する変換方法の開発が要望されて
いた。
もので、ディジタル画像データCtは画像データ変換部
lに入力されて発光光源に必要なデータに変換され、そ
の出力GSはラッチ部2に入力され、制御系からのクロ
ック信号GKによりデータ1単位毎にラッチされ、所産
のタイミングで読出されたラッチデータLSがD/A変
換器3に入力されてアナログ信号KSに変換され、その
信号KSが半導体光源に加えられるようになっている、
ここで、ディジタル画像データG1からアナログ信号K
Sに変換するまでの変換速度は、ディジタル素子により
構成されるディジタル回路部分よりも、主としてD/A
変換器3の変換速度に依存している。一般に、画像デー
タのデータ長は階調の分解能を考えるとカラーコピー画
像処理の場合、12ビツト位は必要とされている。しか
しD/A変換素子としては現在、12ビー2トのものよ
り8ビツトのものの方が高速性という点では優れている
し、コストの面でも8ビツトのものの方が格段に優れて
いるが、分解能という面では劣るのである。そこで、分
解能と高速性を高め、更にはコスト的に安価であるとい
った全ての条件を満足する変換方法の開発が要望されて
いた。
また1発光光源としての半導体光源の供給電力に対する
光量は第2図のように特に低域において非線形状が問題
とされ、上記問題と併せその補正方法についての解決も
要求されていた。
光量は第2図のように特に低域において非線形状が問題
とされ、上記問題と併せその補正方法についての解決も
要求されていた。
(発明の■的)
この発明の目的は、高速で高分解能を有すると共に、半
導体光源の非線型性を補正し、かつ安価な構成の露光光
源の制御方式を提供することにある。
導体光源の非線型性を補正し、かつ安価な構成の露光光
源の制御方式を提供することにある。
(発明の概要)
この発明は、ディジタル画像データからアナログ変換し
て半導体光源に電力°を供給する露光光源の制御方式に
関するもので、ディジタル画像データを上位ビット部分
と下位ビット部分とに2分割し、上位ビット部分のデー
タによりアナログ出力の大きさを制御し、下位ビット部
分のデータにより吟間幅を行なうようにしたものである
。
て半導体光源に電力°を供給する露光光源の制御方式に
関するもので、ディジタル画像データを上位ビット部分
と下位ビット部分とに2分割し、上位ビット部分のデー
タによりアナログ出力の大きさを制御し、下位ビット部
分のデータにより吟間幅を行なうようにしたものである
。
(発明の実施例)
第3図はこの発明方式を一実施例を1色について示すも
ので、ディジタル画像データGlは画像データ変換部1
に入力されて発光光源に必要なデータに変換され、上位
ビット部分G2と下位、ビット部分G3とに分割出力さ
れた後、それぞれラッチ部2^及び2Bに入力される。
ので、ディジタル画像データGlは画像データ変換部1
に入力されて発光光源に必要なデータに変換され、上位
ビット部分G2と下位、ビット部分G3とに分割出力さ
れた後、それぞれラッチ部2^及び2Bに入力される。
そして、制御系からのクロック信号GKによりデータ単
位毎にラッチされ、所定のタイミングで読出されたラッ
チデータLl及びし2が出力される。この出力の内、ラ
ッチデータL1と、これに1を加算する「+l」手段4
によりlが加算されたデータLl’とがマルチプレクサ
5に入力され、他のラッチデータL2は16てい倍部6
の出力GK1Bをカウントするカウンタ7とデコードす
るデコード8とにより切替タイミング信号DEに変換さ
れ、マルチプレクサ5の切替端子Cに入力される。そし
て、このマルチプレクサ5は切替タイミング信号DEに
より、人力される2つのデータLlとLl。
位毎にラッチされ、所定のタイミングで読出されたラッ
チデータLl及びし2が出力される。この出力の内、ラ
ッチデータL1と、これに1を加算する「+l」手段4
によりlが加算されたデータLl’とがマルチプレクサ
5に入力され、他のラッチデータL2は16てい倍部6
の出力GK1Bをカウントするカウンタ7とデコードす
るデコード8とにより切替タイミング信号DEに変換さ
れ、マルチプレクサ5の切替端子Cに入力される。そし
て、このマルチプレクサ5は切替タイミング信号DEに
より、人力される2つのデータLlとLl。
とを切替えてデータに^を出力し、てい倍部6からの信
号CK1Bによりデータ単位毎にラッチすると共に、所
定のタイミングで読出したラッチデータLAを出力する
ようになっている。こうして出力されたラッチデータL
AはD/A変換器3によりアナログ信号KSに変換され
、その信号KSが発光ダイオード等の半導体光源に印加
されるようになっている。
号CK1Bによりデータ単位毎にラッチすると共に、所
定のタイミングで読出したラッチデータLAを出力する
ようになっている。こうして出力されたラッチデータL
AはD/A変換器3によりアナログ信号KSに変換され
、その信号KSが発光ダイオード等の半導体光源に印加
されるようになっている。
このような構成において、その動作を第4図(A)、(
B)及び(C)を参照して説明する。
B)及び(C)を参照して説明する。
ディジタル画像データG1は12ビツトのデータ長をも
ち、画像データ変換部lに入力されて発光光源に必要な
データに変換され、かつたとえば8ビツト部分G2と4
ビツトの下位ビット部分G3とに2分割される。これら
のデータG2及びG3は各々ラッチ部2に入力されて、
データ単位毎にクロック信号GKにより一時記憶される
。そして、上位8ビツトデータであるLlはそのままマ
ルチプレクサ5に入力され、更にr+*J手段4により
1ビツト加算されたデータLl’ もマルチプレクサ5
に入力される。即ちデータL1の値をnとすれば、デー
タトビは(nφ1)なる値となる。このnは下位ビット
部分のデータG3が0のときの02の値を示し、 (n
+1)は同様にデータG3がオーバーフローしたときの
データG2の値を意味する。一方、制御系からのクロッ
ク信号CKを16倍の周波数に変換する16てい倍部6
の出力CK16は、カウンタ7のクロック信号となって
いる。またデータL2はデコーダ8によりデコニドされ
、これにより選択出力されるカウンタ7の出力信号DE
はマルチプレクサ5の端子Cに入力される。これにより
マルチプレクサ5は入力データLlとLl’ とを切換
えてデータMAとして出力し、このデータX^が信号G
K1Bによりデータ単位毎にラッチ部4にラッチされ、
所定のタイミングで読出されたラッチデータLAが出力
される。
ち、画像データ変換部lに入力されて発光光源に必要な
データに変換され、かつたとえば8ビツト部分G2と4
ビツトの下位ビット部分G3とに2分割される。これら
のデータG2及びG3は各々ラッチ部2に入力されて、
データ単位毎にクロック信号GKにより一時記憶される
。そして、上位8ビツトデータであるLlはそのままマ
ルチプレクサ5に入力され、更にr+*J手段4により
1ビツト加算されたデータLl’ もマルチプレクサ5
に入力される。即ちデータL1の値をnとすれば、デー
タトビは(nφ1)なる値となる。このnは下位ビット
部分のデータG3が0のときの02の値を示し、 (n
+1)は同様にデータG3がオーバーフローしたときの
データG2の値を意味する。一方、制御系からのクロッ
ク信号CKを16倍の周波数に変換する16てい倍部6
の出力CK16は、カウンタ7のクロック信号となって
いる。またデータL2はデコーダ8によりデコニドされ
、これにより選択出力されるカウンタ7の出力信号DE
はマルチプレクサ5の端子Cに入力される。これにより
マルチプレクサ5は入力データLlとLl’ とを切換
えてデータMAとして出力し、このデータX^が信号G
K1Bによりデータ単位毎にラッチ部4にラッチされ、
所定のタイミングで読出されたラッチデータLAが出力
される。
第4図(A)に示す上位ビット部G2が、同図(B)に
おけるアナログ出力KSでいえばQ(G2)なるアナロ
グレベルになるとすれば、1ビツト加算したデータ(0
2÷1)はここに示すようにQ(G2)より1段階高い
アナログレベルQ(G2+1)となる、いま、下位レベ
ル部G3が第4図(A)に示すようにr 0OIOJな
るデータであるとすると、これは18分割の内の2であ
るからカウンタ7の出力信号DEは第4図(C)の波形
となる。同図CB)と対応させてみると、時間t(G2
+1)の時間はQ (G2+1)が出力され、時間t(
G2)の間はQ(G2)が出力される。即ち上位ビット
部G2はアナログ出力の大きさを制御し、下位ビット部
G3は時間幅制御を行なっているのである。これは8ビ
ツトのD/A変換器を使ってはいるが、実際は12ビツ
トの分解能をもつことになる。 KSは半導体光源に供
給され、これにより感光材料が露光されるのであるから
、この露光量は光源の光量と露光時間の積で表わされ、
上記t(G2)とt(G2+1)の時間比を制御するこ
とにより露光量は制御されることになる。即ち第4図(
B)の波形の平均値が感材に対する露光量となるので、
結局12ビツトと同じ分解能をもつことになる。
おけるアナログ出力KSでいえばQ(G2)なるアナロ
グレベルになるとすれば、1ビツト加算したデータ(0
2÷1)はここに示すようにQ(G2)より1段階高い
アナログレベルQ(G2+1)となる、いま、下位レベ
ル部G3が第4図(A)に示すようにr 0OIOJな
るデータであるとすると、これは18分割の内の2であ
るからカウンタ7の出力信号DEは第4図(C)の波形
となる。同図CB)と対応させてみると、時間t(G2
+1)の時間はQ (G2+1)が出力され、時間t(
G2)の間はQ(G2)が出力される。即ち上位ビット
部G2はアナログ出力の大きさを制御し、下位ビット部
G3は時間幅制御を行なっているのである。これは8ビ
ツトのD/A変換器を使ってはいるが、実際は12ビツ
トの分解能をもつことになる。 KSは半導体光源に供
給され、これにより感光材料が露光されるのであるから
、この露光量は光源の光量と露光時間の積で表わされ、
上記t(G2)とt(G2+1)の時間比を制御するこ
とにより露光量は制御されることになる。即ち第4図(
B)の波形の平均値が感材に対する露光量となるので、
結局12ビツトと同じ分解能をもつことになる。
更に下位ビット部分G3がrooooJのデータである
ときは、第4図(B)に相当するアナログ信号KSの波
形は高さG2のフラットな波形ではなく、1/18時間
幅分だけが(G2+1)の高さとなり、本来の画像デー
タよりレベルが引き上げられる )
ことになる。これは第2図に示す低域での非線形状を修
正する効果がある。また、ここでは画像データ12ビツ
トのうちアナログ出力の大きさに8ビット使い、残り4
ビツトを時間幅制御に使用したが、この割合は種々考え
られる0D/A変換器として現状では8ビツトのものが
多いことから、上述の割合で説明したが、回路設計の容
易さ及び阻止の選択のし易さ等からも、その組み合せは
多様にある。なお1発光光源として半導体光源について
説明したが、その他の発光素子についても適用でき、同
様の効果をあげることができる。さらに、上述では1色
について説明したが、第3図のブロック図を必要個数た
とえば並列にRGB用に3個用いることにより。
ときは、第4図(B)に相当するアナログ信号KSの波
形は高さG2のフラットな波形ではなく、1/18時間
幅分だけが(G2+1)の高さとなり、本来の画像デー
タよりレベルが引き上げられる )
ことになる。これは第2図に示す低域での非線形状を修
正する効果がある。また、ここでは画像データ12ビツ
トのうちアナログ出力の大きさに8ビット使い、残り4
ビツトを時間幅制御に使用したが、この割合は種々考え
られる0D/A変換器として現状では8ビツトのものが
多いことから、上述の割合で説明したが、回路設計の容
易さ及び阻止の選択のし易さ等からも、その組み合せは
多様にある。なお1発光光源として半導体光源について
説明したが、その他の発光素子についても適用でき、同
様の効果をあげることができる。さらに、上述では1色
について説明したが、第3図のブロック図を必要個数た
とえば並列にRGB用に3個用いることにより。
カラー画像を出力することができる。
第5図はこの発明による他の実施例であり、第3図と異
る部分はデータL!及びLl“をそれぞれ別個のラッチ
部9^及びθB によりラッチし、ラッチされたデータ
を別個のD/A変換器3A及び3Bに入力し、アナログ
変換された出力KSI及びKS2をアナログスイッチ1
oに入力している点である。アナログスイッチ1Gはカ
ウンタ7からの切換タイミング信号DEにより切替えら
れ、これにより第4図(B)に示すようなアナログ出力
KSが得られ、第3図の場合と同様な出力が得られる。
る部分はデータL!及びLl“をそれぞれ別個のラッチ
部9^及びθB によりラッチし、ラッチされたデータ
を別個のD/A変換器3A及び3Bに入力し、アナログ
変換された出力KSI及びKS2をアナログスイッチ1
oに入力している点である。アナログスイッチ1Gはカ
ウンタ7からの切換タイミング信号DEにより切替えら
れ、これにより第4図(B)に示すようなアナログ出力
KSが得られ、第3図の場合と同様な出力が得られる。
第3図と第5図を比較すると、アナログスイッチ10が
マルチプレクサ5に比し高速であるとか、安価であって
かつ構成上D/A変換器を2個使用しても有利であると
いう場合は、第5図の方式が有利となる。
マルチプレクサ5に比し高速であるとか、安価であって
かつ構成上D/A変換器を2個使用しても有利であると
いう場合は、第5図の方式が有利となる。
(発明の効果)
以上のようにこの発明の方式によれば、ビット数の少な
いI]l^変換器を使ってもより多いビット数のD/A
変換器を使ったものと等価な分解能が得られるので、よ
り高速変換が可能でかつ安価なり/A変換器が使用でき
るばかりでなく、時間幅変調方式を用いたことにより原
理的に発光光源の非線形状も修正することができる。し
たがって、これを画像出力装置の用いた場合は、極めて
高性能で安価なカラーハードコピー装置を実現できる。
いI]l^変換器を使ってもより多いビット数のD/A
変換器を使ったものと等価な分解能が得られるので、よ
り高速変換が可能でかつ安価なり/A変換器が使用でき
るばかりでなく、時間幅変調方式を用いたことにより原
理的に発光光源の非線形状も修正することができる。し
たがって、これを画像出力装置の用いた場合は、極めて
高性能で安価なカラーハードコピー装置を実現できる。
第1図は従来例を示すブロック図、82図は発光素子の
電流−光量特性曲線を示す図、第3図はこの発明方式を
実現するためのブロック図、第4図(A)は画像データ
の説明図、同図(B)はアナログ出力波形を示す図、同
図(C)はマルチプレクサに加えられる入力切替信号を
示す図、第5図はこの発明の外の実施例を示すブロック
図である。 ■・・・画像データ変換部、2,2^、2B、9A、I
IB・・・ラッチ部、3.3A、3B・・・[]/A変
換器、4・・・「+1」手段、5・・・マルチプレクサ
、6・・・18てい缶部、7・・・カウンタ、8・・・
デコーダ、10・・・アナログスイッチ。 第 5 図 茶 4 図 MOB 18B−FfrI
IIrI
電流−光量特性曲線を示す図、第3図はこの発明方式を
実現するためのブロック図、第4図(A)は画像データ
の説明図、同図(B)はアナログ出力波形を示す図、同
図(C)はマルチプレクサに加えられる入力切替信号を
示す図、第5図はこの発明の外の実施例を示すブロック
図である。 ■・・・画像データ変換部、2,2^、2B、9A、I
IB・・・ラッチ部、3.3A、3B・・・[]/A変
換器、4・・・「+1」手段、5・・・マルチプレクサ
、6・・・18てい缶部、7・・・カウンタ、8・・・
デコーダ、10・・・アナログスイッチ。 第 5 図 茶 4 図 MOB 18B−FfrI
IIrI
Claims (1)
- ディジタル画像データからアナログ変換して半導体光源
に電力を供給する露光光源の制御方式において、前記デ
ィジタル画像データを上位ビット部分と下位ビット部分
とに2分割し、前記上位ビット部分のデータによりアナ
ログ出力の大きさを制御し、前記下位ビット部分のデー
タにより時間幅制御を行なうようにしたことを特徴とす
る露光光源の制御方式。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP59123777A JPS613563A (ja) | 1984-06-18 | 1984-06-18 | 露光光源の制御方式 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP59123777A JPS613563A (ja) | 1984-06-18 | 1984-06-18 | 露光光源の制御方式 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS613563A true JPS613563A (ja) | 1986-01-09 |
| JPH0510867B2 JPH0510867B2 (ja) | 1993-02-10 |
Family
ID=14869022
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP59123777A Granted JPS613563A (ja) | 1984-06-18 | 1984-06-18 | 露光光源の制御方式 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS613563A (ja) |
Cited By (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS61124921A (ja) * | 1984-11-22 | 1986-06-12 | Minolta Camera Co Ltd | レ−ザ走査型画像形成装置 |
| JPS62195978A (ja) * | 1986-02-24 | 1987-08-29 | Fuji Photo Film Co Ltd | 光走査記録装置 |
| JPH0253378A (ja) * | 1988-08-18 | 1990-02-22 | Fuji Photo Film Co Ltd | 画像記録装置 |
| JPH0254672A (ja) * | 1988-08-19 | 1990-02-23 | Fuji Photo Film Co Ltd | 画像記録装置 |
Families Citing this family (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2006305753A (ja) * | 2005-04-26 | 2006-11-09 | Noritsu Koki Co Ltd | 露光装置 |
-
1984
- 1984-06-18 JP JP59123777A patent/JPS613563A/ja active Granted
Cited By (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS61124921A (ja) * | 1984-11-22 | 1986-06-12 | Minolta Camera Co Ltd | レ−ザ走査型画像形成装置 |
| JPS62195978A (ja) * | 1986-02-24 | 1987-08-29 | Fuji Photo Film Co Ltd | 光走査記録装置 |
| JPH0253378A (ja) * | 1988-08-18 | 1990-02-22 | Fuji Photo Film Co Ltd | 画像記録装置 |
| JPH0254672A (ja) * | 1988-08-19 | 1990-02-23 | Fuji Photo Film Co Ltd | 画像記録装置 |
Also Published As
| Publication number | Publication date |
|---|---|
| JPH0510867B2 (ja) | 1993-02-10 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP3444926B2 (ja) | 表示装置の階調補正方式 | |
| JPS613563A (ja) | 露光光源の制御方式 | |
| JPS5810984A (ja) | アナログテレビジヨン信号発生回路 | |
| KR100780909B1 (ko) | 디스플레이 패널 구동 장치 및 그에 사용되는디지털-아날로그 컨버터 | |
| JP2511851B2 (ja) | カラ−マット信号発生方法およびその装置 | |
| JP2004336772A (ja) | デジタル・アナログ・コンバータ用の素子単位のリサンプリング | |
| JPH06132828A (ja) | D/a変換装置 | |
| JPS60146574A (ja) | カラ−プリンタ−の色変換回路 | |
| JPS6310981A (ja) | ビデオプリンタ | |
| JPH01133424A (ja) | Da変換回路 | |
| JPS5934191Y2 (ja) | Da変換回路 | |
| JPH0758912B2 (ja) | 高速セトリングd/a変換器 | |
| JP2667871B2 (ja) | A−d変換器 | |
| US5684483A (en) | Floating point digital to analog converter | |
| JPH04326625A (ja) | A/d変換回路 | |
| JPS62183673A (ja) | 画像形成装置 | |
| JPH066222A (ja) | A/d変換器 | |
| JPH0555922A (ja) | Adコンバータ回路 | |
| SU661779A1 (ru) | Цифро-аналоговый преобразователь | |
| JPH0685675A (ja) | A/d変換器 | |
| JPH05176221A (ja) | ガンマ補正回路 | |
| JP2610733B2 (ja) | 階調変換回路 | |
| JPH01123373A (ja) | ルックアップテーブルによる階調変換回路 | |
| JPH0242820A (ja) | A/d変換装置 | |
| JPS58106955A (ja) | 画像処理装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| LAPS | Cancellation because of no payment of annual fees |