JPS6133294B2 - - Google Patents

Info

Publication number
JPS6133294B2
JPS6133294B2 JP53003839A JP383978A JPS6133294B2 JP S6133294 B2 JPS6133294 B2 JP S6133294B2 JP 53003839 A JP53003839 A JP 53003839A JP 383978 A JP383978 A JP 383978A JP S6133294 B2 JPS6133294 B2 JP S6133294B2
Authority
JP
Japan
Prior art keywords
charge transfer
transfer element
signal
operational amplifier
reference signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP53003839A
Other languages
English (en)
Other versions
JPS5496947A (en
Inventor
Takuo Isayama
Takeshi Takemoto
Tsutomu Sato
Takao Fukazawa
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ricoh Co Ltd
Original Assignee
Ricoh Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ricoh Co Ltd filed Critical Ricoh Co Ltd
Priority to JP383978A priority Critical patent/JPS5496947A/ja
Priority to US06/004,484 priority patent/US4271366A/en
Publication of JPS5496947A publication Critical patent/JPS5496947A/ja
Publication of JPS6133294B2 publication Critical patent/JPS6133294B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H11/00Networks using active elements
    • H03H11/54Modifications of networks to reduce influence of variations of temperature
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
    • H03K5/14Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals by the use of delay lines

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Networks Using Active Elements (AREA)
  • Processing Of Color Television Signals (AREA)

Description

【発明の詳細な説明】 (産業上の利用分野) この発明は、BBDやCCD等の電荷転送素子を
用いた遅延回路に関するものである。一般に、
BBDやCCD等の電荷転送素子は温度ドリフトを
起こし易いので、このような電荷転送素子を使用
した遅延回路に、例えば画像信号のように直流分
を含んだ信号を印加した場合には著しく不都合が
生じる。そのため従来においてはサミースタ等の
感温抵抗素子を用いて温度補償が行なわれてい
た。
まず、上述の従来例を第1図によつて説明す
る。BBDやCCD等で構成された電荷転送素子1
の入力側には、演算増幅器2の出力側が接続され
ている。そして、ここの演算増幅器2の一方の入
力端子には電荷転送素子のバイアス設定用電圧
(+V1)が温度補償素子であるサミースタ3への
入力端子を介して入力され、他方の入力端子には
画像信号等の被遅延信号S1が入力される。そのた
め、電荷転送素子1にはバイアス設定用電圧(+
V1)と被遅延信号S1とが重畳された信号S2が入力
され、電荷転送素子1によつて決まる遅延時間Δ
tだけ遅れて電荷転送素子1の出力側に出力され
る。この出力は演算増幅器4の一方の入力端子に
入力され、他方の入力端子には、重畳された信号
S2からバイアス設定用電圧(+V1)を差引いて画
像信号のみを得るためのバイアス電圧(−V2)が
入力されている。したがつて、演算増幅器4から
Δtだけ遅延された画像信号S1が出力される。
このような遅延回路においても、電荷転送素子
1の温度ドリフトは、演算増幅器2の入力端子に
接続さているサミースタ3によつてバイアス設定
用電圧(+V1)を温度変化に追従させることによ
り防止するようになつている。
しかし、実際問題として電荷転送素子と感温抵
抗素子との温度特性が必ずしも一致しないので、
回路全体を調整することは至難のわざであり、ま
た、たとえ完全に回路的に調整し得たとしても電
荷転送素子と感温抵抗素子との温度環境が必ずし
も同一ではないので温度変化の影響の経時的変化
を起すという問題があつた。
この発明は上述のような問題を解決するため
に、遅延回路の温度ドリフトを感温抵抗素子を用
いて間接的に補償するのではなく、温度ドリフト
を参照信号で直接に検出し、これによつて電荷転
送素子のバイアス設定用電圧を制御するようにし
た遅延回路を提供するものである。
次に、この発明の実施例を第2図、第3図によ
つて説明する。BBDやCCD等で構成された電荷
転送素子1の入力側には演算増幅器2の出力側が
接続されている。そしてこの演算増幅器2の一方
の入力端子には電荷転送素子のバイアス設定用電
圧(+V1)が入力され、他方の入力端子には第3
図aに示すような画像信号S0が画像フレームの区
切り点において電圧が既知の参照信号VSを入力
挿入したフレーム信号S1を印加する。このため電
荷転送素子にはバイアス設定用電圧(+V1)とフ
レーム信号S1とが重畳された信号S2が入力され、
電荷転送素子1によつて決まる遅延時間Δtだけ
遅れて電荷転送素子1の出力側に出力される。こ
の出力は演算増幅器4の一方の入力端子に入力さ
れ、他方の入力端子には、重畳さた信号S2からバ
イアス設定用電圧(+V1)を差引いてフレーム信
号S1のみを得るためのバイアス電圧(−V2)が印
加されている。したがつて、演算増幅器4からΔ
tだけ遅延されたフレーム信号S1が出力される。
そして、前述した参照信号VSはフレームの区切
れごとに信号挿入されているのでこの遅延後の参
照信号V′Sが演算増幅器4から出力される時間T
も既知である。したがつて、第3図cに示すよう
な周期Tのパルスを発生するクロツクパルス発生
器5からの信号Vcontで演算増幅器4の出力側に
接続されているアナログスイツチング素子6を制
御して遅延後の参照信号V′Sのみをコンデンサ7
に入力させ、1フレーム間だけ記憶させておく。
そして、コンデンサ7に記憶された遅延後の参照
信号V′Sは、演算増幅器8を介して演算増幅器2
のバイアス設定用電圧(+V1)が印加されている
端子に入力される。これによつて電荷転送素子に
印加されるバイアス電圧は、電荷転送素子で生じ
た温度ドリフト分だけ常に補正されることにな
り、演算増幅器4から出力される信号には何ら温
度ドリフトが含まれていない。
以上説明したように、この発明の遅延回路にお
いては電荷転送素子で生じる温度ドリフトを直接
検知して補正するように構成されているので、温
度ドリフトに対する補償が完全であり、また温度
補償素子である感温素子の特性と電荷転送素子の
温度特性とを整合させるという困難な作業もいら
ない。
【図面の簡単な説明】
第1図は電荷転送素子を使用した遅延回路にお
ける従来の温度ドリフト補償法を示すための回路
図であり、第2図はこの発明の温度ドリフト補償
機能を有する遅延回路を示す図であり、第3図は
この発明の遅延回路の動作を説明するための波形
図である。 1……電荷転送素子、2,4,8……演算増幅
器、3……感温抵抗素子、5……クロツクパルス
発生器、6……アナログスイツチング素子、7…
…コンデンサ。

Claims (1)

  1. 【特許請求の範囲】 1 画像信号と、画像フレームの区切れごとに信
    号挿入されている参照信号とからなるフレーム信
    号を遅延させる遅延回路において、 (イ) 前記フレーム信号と電荷転送素子のバイアス
    設定用電圧とが入力される第1の演算増幅器
    と、 (ロ) 前記第1の演算増幅器からの出力信号を任意
    の設定時間だけ遅延させる電荷転送素子と、 (ハ) 前記参照信号が前記電荷転送素子から出力さ
    れる時間周期に同期したクロツクパルスを発生
    するクロツクパルス発生器と、 (ニ) 前記クロツクパルスにより制御されるスイツ
    チング素子と、 (ホ) 遅延後の参照信号分の電圧を、1フレーム間
    記憶させておくためのコンデンサと、 を有し、 (ヘ) 前記遅延後の参照信号を第2の演算増幅器を
    介して前記第1の演算増幅器のバイアス設定用
    電圧が入力される側に入力し、電荷転送素子の
    バイアス設定用電圧を、前記電荷転送素子で生
    じた温度ドリフト分だけ補正すること を特徴とする遅延回路。
JP383978A 1978-01-18 1978-01-18 Analog delay circuit Granted JPS5496947A (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP383978A JPS5496947A (en) 1978-01-18 1978-01-18 Analog delay circuit
US06/004,484 US4271366A (en) 1978-01-18 1979-01-18 Analog signal delay circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP383978A JPS5496947A (en) 1978-01-18 1978-01-18 Analog delay circuit

Publications (2)

Publication Number Publication Date
JPS5496947A JPS5496947A (en) 1979-07-31
JPS6133294B2 true JPS6133294B2 (ja) 1986-08-01

Family

ID=11568346

Family Applications (1)

Application Number Title Priority Date Filing Date
JP383978A Granted JPS5496947A (en) 1978-01-18 1978-01-18 Analog delay circuit

Country Status (2)

Country Link
US (1) US4271366A (ja)
JP (1) JPS5496947A (ja)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60139334U (ja) * 1984-02-27 1985-09-14 シャープ株式会社 アナログ遅延回路
JP2855692B2 (ja) * 1989-09-06 1999-02-10 ソニー株式会社 Ccd装置
US4973865A (en) * 1989-12-20 1990-11-27 Vlsi Technology, Inc. Auto-delay gain circuit
US7260375B2 (en) * 2002-11-06 2007-08-21 Rf Monolithics, Inc. Frequency agile RF circuit

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3621402A (en) * 1970-08-03 1971-11-16 Bell Telephone Labor Inc Sampled data filter
US4136287A (en) * 1976-12-17 1979-01-23 Rockwell International Corporation Input phase modulation correction for charge-transfer-device analog shift registers
US4156152A (en) * 1977-10-17 1979-05-22 General Electric Company Charge transfer circuit with leakage current compensating means
US4121461A (en) * 1977-11-17 1978-10-24 General Electric Company Electronic temperature sensor
US4138666A (en) * 1977-11-17 1979-02-06 General Electric Company Charge transfer circuit with threshold voltage compensating means

Also Published As

Publication number Publication date
JPS5496947A (en) 1979-07-31
US4271366A (en) 1981-06-02

Similar Documents

Publication Publication Date Title
JPH0231122A (ja) 熱放射検出装置
JPS5946131B2 (ja) 符号化回路
JPS6133294B2 (ja)
US3660769A (en) Means for integrating a time limited signal having base line draft
US4357631A (en) Ghost cancelling system
JPH06104691A (ja) 電荷結合素子遅延装置
JPH04170219A (ja) デューティ補正回路
JPS62165281A (ja) 積分回路
US4481477A (en) Method and apparatus for the real-time measurement of the small signal gain of an amplifier
JP2902520B2 (ja) 映像信号処理装置
JP2573583B2 (ja) ブリツジ励起回路とその駆動方法
SU677093A1 (ru) Преобразователь времени запаздывани сигнала в напр жение посто нного тока
JPS6232558B2 (ja)
JPS60210029A (ja) 温度補正型d/a変換器
SU636629A1 (ru) Интегрирующее устройство
JPS6324665Y2 (ja)
SU676928A1 (ru) Способ измерени частотной характеристики термоанемометрического чувствительного элемента
US4511855A (en) Compensation for differences in gain among amplifiers
JPS61129965A (ja) 電荷転送装置の出力回路
RU1795479C (ru) Устройство дл делени аналоговых сигналов
SU600705A1 (ru) Генератор треугольных импульсов
JPS6159450B2 (ja)
JPS6323683B2 (ja)
JPH0443356B2 (ja)
JPS62134533A (ja) 圧力センサ回路