SU677093A1 - Преобразователь времени запаздывани сигнала в напр жение посто нного тока - Google Patents

Преобразователь времени запаздывани сигнала в напр жение посто нного тока

Info

Publication number
SU677093A1
SU677093A1 SU762393857A SU2393857A SU677093A1 SU 677093 A1 SU677093 A1 SU 677093A1 SU 762393857 A SU762393857 A SU 762393857A SU 2393857 A SU2393857 A SU 2393857A SU 677093 A1 SU677093 A1 SU 677093A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
delay
signal
keys
key
Prior art date
Application number
SU762393857A
Other languages
English (en)
Inventor
Владимир Петрович Счеславский
Юрий Иванович Грибанов
Юрий Андреевич Юрков
Original Assignee
Предприятие П/Я В-2679
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2679 filed Critical Предприятие П/Я В-2679
Priority to SU762393857A priority Critical patent/SU677093A1/ru
Application granted granted Critical
Publication of SU677093A1 publication Critical patent/SU677093A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)
  • Networks Using Active Elements (AREA)
  • Amplifiers (AREA)

Description

I
Изобретение относитс  к измерительной технике и может использоватьс  в аппаратуре технологического контрол  и автоматического управлени  производственными процессами.
Известен демодул тор телеметрической системы с врем импульсной модул цией, содержащий триггер фиксации запаздывани  импульса, интегратор посто нного тока с корректором его величины, ключ разрешени  измерени  и ключ установки нулевого значени , схему совпадени , причем выход триггера соединен с входом управлени  ключа разрешени  измерени , выход которого подключен к резистору подачи посто нного тока и к входу интегратора; а вьтход кл.юча установки нулевого значени  соединен с емкостью интегратора. Исходный и информативный запаздывающий импульсы подаютс  соответственно на оба входа схемы совпадени , а вспомогатёлТБ:ный импульс сброса поступает на вход управлени  ключа установки нулевого значени  1.
Недостатками устройства  вл ютс  невозможность преобразовани  запаздывани  случайного непрерывного сигнала в напр жение посто нного тока, а также незащищенность от помех,имеющих вид, аналогичный информативным сигналам.
Целью изобретени   вл ютс  обеспечение преобразовани  времени запаздывани  случайного непрерывного сигнала в напр жение посто нного тока и повыщение помехозащищенности.
Это достигаетс  тем, что в преобразователь , содержащий два ключа, выход первого из которых соединен с одним входом разностного интегратора, дополнительно введены два управл емых элемента задержки и масштабирующий элемент, причем выход первого элемента задержки соединен с входом второго элемента задержки и входом управлени  первого ключа, выход второго элемента задержки подключен к входу управлени  второго ключа, сигнальные входы ключей соединены между собой, а выход второго ключа подключен к второму входу разностного интегратора, выход которого через масштабирующий эл емент соединен с входами управлени  обоих элементов задержки.
На чертеже приведена структурна  электрическа  схема предлагаемого преобразовател .
Преобразователь содержит два управл емых элемента задержки 1 и 2 с зависимостью временной задержки сигнала, пропорциональной управл ющему напр жению, два ключа 3 и 4 коммутации сигнала со
знаковым управлением, разностный интегратор 5 с входами сигналов обоих знаков интегрировани , масштабирующий элемент 6 (например, потенциометр), устанавливающий определенный коэффициент передачи напр жени .
Преобразователь работает следующим образом.
Исходный случайный непрерывный сигнал задерживаетс  первым элементом задержки 1, а затем вторым элементом задержки 2. Задержанный обоими элементами задержки исходный случайный сигнал подаетс  дл  знакового управлени  ключами 3, 4 коммутации того же запаздывающего случайного непрерывного сигнала . Вес детектированных ключами колебаний зависит от синхронизма колебаний запаздывающего непрерывного сигнала с сигналами управлени  ключей 3 и 4. Колебани  с выходов ключей 3 и 4 поданы на входы разностного интегратора 5. Пол рность подключени  ключей 3 и 4 к входам разностного интегратора 5 выбираетс  такой , чтобы напр жение с выхода разностного интегратора 5, поданное через масштабирующий элемент 6 на входы управлени  элементов задержки 1 и 2 с величиной задержки, пропорциональной напр жению управлени , стремилось скомпенсировать запаздывание случайного непрерывного сигнала. При этом посто нному значению напр жени  на выходе интегратора соответствует одинаковый вес детектированных ключами сигналов, что отвечает одинаковому временному несоответствию колебаний управлени  на ключах 3 и 4 по отношению к запаздывающему случайному сигналу, а величина этого носто нного значени  напр жени  по выходу интегратора в силу пропорциональной зависимости выдержки элементов задержки от напр жени  управлени  будет пропорциональна времени запаздывани  случайного сигнала. Фиксированное значение коэффициента преобразовани  запаздывани  случайного сигнала в напр жение посто нного тока достигаетс  при помощи масщтабирующего элемента 6.
Дл  случа  временной компенсации
4 1 + 2/2,
где its - врем  запаздывани  случайного сигнала;
ti - выдержка первого элемента задержки;
iz - выдержка второго элемента задержки;
4 f/(1 + 3/2),
где и - напр жение управлени  элементов задержки;
KI - коэффициент пропорциональности первого элемента задержки;
Кг - коэффициент пропорциональности второго элемента задержки. С применением масщтабирующего элемента по выходу интегратора получаетс  коэффициент пропорциональности К, что дает
и.
K-fs.
Высока  точность преобразовани  времени запаздывани  случайного непрерывного сигнала в напр жение посто нного тока достигаетс  малыми погрешност ми
ключей, идентичностью входов разностного интегратора, достаточным коэффициентом усилени  усилител  интегратора, достаточным временем интегрировани , а также выбором коэффициента пропорциональности
между длительностью выдержки и напр жением управлени  второго элемента задержки , меньшим, чем у первого. Автоматический режим работы преобразовател  обеспечиваетс  наличием по входу интегратора в рабочем диапазоне одной точки с нулевым значением разности. Высока  помехозащищенность по некоррелирующим помехам по обоим входам достигаетс  коррел ционным подавлением.

Claims (1)

  1. Формула изобретени 
    Преобразователь времени запаздывани 
    сигнала в напр жение посто нного тока, содержащий два ключа, выход первого из которых соединен с одним входом разностного интегратора, отличающийс  тем, что, с целью преобразовани  времени
    запаздывани  случайного непрерывного сигнала в напр жение посто нного тока и повышени  помехозащищенности, в него дополнительно введены два управл емых элемента задержки и масштабирующий
    элемент, причем выход одного элемента задержки соединен с входом второго элемента задержки и входом управлени  первого ключа, выход другого элемента задержки подключен к входу управлени 
    второго ключа, сигнальные входы ключей соединены между собой, а выход второго ключа подключен к второму вхойу разностного интегратора, выход которого через масштабирующий элемент соединен с входами управлени  обоих элементов задержки .
    Источники информации, прин тые во внимание при экспертизе 1. Применение электронной автоматики. Сост. Дж. Маркус. М., ИЛ, 1962, с. 236- 241, фиг. 2.
SU762393857A 1976-07-21 1976-07-21 Преобразователь времени запаздывани сигнала в напр жение посто нного тока SU677093A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762393857A SU677093A1 (ru) 1976-07-21 1976-07-21 Преобразователь времени запаздывани сигнала в напр жение посто нного тока

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762393857A SU677093A1 (ru) 1976-07-21 1976-07-21 Преобразователь времени запаздывани сигнала в напр жение посто нного тока

Publications (1)

Publication Number Publication Date
SU677093A1 true SU677093A1 (ru) 1979-07-30

Family

ID=20673233

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762393857A SU677093A1 (ru) 1976-07-21 1976-07-21 Преобразователь времени запаздывани сигнала в напр жение посто нного тока

Country Status (1)

Country Link
SU (1) SU677093A1 (ru)

Similar Documents

Publication Publication Date Title
GB777378A (en) Analog-to-digital converter
SU677093A1 (ru) Преобразователь времени запаздывани сигнала в напр жение посто нного тока
SE7704093L (sv) Kopplingsanordning for linearisering av utsignalen fran metavkenningsdon
SU1265735A1 (ru) Цифровой регулируемый преобразователь напр жени
GB1123485A (en) Superregenerative null detector
SU1014140A1 (ru) Преобразователь напр жени в интервал времени
SU782152A1 (ru) Интегрирующий аналого-цифровой преобразователь
SU1553990A1 (ru) Функциональный генератор
SU723770A1 (ru) Функциональный частотно-импульсный преобразователь
SU789865A1 (ru) Пороговый регистратор
SU1242991A1 (ru) Устройство дл перемножени электрических сигналов
SU1721434A1 (ru) Емкостно-электронный преобразователь перемещени
SU779903A1 (ru) Цифровой фазометр
SU1656676A1 (ru) Трехфазный генератор
SU824426A1 (ru) Устройство дл масштабного преоб-РАзОВАНи ВРЕМЕННыХ иНТЕРВАлОВ
SU1117656A2 (ru) Элемент с управл емой проводимостью
RU2057346C1 (ru) Устройство для измерения скорости перемещения
SU652705A1 (ru) Преобразователь напр жени -частота
SU566365A1 (ru) Устройство дл приема совмещенных сигналов
SU1109763A1 (ru) Устройство дл определени модул
SU1582355A1 (ru) След щий аналого-цифровой преобразователь
SU663122A1 (ru) Устройство дл искажени стартстопного текста
SU467320A1 (ru) Импульсный нуль орган
SU388246A1 (ru) Фазорегулятор для экстремальной системы с синхронным детектированием
SU1402967A1 (ru) Устройство дл измерени длительности импульса