JPS6125193B2 - - Google Patents

Info

Publication number
JPS6125193B2
JPS6125193B2 JP8601081A JP8601081A JPS6125193B2 JP S6125193 B2 JPS6125193 B2 JP S6125193B2 JP 8601081 A JP8601081 A JP 8601081A JP 8601081 A JP8601081 A JP 8601081A JP S6125193 B2 JPS6125193 B2 JP S6125193B2
Authority
JP
Japan
Prior art keywords
data
file
control means
transfer control
time
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP8601081A
Other languages
English (en)
Other versions
JPS57201935A (en
Inventor
Michio Abe
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Fuji Facom Corp
Original Assignee
Fujitsu Ltd
Fuji Facom Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd, Fuji Facom Corp filed Critical Fujitsu Ltd
Priority to JP8601081A priority Critical patent/JPS57201935A/ja
Publication of JPS57201935A publication Critical patent/JPS57201935A/ja
Publication of JPS6125193B2 publication Critical patent/JPS6125193B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus

Description

【発明の詳細な説明】 本発明はフアイルデータの転送を制御するデー
タ転送制御方式に関する。
複数のデータ発生点からのデータを、所定時間
毎に収集するリアルタイムシステムにおいては、
収集されたデータは所定時間単位の各フアイルに
格納される。例えば時刻t1に、データ発生点A〜
Zから収集されたデータa1〜z1は、一括して1つ
のフアイルに格納される。このように収集された
データを取出して、デイスプレイ装置に表示せし
めるとき、通常画面の横軸を時間軸、縦軸をデー
タ軸として表示する。一般に時間軸はリニア(時
間目盛が均一)であるが、時には時間軸をノンリ
ニア(時間目盛をデータに応じて変化させる)と
して表示せしめる必要も生ずる。このような場
合、システムの処理能力に余裕があれば、上記の
画面形成は容易であるが、ミニコン等のように低
い能力の処理装置を備えたシステムにおいては困
難である。
本発明は上記の問題点を解決するためになされ
たもので、画面表示を容易とするデータ転送制御
方式の提供を目的とする。
本発明は、処理装置と、制御盤と、フアイル装
置とを有し、複数のデータ発生点から一定時間毎
に発生されるデータを収集し、該データを収集時
点毎に一括して前記フアイル装置に格納すること
により、時系列的に配列された第1のフアイルを
構成せしめる処理システムにおいて、前記第1の
フアイル内のデータを所定の時点間隔で取出し第
2のフアイルへ転送する第1の転送制御手段と、
前記所定の時点間隔以外の時点間隔で前記第1の
フアイル内のデータを取出し第2のフアイルへ転
送する第2の転送制御手段と、前記第1の転送制
御手段から前記第2の転送制御手段へ切替える第
1の切替制御手段とを備え、前記第1のデータ転
送制御手段によるデータ転送時に、前記制御盤か
らの割込指令を受理した際、前記第2のデータ転
送制御手段によりデータを転送せしめることを特
徴とするデータ転送制御方式である。なお本発明
は、前記第2の転送制御手段から前記第1の転送
制御手段へ切替える第2の切替制御手段と、所定
時間後切替制御信号を発するタイマーとを備え、
前記第2の転送制御方式によりデータの転送を所
定時間行つたのち、前記第1の転送制御手段によ
るデータ転送へと切替えることを特徴とするデー
タ転送制御方式である。
以下、本発明の図面によつて説明する。第1図
は本発明の一実施例を説明するブロツク図、第2
図は本発明の一実施例を説明する表示例であり、
1は計装盤、2は受付部、3は判別部、4はレジ
スタ、5は表示部、6は表示メモリ、7は制御
部、8はタイマ、9は切替回路、10,11は処
理部、12はOR回路、13,14はフアイル、
15は読出書込部、16は同期制御部、A1
A2,A3,A4,A5,A6,A7,B1,B2,B3,B4
B5,B6,Z1,Z2,Z3,Z4,Z5,Z6はデータ、C,
E,Hは制御信号、Dはプラグ部、F1,F2
F3,F4,F5,F6,F7はフアイル、G1,G2,G3
G4,G5,G6,G7は時点、Iは割込信号、J,K
は終了信号、Sは同期制御信号、T1,T2は時間
間隔又は時間間隔データ、t1,t2,t3,t4,t5は時
刻、イ,ロは接点、である。第2図におけるフア
イル14はフアイルF1〜F1で構成されるが、各
フアイルにはデータ発生点A〜Zから例えば10分
毎に発せられたデータが格納されている。従つて
フアイルF7には時点G1(10時)に収集されたデ
ータA1〜Z1が、またフアイルF2には時点G2(10
時10分)に収集されたデータA2〜Z2というよう
に、データを収集した時点毎に時系列で区分けさ
れたフアイル構成となつている。このようなフア
イルF1〜F7から例えばデータ発生点Aに関する
時系列データA1〜A7のすべてを取出すときには
時間間隔T1なる時点間のデータを取出せばよ
い。このこか1つ置きに時間点のデータを取出す
ときには、時間間隔T2の時間関係を有するフア
イルにアクセスして取出せばよい。第2図はその
表示例であり、横軸は時間、縦軸はデータであ
る。横軸の時刻t1〜t3のデータA1〜A3は時間間隔
T1なる関係を有するデータであり、一方時刻t4
t5のデータA5,A7は時間間隔T2なる関係を有す
る。(なおA3,A5も同様の関係を有する。)この
ような表示を生ぜしめるデータ転送制御の動作を
第1図により説明する。なお第1図における切替
回路9は、初期状態では接点イ側に有るものとす
る。また判別部3、制御部7、タイマ8、処理部
10、処理部11及び読出書込部15は、同期制
御部16からの同期制御信号Sによつて制御され
る。
第1図において、制御部7からの制御信号Eは
接点イを経て処理部10を起動する。処理部10
は、フアイル14にアクセスして時刻t1にフアイ
ルF1内のデータA1を取出し、このデータA1と共
に時間間隔データT1をフアイル13へ送つて格
納し、次に時刻t2にフアイルF2内のデータA2を取
出し、このデータA2と共に時間間隔データT2
フアイル13へ送つて格納するというように、デ
ータの転送制御を開始する。この場合の各データ
は、時間間隔T1なる関係を有する。このように
処理部10によるフアイル14からフアイル13
へのデータ転送制御中に、計装盤1から割込信号
Iが発せられると、これを受理した受付部2はレ
ジスタ4のフラグ部Dにフラグ(信号「1」)を
セツトする。次に判別部3がこのフラグの有無を
判別し、フラグ有りのときに制御信号Cを発す
る。この制御信号Cは、切替回路9を接点ロ側に
切替えると共に、タイマ8を起動せしめ、また処
理部10へも送られて、割込み発生が通知され
る。切替回路9が接点ロ側へ切替えられることに
より、制御部7から発せられた制御信号Eは、処
理部11を起動せしめる。この処理部11は、処
理部10からの終了信号Jを受けたときに、フア
イル14からのデータの読出しを開始する。一方
処理部10は、判別部3から制御信号Cを受けた
場合、フアイル14からデータを転送中のときに
はそのデータ転送終了後の時点に、終了信号J及
びフアイル番号Fを発する。例えばフアイルF3
からデータA3(あるいはフアイルF1からデータ
A1、あるいはフアイルF2からデータA2)を取出
し、これをフアイル13へ転送中のときには、デ
ータA3及び時間間隔データT1をフアイル13へ
転送した時点に、終了信号J及びフアイル番号
F3を処理部11へ送出したのち、自己の動作を
終了する。
処理部11は、時間間隔T2なる関係を有する
データを取出す手段、即ちフアイルF1〜Fnのう
ち1つおのにフアイル、例えばフアイルF1
F3,F5,F7………又はF2,F4,F6………からデ
ータを取出す手段を有する。
制御信号Eにより起動された処理部11は、処
理部10からの終了信号J及びフアイル番号F3
を受けたときに、データ転送を開始する。処理部
11は、通知を受けたフアイル番号F3の次の次
の番号のフアイル、即ちフアイルF3からデータ
A5を取出し、このデータA5及び時間間隔データ
T2をフアイル13へ送つて格納する。なお処理
部11は、データ転送終了毎に、終了信号Kを発
するが、切替部9が接点ロ側に接続されている間
はデータ転送を続行する。即ち、次にフアイル
F7からデータA7を取出し、このデータA7と共に
時間間隔データT2をフアイル13へ送出して格
納する。従つてフアイル13には、データA1
A2,A3,A5及びA7がそれぞれの時間間隔データ
と共に、図示の如く格納される。
このフアイル13内のデータを表示メモリ6へ
転送すると、表示部5には第2図に示すような表
示が得られる。なおこのとき時間間隔データ
T1,T2は横軸の時間軸データとして用いられ
る。
一方、タイマ8は所定時間を経たのち制御信号
Hを発するので、切替回路9は接点イ側に切替ら
れ、制御部7からの制御信号Eが処理部10へ送
られる。制御信号Eにより起動された処理部10
は、処理部11から終了信号Kを受けたときに、
データの転送を再開する。なおタイマ8は自動復
帰手段として設けたものであるが、計算盤1から
の入力情報(割込信号I)により、処理部10と
処理部11との切替制御を行いうることはいうま
でもない。
以上のように本発明は、異なる時間間隔の関係
を有するデータの転送制御を可能とするもので、
画面構成に伴うデータの転送変更制御を不要とす
る利点を有する。
【図面の簡単な説明】
第1図は本発明の一実施例を説明するブロツク
図、第2図は本発明の一実施例を説明する表示例
であり、図中に用いた符号は次の通りである。 1は計装盤、2は受付部、3は判別部、4はレ
ジスタ、5は表示部、6は表示メモリ、7は制御
部、8はタイマ、9は切替回路、10,11は処
理部、12はOR回路、13,14はフアイル、
15は読出書込部、16は同期制御部、A1
A2,A3,A4,A5,A6,A7,B1,B2,B3,B4
B5,B6,Z1,Z2,Z3,Z4,Z5,Z6はデータ、C,
E,Hは制御信号、Dはフラグ部、F1,F2
F3,F4,F5,F6,F7はフアイル、G1,G2,G3
G4,G5,G6,G7は時点、Iは割込信号、J,K
は終了信号、T1,T2は時間間隔データ又は時間
間隔、t1,t2,t3,t4,t5は時刻、イ,ロは接点を
示す。

Claims (1)

  1. 【特許請求の範囲】 1 複数のデータ発生点から一定時間毎に発生さ
    れるデータを収集し、該データを収集時点毎に一
    括して前記フアイル装置に格納することにより、
    時系列的に配列されたフアイルを構成せしめる処
    理システムにおいて、前記のフアイル内のデータ
    を所定の時点間隔で取出し別のフアイルへ転送す
    る第1の転送制御手段と、前記所定の時点間隔以
    外の時点間隔で前記フアイル内のデータを取出し
    該別のフアイルへ転送する第2の転送制御手段
    と、前記第1の転送制御手段から前記第2の転送
    制御手段へ切替える切替制御手段とを備え、前記
    第1のデータ転送制御手段によるデータ転送時
    に、割込指令を受理した際、前記第2のデータ転
    送制御手段によりデータを転送せしめることを特
    徴とするデータ転送制御方式。 2 前記第2の転送制御手段から前記第1の転送
    制御手段へ自動的に切替える手段を有する前記切
    替制御手段を備えた特許請求の範囲第1項記載の
    データ転送制御方式。
JP8601081A 1981-06-04 1981-06-04 Data transfer control system Granted JPS57201935A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP8601081A JPS57201935A (en) 1981-06-04 1981-06-04 Data transfer control system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP8601081A JPS57201935A (en) 1981-06-04 1981-06-04 Data transfer control system

Publications (2)

Publication Number Publication Date
JPS57201935A JPS57201935A (en) 1982-12-10
JPS6125193B2 true JPS6125193B2 (ja) 1986-06-14

Family

ID=13874712

Family Applications (1)

Application Number Title Priority Date Filing Date
JP8601081A Granted JPS57201935A (en) 1981-06-04 1981-06-04 Data transfer control system

Country Status (1)

Country Link
JP (1) JPS57201935A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0359898U (ja) * 1989-10-16 1991-06-12

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0359898U (ja) * 1989-10-16 1991-06-12

Also Published As

Publication number Publication date
JPS57201935A (en) 1982-12-10

Similar Documents

Publication Publication Date Title
US4007448A (en) Drive for connection to multiple controllers in a digital data secondary storage facility
US3311891A (en) Recirculating memory device with gated inputs
JPS6125193B2 (ja)
CA1155222A (en) Sequential card reader system
JPS5860346A (ja) 端末接続状況管理方式
JPS633351B2 (ja)
JPH0750452B2 (ja) バストレース機構
SU762001A1 (en) System for reset and output of information of the state of peripheral devices of computer set
JPS603223B2 (ja) 中央処理装置のエラ−収集方式
SU1215133A1 (ru) Трехканальное резервированное запоминающее устройство
SU1444739A1 (ru) Устройство дл ввода информации от двухпозиционных датчиков
JPS60201453A (ja) 記憶装置アクセス制御方式
JPS6148186B2 (ja)
SU1238094A1 (ru) Устройство дл ввода информации от асинхронных абонентов
JPS60193090A (ja) 出退勤管理システム
SU690487A1 (ru) Устройство дл сбора и обработки информации
SU1531103A1 (ru) Устройство дл сопр жени между ЭВМ, оперативной пам тью и внешним запоминающим устройством
SU1180908A1 (ru) Устройство дл обмена данными между оперативной пам тью и внешним устройством
RU1795511C (ru) Устройство дл индикации
JPS64734B2 (ja)
EP0485759A2 (en) Data loading device with cache memory
SU1264185A1 (ru) Устройство дл имитации сбоев
JPS5854458A (ja) ヒストリ・メモリの制御方式
JPS58112170A (ja) デ−タ集収方式
JPS6048774B2 (ja) デ−タファイル管理方式