JPS61229361A - 負性抵抗バイポ−ラトランジスタ - Google Patents

負性抵抗バイポ−ラトランジスタ

Info

Publication number
JPS61229361A
JPS61229361A JP7141185A JP7141185A JPS61229361A JP S61229361 A JPS61229361 A JP S61229361A JP 7141185 A JP7141185 A JP 7141185A JP 7141185 A JP7141185 A JP 7141185A JP S61229361 A JPS61229361 A JP S61229361A
Authority
JP
Japan
Prior art keywords
base
collector
negative resistance
emitter
superlattice
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP7141185A
Other languages
English (en)
Inventor
Kunikazu Oota
太田 邦一
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP7141185A priority Critical patent/JPS61229361A/ja
Publication of JPS61229361A publication Critical patent/JPS61229361A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/73Bipolar junction transistors
    • H01L29/737Hetero-junction transistors
    • H01L29/7371Vertical transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/15Structures with periodic or quasi periodic potential variation, e.g. multiple quantum wells, superlattices
    • H01L29/151Compositional structures
    • H01L29/152Compositional structures with quantum effects only in vertical direction, i.e. layered structures with quantum effects solely resulting from vertical potential variation
    • H01L29/155Comprising only semiconductor materials

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Bipolar Transistors (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は、高速のディジタル回路又は高周波回路に適す
る負性抵抗バイポーラトランジスタに関する〇 (従来技術の問題点) 従来、バイボー2トランジスタではコレクタ抵抗のため
に、トランジスターの遮断周波数を上げるのが離しいと
言う問題があった。
(発明の目的) 本発明の目的は、コレクタに負性抵抗を与えることによ
って高周波特性を改良した負性抵抗バイポーラトランジ
スタを提供することにある。
(発明の構成) 本第1の発明の負性抵抗バイポーラトランジスタは、−
導電をのコレクタと、超格子で形成される反対導電型の
ペースと一導電凰エミッタとを有する負性抵抗バイポー
ラトランジスタにおいて、前記ペースが高電界印加で負
性抵抗を示す超格子で形成され、前記エミッタとペース
との間に設けられ前記ベース−コレクタ間に高電圧が印
加されたときエミッタ・コレクタ・パンチスルーが発生
するのを防止するバリア層を設けたことt−特徴として
構成される。
本第2の発明の負性抵抗バイポーラトランジスタは、一
導電型のコレクタと、超格子で形成される反対導電型の
ペースと一導電屋エミッタとを有する負性抵抗バイポー
ラトランジスタにお−で、前記ペースの井戸の深さを一
定に保ったままエミッタからコレクタに向うに従って前
記ペースのバンドギャップが狭くなるように傾斜をっけ
、前記エミッタとペースとの間に設けられエミッタ・コ
レクタ・パンチスルーが発生するのを防止するバリア層
を設けたことを特徴として構成される。
(実施例) 次に、本発明の実施例について説明する。
第1図は本第1の発明の一実施例の断面図である0 第1図において、1はGaAs半絶縁性基板、2はN 
JI GaA1のコレクタ、3はktz Ga、−XA
S (X=0.3)とGaAsとを50A0の厚さづつ
交互に成長した超格子層でかつPfi不純物をドープし
たPfiペース、4はN fil AtyGal−yA
s (y=o、4 )で2OA’程度に薄く形成された
バリア層、5はN g GaAsのエミッタである。
第2図は第1図に示す実施例のエネルギーバンド図であ
る。
第2図を用いて第1図に示す実施例の動作について説明
する。
NPNfiの場合、キャリアとしての電子は、エミッタ
5から超格子のペース3を通ってコレクタ2に注入され
る。通常の動作条件ではペース3に電界が存在しないの
で、超格子ベースには負性抵抗は現われない。
しかし、ペース・コレクタ間に強い逆バイアス電圧を印
カロし、空を層がペース3に拡がると、ペースに強い電
界がかかり、超格子のペースは負性抵抗を示し、従って
コレクタ抵抗が負性抵抗を示す。
バリア4は1.受支1の拡がりによってペース3の電界
がエミッタ4にとどく、いわゆるパンチスルー現象を起
すことによってエミッタ・コレクタ電流がベース電圧に
よって制御できなくなる効果を防止するために設けたも
のである。
第3図は本第2の発明の一実施例のトランジスタのエネ
ルギーバンド図である。
この実施例は、超格子ペースの井戸の深さく第3図の超
格子ベース領域の下側の線)を一定に保ったまま超格子
ペースのバンドギャップをエミッタ側からコレクタに向
うに従って段々狭くしている0 この条件によると、ペースにビルトイン電界が存在して
いるので、ペース−コレクタ間に強い逆バイアス電界を
印加しなくもペースに注入された電子は強く加速され、
従って負性抵抗が生ずる。
(発明の効果) 以上説明したように、本発明によれば、ベース領域の負
性抵抗によタコレクタ抵抗が負性抵抗を示すので、高速
動作し、高周波特性に優れた負性抵抗バイポーラトラン
ジスタが得られる。
【図面の簡単な説明】
第1図は本第1の発明の一実施例の断面図、第2図は第
1図に示す実施例のエネルギーバンド図、第3図は本第
2の発明の一実施例のトランジスタのエネルギーバンド
図である。 l・・・・・・半絶縁性基板(GaAs )、 2・旧
・・コレクタ(N盤GaAs )、3・・・・・・ペー
ス(超格子層)、4・・・・・・バリア層(N at 
AAyGal−yAs y )、 5・・・・・・エミ
ッタ(NfiGaAs )。 *1@ l を2回 チ )3て

Claims (2)

    【特許請求の範囲】
  1. (1)一導電型のコレクタと、超格子で形成される反対
    導電型のベースと一導電型エミッタとを有する負性抵抗
    バイポーラトランジスタにおいて、前記ベースが高電界
    印加で負性抵抗を示す超格子で形成され、前記エミッタ
    とベースとの間に設けられ前記ベース・コレクタ間に高
    電圧が印加されたときエミッタ・コレクタ・パンチスル
    ーが発生するのを防止するバリア層を設けたことを特徴
    とする負性抵抗バイポーラトランジスタ。
  2. (2)一導電型のコレクタと、超格子で形成される反対
    導電型のベースと一導電型エミッタとを有する負性抵抗
    バイポーラトランジスタにおいて、前記ベースの井戸の
    深さを一定に保つたままエミッタからコレクタに向うに
    従って前記ベースのバンドギャップが狭くなるように傾
    斜をつけ、前記エミッタとベースとの間に設けられエミ
    ッタ・コレクタ・パンチスルーが発生するのを防止する
    バリア層を設けたことを特徴とする負性抵抗バイポーラ
    トランジスタ。
JP7141185A 1985-04-04 1985-04-04 負性抵抗バイポ−ラトランジスタ Pending JPS61229361A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7141185A JPS61229361A (ja) 1985-04-04 1985-04-04 負性抵抗バイポ−ラトランジスタ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7141185A JPS61229361A (ja) 1985-04-04 1985-04-04 負性抵抗バイポ−ラトランジスタ

Publications (1)

Publication Number Publication Date
JPS61229361A true JPS61229361A (ja) 1986-10-13

Family

ID=13459746

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7141185A Pending JPS61229361A (ja) 1985-04-04 1985-04-04 負性抵抗バイポ−ラトランジスタ

Country Status (1)

Country Link
JP (1) JPS61229361A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1988004474A1 (en) * 1986-12-03 1988-06-16 Hitachi, Ltd. Hetero-junction bipolar transistor
JPH02179116A (ja) * 1988-12-29 1990-07-12 Koudenshi Kogyo Kenkyusho:Kk 光入力信号処理回路

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1988004474A1 (en) * 1986-12-03 1988-06-16 Hitachi, Ltd. Hetero-junction bipolar transistor
JPH02179116A (ja) * 1988-12-29 1990-07-12 Koudenshi Kogyo Kenkyusho:Kk 光入力信号処理回路

Similar Documents

Publication Publication Date Title
JPH0691263B2 (ja) 半導体装置の製造方法
JPH05102497A (ja) 電力用半導体素子
US3460009A (en) Constant gain power transistor
JP2000058819A (ja) 電力用半導体装置
US5814843A (en) Heterojunction bipolar transistor having a graded-composition base region
JPH0213831B2 (ja)
US3500141A (en) Transistor structure
JPS61229361A (ja) 負性抵抗バイポ−ラトランジスタ
JPS61150280A (ja) 縦型mosトランジスタ
US9608128B2 (en) Body of doped semiconductor material having scattering centers of non-doping atoms of foreign matter disposed between two layers of opposing conductivities
JPS6042624B2 (ja) 電界効果型スイツチング素子
JPH03147331A (ja) 高耐圧半導体装置
JPS60187058A (ja) 半導体装置
JPS5828753B2 (ja) 縦形電界効果トランジスタの製造方法
JPH0416443Y2 (ja)
JP2003133320A (ja) 薄膜半導体エピタキシャル基板及びその製造方法
KR100754561B1 (ko) 컷오프 주파수가 향상된 실리콘 게르마늄 트랜지스터
JP3256643B2 (ja) 半導体装置
US5895931A (en) Semiconductor device
JPS6258678A (ja) トランジスタ
US3165429A (en) Method of making a diffused base transistor
JPS61161761A (ja) 半導体装置
JPS5916414B2 (ja) 半導体装置
JP2853544B2 (ja) 静電誘導型半導体装置
JPS621262B2 (ja)