JPS61151747A - 電子計算機システムの異常処理方法 - Google Patents

電子計算機システムの異常処理方法

Info

Publication number
JPS61151747A
JPS61151747A JP59281676A JP28167684A JPS61151747A JP S61151747 A JPS61151747 A JP S61151747A JP 59281676 A JP59281676 A JP 59281676A JP 28167684 A JP28167684 A JP 28167684A JP S61151747 A JPS61151747 A JP S61151747A
Authority
JP
Japan
Prior art keywords
data
information
error
information data
computer system
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59281676A
Other languages
English (en)
Inventor
Tsunetomo Yamashita
恒友 山下
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP59281676A priority Critical patent/JPS61151747A/ja
Publication of JPS61151747A publication Critical patent/JPS61151747A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Debugging And Monitoring (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [発明の技術分野] 本発明は、電子計算機システムの異常処理方法、特にダ
イレクトメモリアクセス装!!(以下DNAと言う)と
サイクリックディジタル伝送袋N(以下COTと言う)
を介して情報を取扱む電子計算機システムの異常処理方
法に関するものである。
[発明の技術的背景] 情報伝送装置を介して情報を取扱んでいる電子計算機シ
ステムにおいては、情報伝送装置の故障及び現地設備の
故障により、2値情報の反転、チャタリング及び数値情
報の誤り等が多々発生する。
これらの誤った情報を処理対重から除外するためには、
DNAの各チャンネル毎に準備されているチャンネルロ
ック装置により、該当誤情報の含まれるチャンネルを、
一括してロックする方法がとられている。
[背景技術の問題点] 上記した方法によれば一括したチャンネルロックである
ため、誤情報以外の同一チャンネルに含まれる健全な複
数の数値情報、あるいは2値情報までが処理対象外とさ
れてしまい、電子計算機システムの機能を疎外していた
[発明の目的] 本発明は上記問題点を解決するためになされたものであ
り、健全な情報を失うことなく、異常と判断した情報の
みを処理対象から除外することの可能な電子計算線シス
テムの異常処理方法を提供することを目的としている。
[発明の概要] 本発明では、異常情報設定器を用いて2値情報が異常の
場合は該当情報のみをビットロックし、数値情報の場合
は同じく該当情報のみをワードロックすると同時にロッ
ク情報を保存し、このロック情報を参照しながら取扱み
情報を処理しようとするものである。
[発明の実施例] 以下図面を参照して実施例を説明する。第1図は本発明
による電子計算機システムの異常処理方法を説明する一
実施例の構成図である。
第1図において、異常情報設定器1は受信データが異常
であると判定された時、異常情報データを処理対象から
除外するためのデータのロック設定及びデータのロック
設定によれ除外された異常データに対して、置換データ
を設定し、電子計算機システム内の処理を正常に行なう
ように機能する。
なお、データのロック設定には、受信情報が2値情報で
あれば該当2値情報のビットのみのビットロックを行な
い、又、数値情報であればワードロックを行なう。更に
ロック解除も行なう。電子計算機システム2内には前記
した異常情報設定器1の設定によって起動する情報異常
設定プログラム22と、前記情報異常設定プログラムの
動作によってロック設定されたロック内容、即ち、どの
ビット又はどのワードがロックされたかを示す情報ロッ
クデータ23と、DHA 3からの受信情報に対してア
ドレス作成処理し、2値情報であればチャンネル番号、
ワード番号及びビット番号を作成し、数値情報であれば
チャンネル番号、ワード番号を作成し、それによって情
報ロックデータ23を参照してロック設定された異常デ
ータを情報保存エリア24に保存しないよう動作する情
報取扱みプログラム21と、置換データの保存と取扱み
データの保存とを行なう情報保存エリア24とが設けら
れる。
そしてDHA 3にはCOT 4がチャンネル毎に接続
され、更にCDT 4には2値情報データ5−1〜5−
i、及び数値情報データ6−1〜6−jが入力される構
成を有している。
第2図は情報異常設定プログラムの概略フローチャート
であり、これによって処理内容を説明する。先ず、電力
系繞設−備の2値情報データ5−1又は数値情報データ
6−1の各計測機器、COT 4又はDHA 3に異常
が発生して、前記2値情報データ5−1又は数値情報デ
ータ6−1が異常であると判定すると、操作員は異常情
報設定器1により、異常情報データを処理対象から除外
するためにデータのロックを設定する。この際はステッ
プ20では置換データの設定でないためステップ23へ
進む。ステップ23ではロック処理であるためステップ
24へ進んでチャンネルロックか否かが判定される。し
かし異常内容が2値情報データ又は数値情報データであ
るため、ステップ27へ進んでワードロックか否かが判
定される。ここで異常内容が数値情報データであればス
テップ28へ進んでワードロックをし、更にステップ2
6へ進んでワードロックした数値情報がどれであるかを
保存する。又、ステップ2γにおいて異常内容が数値デ
ータではないと判定されると、ステップ29へ進んで2
値情報データに対するビットロックを行ない、更にステ
ップ26へ進んでロック内容を保存する。前記操作によ
り情報ロックデータが作成されると、除外された異常デ
ータに対してステップ20において置換データが設定さ
れ、ステップ21にてロック中のデータが否かが判定さ
れる。これがロック中のデータであればステップ22に
おいて、情報保存エリア24に前記置換データを保存す
る。即ち、異常データとして除外された異常情報データ
の穴埋めができたことになる。
ここでステップ24.25について説明する。これらの
処理は異常時の処理ではなく、例えば発電所増設等によ
り、DHA 3 、CDT 4にチャンネルが追加にな
った時の処理である。即ち、発電所の情報が全て揃うま
でステップ25にてチャンネルロックをし、全てが揃っ
た段階でチャンネルのロック解除を行なえば、発電所内
の個別情報の出来上りの遅れや進みに関係なく、情報入
力の統一が行なえるように、チャンネル毎一括のロック
ができる。
第3図は情報取扱みプログラムの概略フローチャートで
ある。
ステップ30では取゛扱まれだ情報が2値情報であれば
、これに対してチャンネル番号、ワード番号及びビット
番号を作成し、又、数値情報であればチャンネル番号、
ワード番号を作成する。そして情報保存エリア24に保
存するに際してはステップ31.32.33に示される
ように情報ロックデータ23を参照して異常データを保
存しないようにし、それ以外の取扱まれだ情報データは
ステップ34に保存される。
上記実施例では異常データに対する置換データを操作員
の決定によって行なっているが、これを電子計算機シス
テム2内にあるデータにより推定することも可能である
。例えば電力系統の発電機出力の数値情報データが異常
となった場合には、その発電機に対して出力指令を行な
っている出力指令値を置換データとする。
又、2値情報のロックでは、通常操作、監視を行なって
いる電力系統スケルトン画面に基づいてロック推定をす
ればよい。
[発明の効果] 以上説明した如く、本発明によれば異常と判定された2
値情報データ及び数値情報データのみを処理対象から除
外し、かつ除外されたデータに対して置換データの設定
をするようにしたので、誤情報以外の健全な情報が全て
生かされ、従って効率的な処理操作の可能な電子計算機
システムの異常処理方法を提供できる。
【図面の簡単な説明】
第1図は本発明による電子計算機システムの異常処理方
法を説明する一実施例の構成図、第2図は情報異常設定
プログラムの概略フローチャート、第3図は情報取扱み
プログラムの概略フローチャートである。 1・・・異常情報設定器 2・・・電子計算機システム
21・・・情報取扱みプログラム 22・・・情報異常設定プログラム 23・・・情報ロックデータ 24・・・情報保存エリア

Claims (1)

    【特許請求の範囲】
  1. サイクリックディジタル情報伝送装置とダイレクトメモ
    リアクセス装置とを介して2値情報データ及び数値情報
    データを取込み処理する電子計算機システムにおいて、
    前記2値情報データ及び数値情報データが異常であると
    判定された時、前記異常と判定された2値情報データ又
    は数値情報データのみを処理対象から除外すると共に、
    該当情報データに対して操作員が設定した値に置換えて
    処理することを特徴とする電子計算機システムの異常処
    理方法。
JP59281676A 1984-12-25 1984-12-25 電子計算機システムの異常処理方法 Pending JPS61151747A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59281676A JPS61151747A (ja) 1984-12-25 1984-12-25 電子計算機システムの異常処理方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59281676A JPS61151747A (ja) 1984-12-25 1984-12-25 電子計算機システムの異常処理方法

Publications (1)

Publication Number Publication Date
JPS61151747A true JPS61151747A (ja) 1986-07-10

Family

ID=17642426

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59281676A Pending JPS61151747A (ja) 1984-12-25 1984-12-25 電子計算機システムの異常処理方法

Country Status (1)

Country Link
JP (1) JPS61151747A (ja)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5267230A (en) * 1975-12-01 1977-06-03 Nec Corp General-use terminal on-line test system
JPS57207958A (en) * 1981-06-17 1982-12-20 Hitachi Ltd Data correcting device

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5267230A (en) * 1975-12-01 1977-06-03 Nec Corp General-use terminal on-line test system
JPS57207958A (en) * 1981-06-17 1982-12-20 Hitachi Ltd Data correcting device

Similar Documents

Publication Publication Date Title
US4393500A (en) Method of modifying data stored in non-volatile memory and testing for power failure occurring during modification
US4581701A (en) Monitoring plural process control stations
JPH0498342A (ja) 半導体記憶装置
JPS61151747A (ja) 電子計算機システムの異常処理方法
EP0070184B1 (en) A method of testing memory
JPS609301B2 (ja) 停電中のメモリ内容破壊検査方式
JPH0231417B2 (ja)
JP2009122815A (ja) ログ記録装置
JPS62293441A (ja) デ−タ出力方式
JPH0421885B2 (ja)
JPS60217448A (ja) デ−タ入力方式
US4347581A (en) Input setting method for digital operational devices
JPS60167547A (ja) 信号伝送装置
JPH01162300A (ja) Romチェック回路試験方式
KR100216045B1 (ko) 프로그램형 제어기의 비트 연산 처리방법 및 그 장치
JPS60165514A (ja) デ−タ記録方法
GB2539657A (en) Tracing Processing Activity
JPS6220020Y2 (ja)
JPH1097445A (ja) ロギング管理方法及びロギング用時計及び情報処理装置
JPH0438532A (ja) テーブルを用いたパリティ生成におけるデータチェック方式
JPS63147243A (ja) マルチプロセツサシステムのトレ−ス情報監視方法
JPH044603B2 (ja)
JPH0451848B2 (ja)
JPH02128258A (ja) エラー自己訂正メモリ
JPH08292804A (ja) プログラマブルコントローラによるプロセス故障監視方法