JPS61144775A - ブロツクパタ−ン認識方法 - Google Patents

ブロツクパタ−ン認識方法

Info

Publication number
JPS61144775A
JPS61144775A JP26680984A JP26680984A JPS61144775A JP S61144775 A JPS61144775 A JP S61144775A JP 26680984 A JP26680984 A JP 26680984A JP 26680984 A JP26680984 A JP 26680984A JP S61144775 A JPS61144775 A JP S61144775A
Authority
JP
Japan
Prior art keywords
tracks
zones
block
pattern
zone
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP26680984A
Other languages
English (en)
Other versions
JPH0256748B2 (ja
Inventor
Akihiro Hayakawa
早川 顕宏
Yoichi Takahashi
陽一 高橋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP26680984A priority Critical patent/JPS61144775A/ja
Publication of JPS61144775A publication Critical patent/JPS61144775A/ja
Publication of JPH0256748B2 publication Critical patent/JPH0256748B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/12Formatting, e.g. arrangement of data block or words on the record carriers

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、複数トラックを並列に記録する磁気テープに
書込まれるブロックパターンの認識方法に関する。
〔従来の技術〕
コンピュータの外部記憶装置に用いられる磁気テープ装
置では、テープフォマット上の制御のために複数種のブ
ロック信号が定義され、それぞれ固有の信号トラックパ
ターンを持つ。すなわち並列トラックでの特定のトラッ
クに対する信号の記録と消磁の組合せによりブロック信
号を定義する。
またこれらのブロック信号を規定する際、各ブロック信
号間の誤りの距離を充分配慮しなければならない。すな
わち、テープ媒体もしくは、読取りヘッドの汚れ等によ
り信号を記録した複数のトラックにおいて読み取り信号
を検出できなくても他のブロック信号と誤認識しないよ
うにする必要がある。ブロックパターンを認識する際、
消磁したトラックについては読取り信号が検出できない
こと、又信号を記録したトラック群については、ライト
およびリード時に於いて、それぞれ規定した数以上のト
ラックで読取り信号が検出されていることを確認する必
要がある。以上のプロッタ認識をする為、従来装置では
各トラックの読取り出力検出信号(タイムセンス信号)
を固定記憶(例えばFROM)のアドレス部に入力する
ことにより、その入カバターンにより上記認識回路を実
現していた。
〔発明が解決しようとする問題点〕
前述のように全トラックのタイムセンス信号をメモリの
アドレス部に入れ、パターン認識をしているので認識す
べきパターンの数と誤認識が生じないような類個なパタ
ーンを考慮すると入力信号の数(トラック数)の組合せ
の数のパターンを用意しなければならずメモリの容量が
大になり、これはトラック数が大になると著しくなる。
従来の磁気テープ装置は、トラック数は9トラツクが一
般的であるが、磁気テープへの記録密度の増加を図って
、その2倍の18トラツクも開発されており、このよう
にトラックが多数化されると認識率を向上させるために
も18トラツクを使用してパターンを形成する必要があ
り、同時に類似度パターンを考慮するとブロックパター
ン認識回路のメモリおよびその回路物量は著しく増加す
る。本発明では、ブロックパターンを定義する際、両ゾ
ーンの対応するトラックの書込みパターンを同一にする
ことにより小容量のメモリおよび、その周辺回路で容易
にそのブロック認識回路を実現するものである。
〔問題点を解決するための手段〕
本発明は、並列に記録する、全トラック数が偶数トラッ
クを持つ磁気テープに記録される、ブロックパターンの
認識方式に於いて、該偶数トラックをN等分してNヶの
ゾーンとし、各ゾーンのトラックに対称的に各種ブロッ
クパターンを定義し、記録する、ブロックパターンの認
識方法は、各ゾーンの対応するトラックのタイムセンス
信号の論理和及び論理積をとり、これらの論理和および
論理積結果をアドレスとしてブロックパターン情報格納
メモリを読出してブロックパターン認識結果を得ること
を特徴とするものである。
〔実施例〕
本発明の実施例として18トラツクの並列データ記録を
行なう磁気テープ装置において18トラツクを2分割し
た例を示す。
図面を参照しながら説明すると、本発明では、並列に記
録する偶数トラックを持つ磁気テープ装置を対象とする
′ので該偶数トラックを2等分して一方をAゾーン、他
方をBゾーンとする、第1図は18トラツクの磁気テー
プ装置に対する本発明の適用例を示すもので、各トラッ
クに端から順に1.2.3.・・・・・・18と番号を
付けると、本例では、1,3,5,7,9,11,13
,15.17番トラックつまり奇数番号の9トラックを
Aゾーンとし、1B、16,14,12.10,8゜6
.4.2番トラックつまり偶数番号の9トラックをBゾ
ーンとする。ここでは、A、Bゾーンの各9トラックを
8+1ビツトの2値数で表わし、aQ、bQは2  、
al、blは2  、=a?。
blは2°、ap、bpはパリティビットとする。
ブロックパターンは、本発明ではA、Bゾーンで対称な
パターンとする。第1図で%部のトラックが書き込みト
ラックで空白部のトラックが消磁トラックである。例え
ば、テープマークパターンは第1図より、A2.A4.
A6.A7.A9とB9、B7.B6.B4.B2が書
き込みトラックで、他は消磁トラックで構成されるパタ
ーンであり、両ゾーンで同一ビットに書き込む。
レコーディングIDパターンは、テープ始端の記録密度
認識パターンの一部として記録されるパターンであり、
データブロックのデータ記録密度を示す情報であるが、
これは図示のようにA5゜A6とB6.B5が書き込み
トラックで他は消磁トラックであるパターンであり、こ
れも明らかに対称的である。他も同様である。
前述のブロックパターンは、各ブロックパターン相互間
の誤りの距離を大きくなる様に各種ブロックパターンを
決められる。たとえば、全トラック書き込みを実施する
データブロックに対して、それに最も近いパターンは第
1図に示すように各ゾーンで5トラツクずつ書き込むテ
ープマークパターンとフラノパターンであるので、デー
タブロツクパターンの認識論理は18トラツク中少なく
ても11トラック以上、書き込みトラックが検出できれ
ば他のブロックパターンと誤認識することはない。この
ように各ブロックパターンのビット落ちに対する許容差
を決めるが、この許容差がなるべく大きくなるようにす
ることである。この許容差は認識すべきブロックパター
ン数と全トラック数より決定される。
各ブロックパターンはAゾーン、Bゾーン共に同一トラ
ックに書き込むので両ゾーンの対応するトラックのタイ
ムセンス信号の論理和からブロックパターン情報(どの
ブロックパターンに近いかとその類似度)を、論理積か
らAゾーン、Bゾーンの対応するトラックの両方より何
トラックタイムセンス信号が検出されたを知ることがで
き、両方の情報により、最終的なブロックパターンの認
識を得る。
第2図はかかる原理で溝底されたブロックパターン検出
回路を示す。AGはアンドゲート群で、A1とBl、A
2とB2.・・・・・・A9とB9の論理積をとる9個
のアントゲ−I・からなる。SA、SBはトラックAl
−A9,89〜Blの各トラックのタイムセンス信号を
示す。OGはオアゲート群で、AIとBl、A2とB2
.・・・・・・A9とB9の各論理和をとる9個のオア
ゲートからなる。ATS、OTSはアンドゲート群AC
,オアゲート群OGの9ビツト出力である。前述のよう
にオアゲート群OGの出力OTSはブロックパターン情
報を示し、これをアドレスとしてFROM (プログラ
ム可能読取り専用メモリ)M2を読出すことにより、ブ
ロックパターン情報を得ることができる。本例ではメモ
リM2に格納されているブロックパターン情報は4ビツ
トコードであり、次表1の内容を有する。表中、1lI
Cnの記号は、Aゾーン、Bゾーンで対応する9トラツ
クのうちmトラック書き込みを実施したブロックパター
ンに対して、mトラック中、nトラックで、Aゾーン、
Bゾーンのどちらかのトラック、あるいは、両方のトラ
ックでタイムセンス信号が検出されたことを示す。
表   1 2進4ビツトは16進では、0〜Fの1ビツトであり、
その各々の内容は、上記表1の通りである。コードO(
ALL)〜3  (ALL−3)は、18トラック全て
に書込むデータブロック検出用であり、通常書込み動作
時に即座にリードヘッドで読み出しチェックある場合は
きびしく (たとえば、18トラック中16トラツク以
上、タイムセンス信号が“1”にならないとエラーにす
る)、読み出し動作時には、他ブロツクパターンと誤認
識しない限度まで許容する。データブロックパターンに
最も近いプロ・クパターンは、第1図より1テープマー
ク(DTM)”パターンと9フラグ(DARA)’パタ
ーンの18トラツク中IOトラツクに書込みを行うパタ
ーンであるので、18トラック中7トラソクまでのビッ
ト落ちの許容値を有する。DTMはテープマークパター
ンであり、これは前述の如くゾーンAで言えば、A2.
A4゜A6.A7.A9の5トラックに書込まれている
、テープマークパターンと最も近いブロックパターンは
、ノイズパターン(第1図には表記されていない。本来
全トラック未書込みの部分で、未書込みトラックのノイ
ズ等により18)ランク中最大3トラック検出されたパ
ターン)であり、18トラック中、3トラツク、タイム
センス信号が検出されるので、上記、書込み動作時は、
10トラック中2トラツクまで、読み取り動作時は、1
0トラック中6トラツクまでビット落ちを許容する。
各データブロックの間には何も書かれていない部分であ
り、これはインターブロックギャップIBGと呼ばれる
。IBGの検出はオアゲート群OGの9ビツト出力OT
Sが全てOlを検出すればよく、これは9個のインバー
タ群INV及び9人カアンドゲートAG9により行なわ
れる。DIBGは該ゲートAG9のIBG検出出力であ
る。
アンドゲート群ACの9ビツト出力ATSは、Aゾーン
、Bゾーンのトラックの、対応する2トラック共、タイ
ムセンス信号が検出されたことを示す。即ち該出力AT
S中、1”の数が5個あれば、両ゾーンの対応する2ト
ラツクのタイムセンス信号が検出された数Nは5である
。FROMであるメモリM1は該個数Nを格納しており
、出力ATSで読出されると該個数Nを4ビツト2値数
で出力する。これらのメモリM1.M2の出力はやはり
PROMであるメモリM3へ導かれ、WRSビット(デ
ータ書き込み時に“1”、データ読み出し時に0″)と
共にメモリM3のアクセスアドレスとなる。メモリM3
には3ビツトの最終的ブロックパターンデータと1ビツ
トのDNOIs出力が格納されている。メモリM3の3
ビツト出力はデコーダDECに導かれ、テープマークな
ら第2?IIA子又は第3端子を、データブロックなら
第4端子を高レベルにする等の形で認識出力となる。次
にテープマークを例にとって認識要領を具体的に6兄明
する。
まずライトテープマークコマンドにおけるチェックを説
明する。18トラツク中第1図に示すAゾーン5トラッ
ク、Bゾーン5トラックの計10トラックに本例では書
込みを行ない、リードアフタライト時のチェックで書込
みを行なった10トラツクのうち任意の8トラツク以上
で読出しデータからタイムセンス信号が検出できればテ
ープマークが書込まれたとする。これには次表2の4つ
表   2 メモリM1.M2の出力は2値4ビツトつまり16進1
ビツトであり、表2中の5,4.・・・・・・はこの1
6進1ビツトを示す。表2の4種のケースのとき、かつ
ブロックパターンのライト時におけるチェックかリード
におけるチェックかを示す信号WR3がライト時である
ことを示すとき(例えばWR3=″1″のとき)メモリ
M3の3ビツト出力は(21,6となり、デコーダDE
Cの端子2が本例では高レベル“l”になる。
次にリードコマンドにおけるテープマークブロック検出
のチェックを説明するに、この場合は上記10トラツク
中、任意の4トラツク以上でタイムセンス信号が検出で
きればテープマークとするから、次表3の15ケースが
該当する。
表   3 これらの15ケースでかつWRS = 0のときメモI
J M 3の3ビ・7ト出力はf2116となり、デコ
ーダDECの端子2が高レベルになる。なおデコーダD
ECの出力端子2と3はオアゲー1−Gで結ばれてDT
M−1出力となる。表2の4ケース、表3の15ケース
に対してメモリM3は同じ出力でなく、不一致大、小で
区別した出力としてもよい。
DTM−1はその一例である。
他のブロックパターンの認識も同様で、メモリMl、M
2の出力とWR3信号によりメモリM3をアクセスして
その格納データを出力させることにより認識出力を生じ
ることができる。FROMの容量はMl−M3とも2×
4ビット従って全体では1.5KX4bitであり、M
1〜M3を4K(I K byteX 4 Bit )
のFROMで実現できる。
向上記実施例においては18トラツクを2つのゾーンに
分割した例を説明したが27トラック等の場合に3ゾー
ン等が考えられる。この場合には各ゾーン間の論理積を
とる回路を追加し、対応するテーブルを追加すれば良い
〔発明の効果〕
以上説明したように本発明では並列に記録する偶数トラ
ックを持つ磁気テープ装置の該トラック群をN等分して
Nヶのゾーンとし、これらの各ゾーンのトラックに各種
ブロックパターンを対称的に書込み、各ゾーンの対応す
るトラックの読出し出力の論理和及び論理積をとり、こ
れらの結果をアドレスとして、ブロックパターン情報を
格納するメモリをアクセスするようにしたので、テープ
読出し出力で直接ブロックパターン情報格納メモリをア
クセスする場合に比べて該メモリの容量を低減でき、甚
だ有効である。
【図面の簡単な説明】
第1図は本発明のブロックパターンの説明図、第2図は
本発明のパターン検出回路のブロック図である。 図面でAGは論理積ゲート群、OGは論理和ゲート群、
M1〜M3はメモリである。

Claims (1)

  1. 【特許請求の範囲】 複数の並列トラックに同時に記録を行い、複数種の信号
    ブロックをその信号の書込みトラックと消磁トラックの
    組合せパターンで定義するデータ記録装置において、 (1)並列記録トラックを同一のトラック数のNケのゾ
    ーンに分割し、各ゾーンの対応するトラックに同じパタ
    ーンの信号を記録することで各種のブロックパターンを
    作成し、 (2)信号読取り時には、Nゾーンの対応するNケのト
    ラック信号出力の論理和及び論理積によりブロック信号
    パターンとその信号出力トラック数を検出することでそ
    れぞれのブロックパターンを認識することを特徴とする
    ブロックパターン認識方法。
JP26680984A 1984-12-18 1984-12-18 ブロツクパタ−ン認識方法 Granted JPS61144775A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP26680984A JPS61144775A (ja) 1984-12-18 1984-12-18 ブロツクパタ−ン認識方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP26680984A JPS61144775A (ja) 1984-12-18 1984-12-18 ブロツクパタ−ン認識方法

Publications (2)

Publication Number Publication Date
JPS61144775A true JPS61144775A (ja) 1986-07-02
JPH0256748B2 JPH0256748B2 (ja) 1990-12-03

Family

ID=17435974

Family Applications (1)

Application Number Title Priority Date Filing Date
JP26680984A Granted JPS61144775A (ja) 1984-12-18 1984-12-18 ブロツクパタ−ン認識方法

Country Status (1)

Country Link
JP (1) JPS61144775A (ja)

Also Published As

Publication number Publication date
JPH0256748B2 (ja) 1990-12-03

Similar Documents

Publication Publication Date Title
US4271519A (en) Address mark generation and decoding method
SU1382411A3 (ru) Устройство дл управлени записью-воспроизведением цифровых данных на магнитном диске
JP3151458B2 (ja) ディスクドライブ
JPH0219549B2 (ja)
JPS5947363B2 (ja) 磁気記録媒体にアドレスを書込む方法
JPS5953609B2 (ja) 磁気記録媒体に欠陥に関する情報を書込む方法
US3562726A (en) Dual track encoder and decoder
JPS61144775A (ja) ブロツクパタ−ン認識方法
JPS5841578B2 (ja) 回転形記憶装置の制御方法
US5327299A (en) Method of encoding position information
JPH0461670A (ja) 再生装置
US3508231A (en) Test tape with preselected skew
JP2703415B2 (ja) Icメモリのデータ書込・読出方式
JPH0718063Y2 (ja) 情報記録装置
JPH0447762Y2 (ja)
JP2560047Y2 (ja) 磁気テープ記録再生装置の異常ブロック弁別機構
KR100228799B1 (ko) 데이타섹터펄스 발생 방법
JPH01245470A (ja) 回転ヘッド型磁気記録再生装置
JP3260791B2 (ja) データ読み取り装置
KR970003135A (ko) 하드 디스크 구동장치에서 불량섹터 처리를 위한 자기 디스크와 그 처리 방법
JPH0724147B2 (ja) 多重書きデ−タの復号方法
JPH01106370A (ja) エラー検査装置
JPS6297107A (ja) 磁気記憶装置のプレシフト回路
JPS5816269B2 (ja) バブル・メモリ装置
JPH01235074A (ja) 位置情報符号化方式