JPS61139980A - 波形等化回路 - Google Patents

波形等化回路

Info

Publication number
JPS61139980A
JPS61139980A JP26236084A JP26236084A JPS61139980A JP S61139980 A JPS61139980 A JP S61139980A JP 26236084 A JP26236084 A JP 26236084A JP 26236084 A JP26236084 A JP 26236084A JP S61139980 A JPS61139980 A JP S61139980A
Authority
JP
Japan
Prior art keywords
signal
delay
circuit
delay circuit
adder
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP26236084A
Other languages
English (en)
Other versions
JPH0548523B2 (ja
Inventor
Hiroshi Muto
弘 武藤
Takashi Aikawa
隆 相川
Takao Sugawara
隆夫 菅原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP26236084A priority Critical patent/JPS61139980A/ja
Publication of JPS61139980A publication Critical patent/JPS61139980A/ja
Publication of JPH0548523B2 publication Critical patent/JPH0548523B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B5/00Recording by magnetisation or demagnetisation of a record carrier; Reproducing by magnetic means; Record carriers therefor
    • G11B5/02Recording, reproducing, or erasing methods; Read, write or erase circuits therefor
    • G11B5/027Analogue recording
    • G11B5/035Equalising

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Digital Magnetic Recording (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕パ 本発明は、磁気装置の薄膜磁気ヘッドによる再生波形の
波形補正に用いられる波形等化回路に関するものである
磁気装置は、磁気ヘッドにより磁気記録媒体に情報の記
録と、記録された情報の再生とを行う。
近年、記録の高密度化と再生情報の品質向上を得るため
、磁気ヘッドに薄膜磁気ヘッドが多(用いられている。
この薄膜磁気ヘッドによる再生において、特に、記録媒
体の磁化反転位置の再生信号である孤立再生波形の立上
がり、および立下がり点に薄膜磁気ヘッド特有の負のピ
ークを発生する。
この負のピークの間隔は、薄膜磁気ヘッドと記録媒体と
の相対速度に比例して狭くなり、記録データに対応する
正のピークに対して前後にほぼ同間隔を保って発生する
上記の負のピークは、記録データに対応−しない信号で
あり、エラーレイト特性において、振幅マージンが減少
し、信号再生系の信頼性を著しく低下させる。そこで、
記録再生波形を損なうことなく負のピークを打ち消す波
形等化回路が必要とされている。
〔i来の技術〕  ” 第3図は従来の波形等4.8回路のブロック図、第4図
は従来の波形等化回路の動作を説明するための信号波形
図、第5図は円板状記録媒体の内周と外周における信号
波形図であ□る。
すなわち、第3図において、第4図A1に示す薄膜磁気
ヘッドで再生された孤立再生波形は、入力を終端抵抗6
で終端しである遅延量で2の第3の遅延回路1と、第3
の遅延回路に直列に接続され、遅延量τlの第2の遅延
回路2を通過して加算器3の入力端の子端に入力す、る
上記加算器3の十入力端は、前記終端抵抗に比較して十
分高い入力インピーダンスを有することから開放端とみ
なすことができ入力された信号は反射し、ふたたび第2
の遅延回路2、および第3の遅延回路1を通過し、終端
抵抗6により終端される。
第3図のA点には第4図Aに示すように、入力信号AI
に対して遅延′MO1および、2 (τl+r2)の信
号が表われ、第3図のB点には第4図Bに示すような遅
延量τ2および2τ1+τ2の信号、さらに0点には第
4図Cに示すような遅延量τ1+で2の信号が表われる
第3図において、A点、およびB点の信号はそれぞれ第
1の減衰a4および第2の減衰器5で所定量減衰され加
算器3の子端および一端にそれぞれ入力される。なお、
第4図A、Bはこれら減衰器4,5の出力波形である。
加算器3は、上記入力されたA、B、Cの3信号を加算
する。すなわち、信号Aと信号Cを加算することにより
、薄膜磁気ヘッドの孤立再生波形における負のピークが
相殺され、また、信号B−と信号Cを加算することによ
り、記録信号の半値幅を狭くして再生品質の向上を図っ
ており、加算器出力は第4図りの信号を出力する。
第5図の信号波形図A2に示すように、円板状記録媒体
では内周と外周とでヘッドと媒体との相対速度が異なる
(外周は実線、内周は点線で示す)ために、内周で最適
等化条件に第3および第2の遅延回路の遅延量を設定し
た場合、外周では、負のピークの表われる時間的位置が
異なるために第゛5図りに示すように負のピークが残留
した波形となる。
〔発明が解決しようとする問題点〕
上記、従来の波形等化回路は、記録媒体と薄膜磁気ヘッ
ドとの相対速度が一定な孤立再生波形の負のピークを除
去するには有効であるが、円板状記録媒体のように内周
と外周とでヘッドと媒体との相対速度が異なり、半径方
向上の位置の相対速度に対応して異なった位置に発生す
る負のピークを除去することができμいといった欠点が
ある。
そこで、円板状の記録媒体の半径位置に対応して異なる
間隔で発生する負のピークを除去することができる波形
等化回路が必要となった。
〔問題点を解決するための手段〕
本発明は、上記従来の波形等化回路の問題点を解消した
波形等化回路を提供するもので、その手段は、波形等化
される孤立再生波形が入力する入力端を所定抵抗値の抵
抗で終端され、かつ複数の遅延素子で構成された第1の
遅延回路と、該第1の遅延回路と異なった遅延量を有し
、前記第1の遅延回路と直列に接続された第2の遅延回
路と、該第2の遅延回路の出力端を前記終端抵抗と比較
して十分高い入力インピーダンスを有する第1の入力端
に接続した加算器と、サーボ回路よりのヘッド位置信号
に応答して前記第1の遅延回路の各遅延素子のタップを
選択するタップ選択回路と、該タップ選択回路の出力を
所定量減衰し、前記加算器の第2の入力端に入力する第
1の減衰器と、前記第1の遅延回路の出力を所定量減衰
し、前記加算器の第3の入力端に入力する第2の減衰器
とからなる波形等化回路によってなされる。
〔作用〕
円板状の記録媒体においては、薄膜磁気へ・ノドの孤立
再生波形における負のピークの時間的位置がヘッドと記
録媒体との相対速度に依存し、記録信号の正のピーク点
からの時間的持直がほぼ相対速度に反比例することに着
目し、第1の遅延回路を構成する遅延素子の遅延量を相
対速度に反比例して変化するようタップ選択回路により
切換え、円板状媒体の全周にわたって負のピークを消去
している。
すなわち、上記波形等化回路は、円板状記録媒体の半径
方向位置に対応して遅延量の異なる複数の遅延素子で構
成される第1の遅延回路と、孤立波形の半値幅の2分の
1程度の遅延量τ1の第2の遅延回路とを直列に接続し
、上記直列遅延回路の出゛力端を直列遅延回路の入力端
の終端インピーダンスに比較して十分高いインピーダン
スを持った加算器の入力の一端に接続し、インピーダン
スの不整合による反射を利用して上記2つの遅延回路を
通過することによって得られる入力波の遅延信号と、反
射波の遅延信号を作成し、入力信号の負のピーク信号レ
ベルに対応して第1および第2の減衰器でそれぞれ所定
量減衰して加算器で加算することによって円盤状記録媒
体の半径方向位置に対応して変化する位置に発生する孤
立波形の負のピークを打ち消して除去している。
〔実施例〕
以下、図面を参照して本発明の実施例を詳細に説明する
第1図は本発明の一実施例の波形等化回路のブロック図
、第2図はこの動作を説明するための信号波形図であり
、前記した第3図と同一部位は同一符号で示している。
第1図のブロック図に示すように波形等化回路は、入力
端を抵抗値ROの抵抗6で・終端され、かつ全遅延量か
で2で、円板状記録媒体上の磁気へ7ド位置に対応して
発生する孤立再生波形の負のピークの遅延量を補正する
複数の遅延素子からなる第1の遅延回路7と、孤立波形
の半値幅の2分の1程度の遅延量τlを持って直列に接
続された第2の遅延回路2と、前記終端抵抗6に比較し
て十分高い入力インピーダンス持った入力端(第1の入
力端)と第2の遅延回路2の出力端とが接続さg″″″
″1°、!:゛F[d*OE![lO*1(ifIC。
対応して第1の遅延回路7を構成する各遅延素子のタッ
プを切換えるタップ選択回路8と、タップ選択回路8の
出力端および第1の遅延回路7の出力端に接続され、負
のピークレベルに対応して前および第2の減衰器4およ
び5と、第1および第2の減衰器の出力信号と前記第2
の遅延回路2の出力信号との3信号を加算する加算s3
とより構成されている。
その動作を第2図の信号波形図(円板状の記録媒体の内
周部の孤立再生波形は点線、外周部の孤立再生波形は実
線)を参照して説明する。
すなわち、第2図の入力孤立再生波形A2は第1の遅延
回路7と第2の遅延回路2を通り第2の遅延回路2の終
端で反射され、再び第2.第1の遅延回路を通って終端
抵抗6で終端される。
そこで、第2の遅延回路2の出力信号波形は第2図Gと
なり、再生信号の正のピークはτ1+で2遅延される。
また、磁気ヘッドと円板状記録媒体の相対速度の違いに
より、正のピーク位置に対して内周の負のピーク位置は
外周の負のピーク位置よりΔTだけづれている。
いま、図示しない磁気ヘッドを駆動するサーボ機構より
磁気ヘッドの円板状記録媒体上の位置を表す位置信号が
タップ選択回路8に入力されたとする。タップ選択回路
8はその位置信号に対応して第1の遅延回路7の回路素
子タップを切換える。
例えば、磁気ヘッドが内周に位置する時は外周に位置す
るときよりも遅延量がΔT少なくなるタップを選定して
第2図E(第1の減衰器4の出力波形)に示すようなΔ
T異なった信号を作成する。
第2の入力端に入力した前記信号Eと前記信号Gは加算
器3により加算されて負のピークが消去された信号Hと
なって出力される。
このように、磁気ヘッドの円板状記録媒体上での半径方
向位置情報に従って第1の遅延回路7の遅延素子のタッ
プを選択し、遅延量がヘッドと媒体との相対速度に反比
例するように設定することにより、媒体上の全トラック
にわたって最適な波形等化が可能となる。
また、第3の入力端に入力した第2の減衰器5の出力信
号Fと前記第2の遅延回路2の出力信号Gとを加算器3
で加算することにより記録信号の正のピークの半値幅が
狭くなり、再生信号の品質を向上している。
〔発明の効果〕
以上説明したように本発明によれば、磁気ヘッドと円板
状記録媒体との半径方向位置における相対速度の変化に
より発生する負のピークの位置変化に対応した等化がで
きるため、円板の全トラックにわ′たって負のピークが
除去された質のよい再生信号を得ることができる。
【図面の簡単な説明】
第1図は本発明の一実施例の波形等、化回路のブロック
図、第2図は前記回路の動作を説明するための信号波形
図、第3図は従来の波形等化回路のブロック図、第4図
は従来?波形等化回路の動作を説明、するための信号波
形図、第5図は円板状記録媒体の内周と外周における信
号波形−である。 図において、1は第3の遅延回路、2は第2の遅延回路
、3は加算器、4は第1の減衰器、5は第2の減衰器、
6は抵抗、7は第1の遅延回路、8はタップ選択回路を
それぞれ示している。 第1図 第2図 第3図 第41!1

Claims (1)

    【特許請求の範囲】
  1. 波形等化される孤立再生波形が入力する入力端を所定抵
    抗値の抵抗で終端され、かつ複数の遅延素子で構成され
    た第1の遅延回路と、該第1の遅延回路と異なった遅延
    量を有し、前記第1の遅延回路と直列に接続された第2
    の遅延回路と、該第2の遅延回路の出力端を前記終端抵
    抗と比較して十分高い入力インピーダンスを有する第1
    の入力端に接続した加算器と、サーボ回路よりのヘッド
    位置信号に応答して前記第1の遅延回路の各遅延素子の
    タップを選択するタップ選択回路と、該タップ選択回路
    の出力を所定量減衰し、前記加算器の第2の入力端に入
    力する第1の減衰器と、前記第1の遅延回路の出力を所
    定量減衰し、前記加算器の第3の入力端に入力する第2
    の減衰器とからなることを特徴とする波形等化回路。
JP26236084A 1984-12-11 1984-12-11 波形等化回路 Granted JPS61139980A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP26236084A JPS61139980A (ja) 1984-12-11 1984-12-11 波形等化回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP26236084A JPS61139980A (ja) 1984-12-11 1984-12-11 波形等化回路

Publications (2)

Publication Number Publication Date
JPS61139980A true JPS61139980A (ja) 1986-06-27
JPH0548523B2 JPH0548523B2 (ja) 1993-07-21

Family

ID=17374655

Family Applications (1)

Application Number Title Priority Date Filing Date
JP26236084A Granted JPS61139980A (ja) 1984-12-11 1984-12-11 波形等化回路

Country Status (1)

Country Link
JP (1) JPS61139980A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0300029A1 (en) * 1987-02-03 1989-01-25 Maxtor Corp CHANNEL FILTER.
WO1993014493A1 (fr) * 1992-01-10 1993-07-22 Fujitsu Limited Circuit pour egaliser la forme d'onde d'un signal reproduit par une tete magnetique a film mince
US5337198A (en) * 1990-11-30 1994-08-09 Hitachi, Ltd. Digital magnetic writing and reading apparatus

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0300029A1 (en) * 1987-02-03 1989-01-25 Maxtor Corp CHANNEL FILTER.
US5337198A (en) * 1990-11-30 1994-08-09 Hitachi, Ltd. Digital magnetic writing and reading apparatus
WO1993014493A1 (fr) * 1992-01-10 1993-07-22 Fujitsu Limited Circuit pour egaliser la forme d'onde d'un signal reproduit par une tete magnetique a film mince
US5440434A (en) * 1992-01-10 1995-08-08 Fujitsu Limited Reproduced waveform equilizing circuit for thin-film magnetic head

Also Published As

Publication number Publication date
JPH0548523B2 (ja) 1993-07-21

Similar Documents

Publication Publication Date Title
US4973915A (en) Feed forward differential equalizer for narrowing the signal pulses of magnetic heads
JPS61139980A (ja) 波形等化回路
JPS6199906A (ja) 波形等化回路
JPS58182114A (ja) 信号再生方法及びこれに用いる波形等化回路
US5307213A (en) Data reproducing apparatus for eliminating undershoots in the vicinity of the outer edges of a magnetic pole
JPS6159664A (ja) 波形等化回路
US4755890A (en) Channel filter
US3662354A (en) Inscribing digital data on a grooved record by pre-distorting the waveforms
JP2770886B2 (ja) 磁気記録再生装置
JPS61139979A (ja) 磁気デイスク装置
JP2936794B2 (ja) 等化方法および情報再生装置
JPS58199410A (ja) デイジタル信号の磁気記録方法
JPH03201206A (ja) 再生回路
JPS6254806A (ja) 磁気記憶装置の読出回路
JPH0528410A (ja) デイジタル磁気記録再生装置
JPS59198514A (ja) 磁気デイスク装置
JPH04157605A (ja) 波形等化回路
US3651277A (en) Information recording and reproduction apparatus with signal dispersion and restoration filters
JPH04344302A (ja) 波形等化回路
JPH04121822A (ja) 光ディスク記録再生装置
JPH01178168A (ja) ディスク記録媒体再生信号の波形等化回路
KR100255727B1 (ko) 광디스크 드라이브의 파형등화방법
JPH0467407A (ja) 磁気記録装置
JPH04238104A (ja) 磁気記録再生信号の自動等化方式
JPH06124405A (ja) 等化装置