JPS61131974A - 画像処理装置 - Google Patents
画像処理装置Info
- Publication number
- JPS61131974A JPS61131974A JP25463784A JP25463784A JPS61131974A JP S61131974 A JPS61131974 A JP S61131974A JP 25463784 A JP25463784 A JP 25463784A JP 25463784 A JP25463784 A JP 25463784A JP S61131974 A JPS61131974 A JP S61131974A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- address
- supplied
- video information
- row address
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Studio Circuits (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
」L豆−土」L
本発明は画像処理装置に関し、特に複合映像信号により
得られる二次元画面内の一部に縮小静止画像をいわゆる
子画面として挿入表示するようにした画像装置に関する
。
得られる二次元画面内の一部に縮小静止画像をいわゆる
子画面として挿入表示するようにした画像装置に関する
。
背景技術
かかる画像処理装置の例としては本願出願人によシ提案
中の第1図(α)に示す如き構成のものがある。図にお
いて、外部から供給されたビデオ信号は、ビデオ信号を
デジタルデータに変換する為のアナログ/デジタル変換
器l(以下、A/D変換器と称する)、ビデオ信号から
同期信号を分離する為の同期信号分離回路2及びビデオ
信号をモニタ3に中継するビデオスイッチ4の一方入力
端子に各々供給されている。A/D変換変換器上ってデ
ジタル化されたビデオ信号はメモリ5に供給される。メ
モリ5は、書込指令であるWE倍信号供給に応じて、コ
ラムアドレスセレクタ6及びローアドレスセレクタ7か
ら供給されるアドレス信号に対応した記憶番地に順次当
該映像情報信号を記憶する。また、メモリ5は、読出指
令であるRD倍信号供給に応じて、コラムアドレスセレ
クタ6及びローアドレスセレクタ7から供給されるアド
レス信号に対応した記憶番地の映像情報信号をデジタル
/アナログ変換器8(以下D/A変換器と称する)に供
給する。D/A変換器8は供給される映像情報信号をア
ナログ信号に変換して同期信号合成回路9に供給する。
中の第1図(α)に示す如き構成のものがある。図にお
いて、外部から供給されたビデオ信号は、ビデオ信号を
デジタルデータに変換する為のアナログ/デジタル変換
器l(以下、A/D変換器と称する)、ビデオ信号から
同期信号を分離する為の同期信号分離回路2及びビデオ
信号をモニタ3に中継するビデオスイッチ4の一方入力
端子に各々供給されている。A/D変換変換器上ってデ
ジタル化されたビデオ信号はメモリ5に供給される。メ
モリ5は、書込指令であるWE倍信号供給に応じて、コ
ラムアドレスセレクタ6及びローアドレスセレクタ7か
ら供給されるアドレス信号に対応した記憶番地に順次当
該映像情報信号を記憶する。また、メモリ5は、読出指
令であるRD倍信号供給に応じて、コラムアドレスセレ
クタ6及びローアドレスセレクタ7から供給されるアド
レス信号に対応した記憶番地の映像情報信号をデジタル
/アナログ変換器8(以下D/A変換器と称する)に供
給する。D/A変換器8は供給される映像情報信号をア
ナログ信号に変換して同期信号合成回路9に供給する。
同期信号合成回路9は、同期分離回路2から供給される
同期信号に基づいて当該映像情報信号に水平及び垂直同
期信号挿入してビデオ信号を再生しビデオスイッチ4の
他方入力端子に供給する。ビデオスイッチ4はタイミン
グ信号発生器10から供給されるトリが信号に応じて該
ビデオ信号を択一的に中継する。
同期信号に基づいて当該映像情報信号に水平及び垂直同
期信号挿入してビデオ信号を再生しビデオスイッチ4の
他方入力端子に供給する。ビデオスイッチ4はタイミン
グ信号発生器10から供給されるトリが信号に応じて該
ビデオ信号を択一的に中継する。
同期分離回路2によってビデオ信号から抽出された水平
及び垂直同期信号は、更にタイミング信号発生器10に
供給される。タイミング信号発生器10は上記同期信号
に基づいて、上記WE及び上記RD倍信号メモリ5に、
クリヤ指令であるCLc信号を発振器11及びコラムア
ドレスカウンタ12のクリヤ信号入力端子に、クリヤ指
令であるCLR信号をロウアドレスカフ/り13のクリ
ヤ信号入力端子に、クロック信号であるCKや信号をロ
ウアドレスカウンタ13のクロック信号入力端子にそれ
ぞれ供給する。発振器11はCLc信号に同期しつつ該
ビデオ信号のサンプリング同期に応じた周波数f。Kの
クロック信号であるCKC信号をコラムアドレスカウン
タ12のクロック信号入力端子に供給する。コラムアド
レスカウンタ12は8桁の2進カウンタであり、上記C
K。信号によってカウントアツプし上記テr丁信号によ
ってクリヤされる。コラムアドレスカウンタの8桁の出
力は第1図(A)に示されたアドレスシフトをなすコラ
ムアドレスセレクタ6の各入力端子に供給される。コラ
ムアドレスセレクタ6は例えばN+2個の入力端子とN
+1個の共通端子を出力端子として有する切換スイッチ
であり、最小桁に相当する入力端子は接地されている。
及び垂直同期信号は、更にタイミング信号発生器10に
供給される。タイミング信号発生器10は上記同期信号
に基づいて、上記WE及び上記RD倍信号メモリ5に、
クリヤ指令であるCLc信号を発振器11及びコラムア
ドレスカウンタ12のクリヤ信号入力端子に、クリヤ指
令であるCLR信号をロウアドレスカフ/り13のクリ
ヤ信号入力端子に、クロック信号であるCKや信号をロ
ウアドレスカウンタ13のクロック信号入力端子にそれ
ぞれ供給する。発振器11はCLc信号に同期しつつ該
ビデオ信号のサンプリング同期に応じた周波数f。Kの
クロック信号であるCKC信号をコラムアドレスカウン
タ12のクロック信号入力端子に供給する。コラムアド
レスカウンタ12は8桁の2進カウンタであり、上記C
K。信号によってカウントアツプし上記テr丁信号によ
ってクリヤされる。コラムアドレスカウンタの8桁の出
力は第1図(A)に示されたアドレスシフトをなすコラ
ムアドレスセレクタ6の各入力端子に供給される。コラ
ムアドレスセレクタ6は例えばN+2個の入力端子とN
+1個の共通端子を出力端子として有する切換スイッチ
であり、最小桁に相当する入力端子は接地されている。
該切換スイッチが切換えられると1桁ずつ桁下がるlビ
ットシフトとなる。コラムアドレスセレクタのN−+4
桁の出力はそれぞれメモリ5のN+1桁のコラムアドレ
ス入力端子に供給される。コラムアドレスセレクタは縮
小指令信号αに応じて上記アドレスシフトをなす。タイ
ミング信号発生器からのCK、及びCLR信号はそれぞ
れロウアドレスカウンタ13のクロック信号入力端子及
びクリヤ信号入力端子に供給される。ロウアドレスカウ
ンタ13及びローアドレスセレクタはそれぞれコラムア
ドレスカウンタ12及びコラムアドレスセレクタ6と同
様忙構成されており、縮小指令信号αに応じて同様にア
ドレスシフトをなす。ローアドレスセレクタ7ON+1
桁の出力はメモリ5ON+1桁のローアドレス入力端子
にそれぞれ供給されている。
ットシフトとなる。コラムアドレスセレクタのN−+4
桁の出力はそれぞれメモリ5のN+1桁のコラムアドレ
ス入力端子に供給される。コラムアドレスセレクタは縮
小指令信号αに応じて上記アドレスシフトをなす。タイ
ミング信号発生器からのCK、及びCLR信号はそれぞ
れロウアドレスカウンタ13のクロック信号入力端子及
びクリヤ信号入力端子に供給される。ロウアドレスカウ
ンタ13及びローアドレスセレクタはそれぞれコラムア
ドレスカウンタ12及びコラムアドレスセレクタ6と同
様忙構成されており、縮小指令信号αに応じて同様にア
ドレスシフトをなす。ローアドレスセレクタ7ON+1
桁の出力はメモリ5ON+1桁のローアドレス入力端子
にそれぞれ供給されている。
次に動作について、第2図のタイミングチャートを参照
しつつ説明する。ます書込モードについて説明する。書
込モードにおいては各スイッチは図示の如く接続されて
いる。供給されたビデオ信号はA/D変換器1にてデジ
タル化されて映像情報信号としてメモリ5に供給される
。タイミング信号発生器10からメモリ5に供給される
WE倍信号、同期信号及び画面上の帰線期間に相当する
各期間を低レベル(以下り。レベルと称する)、その他
の期間を高レベル(以下町レベルと称する)とする信号
である。メモリ5は該WE倍信号町レベルに応答して該
映像清報信号を、供給されるコラムアドレス及びロウア
ドレス信号に対応した所定位置に順次記憶する。コラム
アドレスカウンタ12に供給されるCL、信号は画面の
1水平走査相当期間(以下IHと称する)毎にコラムア
ドレスカウンタ12のカウント値をクリヤする。また、
コラムアドレスカウンタ12に供給されるCKo信号は
上記CLc信号に同期しつつコラムアドレスカウンタ1
2をカウントアノゾするクロック信号であシ、該クロッ
ク周期にて上記映像情報信号がサンプリングされてメモ
リ5に記憶される。ロウアドレスカウンタ13に供給さ
れるCKR信号及びCLR信号は、それぞれIH相当期
間毎に該カウンタをカウントアノグするクロック信号及
びlフィールドもしくは1画面相当期間毎にカウント値
をクリヤする信号である。このように各信号が順次供給
されて一画面相当の映像情報信号がメモリ5に記憶され
るのである。
しつつ説明する。ます書込モードについて説明する。書
込モードにおいては各スイッチは図示の如く接続されて
いる。供給されたビデオ信号はA/D変換器1にてデジ
タル化されて映像情報信号としてメモリ5に供給される
。タイミング信号発生器10からメモリ5に供給される
WE倍信号、同期信号及び画面上の帰線期間に相当する
各期間を低レベル(以下り。レベルと称する)、その他
の期間を高レベル(以下町レベルと称する)とする信号
である。メモリ5は該WE倍信号町レベルに応答して該
映像清報信号を、供給されるコラムアドレス及びロウア
ドレス信号に対応した所定位置に順次記憶する。コラム
アドレスカウンタ12に供給されるCL、信号は画面の
1水平走査相当期間(以下IHと称する)毎にコラムア
ドレスカウンタ12のカウント値をクリヤする。また、
コラムアドレスカウンタ12に供給されるCKo信号は
上記CLc信号に同期しつつコラムアドレスカウンタ1
2をカウントアノゾするクロック信号であシ、該クロッ
ク周期にて上記映像情報信号がサンプリングされてメモ
リ5に記憶される。ロウアドレスカウンタ13に供給さ
れるCKR信号及びCLR信号は、それぞれIH相当期
間毎に該カウンタをカウントアノグするクロック信号及
びlフィールドもしくは1画面相当期間毎にカウント値
をクリヤする信号である。このように各信号が順次供給
されて一画面相当の映像情報信号がメモリ5に記憶され
るのである。
標準静止画モードについて説明する。通常の大きさの静
止画面である標準静止画モードをタイミング信号発生器
に指令すると(図示せず)、書込モードの状態からビデ
オスイッチ4、WE倍信号びR,E信号の状態のみが変
化する。ビデオスイッチ4は同期信号合成回路から供給
されるビデオ信号をモニタ3に中継する。WE倍信号B
E倍信号波形は書込モード時の第2図に示されるような
それぞれの波形を互いに置換した波形となる。よって、
標準静止画モードのときは、書込モードのときと同じタ
イミング、周期及びアドレ・/ングで読み出す。読み出
された映像情報信号はD/A変換器8でビデオ信号に変
換されて同期信号合成回路に供給される。そしてモニタ
3にて標準ビデオ信号による画像と同じ大きさの画像が
再生される。
止画面である標準静止画モードをタイミング信号発生器
に指令すると(図示せず)、書込モードの状態からビデ
オスイッチ4、WE倍信号びR,E信号の状態のみが変
化する。ビデオスイッチ4は同期信号合成回路から供給
されるビデオ信号をモニタ3に中継する。WE倍信号B
E倍信号波形は書込モード時の第2図に示されるような
それぞれの波形を互いに置換した波形となる。よって、
標準静止画モードのときは、書込モードのときと同じタ
イミング、周期及びアドレ・/ングで読み出す。読み出
された映像情報信号はD/A変換器8でビデオ信号に変
換されて同期信号合成回路に供給される。そしてモニタ
3にて標準ビデオ信号による画像と同じ大きさの画像が
再生される。
次に’A縮小静止画モードについて説明する。■縮小静
止画モードをタイミング信号発生器10に指令する(図
示せず)と、タイミング信号発生器10はコラムアドレ
スセレクタ6及びロウアドレスセレクタ7に縮小指令信
号αを供給すると共に第3図に示すようなタイミングで
各信号を発生する。
止画モードをタイミング信号発生器10に指令する(図
示せず)と、タイミング信号発生器10はコラムアドレ
スセレクタ6及びロウアドレスセレクタ7に縮小指令信
号αを供給すると共に第3図に示すようなタイミングで
各信号を発生する。
コラム及びロウアドレスセレクタ6.7は、例工ば第1
図Cb)に示す各連設スイッチを図示の状態から切換え
て1ビット桁下がったアドレスシフト状態となる。この
ときコラム及びロウアドレスの各最下位ビットは「1」
または「0」に相当するように固定されている。また、
コラム及びロウアドレスカウンタ6.7に供給される各
クロック信号周波数は書込モードのときと同様である。
図Cb)に示す各連設スイッチを図示の状態から切換え
て1ビット桁下がったアドレスシフト状態となる。この
ときコラム及びロウアドレスの各最下位ビットは「1」
または「0」に相当するように固定されている。また、
コラム及びロウアドレスカウンタ6.7に供給される各
クロック信号周波数は書込モードのときと同様である。
したがって、メモリ5へ供給されるコラム及びロウアド
レス信号は、それぞれ1番地あきに書込モードと同じ周
期でメモリ5のアドレスを指定することになる。
レス信号は、それぞれ1番地あきに書込モードと同じ周
期でメモリ5のアドレスを指定することになる。
更に、第4図(α)及び第4図(b)を参照しつつ説明
する。第4図(α)はコラム及びロウアドレスセレクタ
6.7から供給される各アドレス信号を「0」及び「1
」で表わしたアドレスシフト前と、最下位ビットを「0
」に選定したアドレスシフト前のアドレス信号例である
。第4図(b)はメモリのアドレスを説明するメモリ領
域の模式図である。メモリ5は最初のR,D信号・ぐル
スが供給されると、(0,0)、(0,2)、(0,4
)・・・のように1番地おきのコラムアドレスとロウア
ドレスに応答して各領域に記憶された映像情報信号を出
力する。また、メモリ5は第2のR,D信号・ぞルスが
供給されると、(2,0)、(2,2)、(2,・1)
・・・のように1番地おきのコラムアドレスとロウアド
レスに応答して、対応する記憶された映像情報信号を出
力する。このようにして読み出された映像情報信号は、
前述のようにD/A変換器8、同期信号合成回路9及び
ビデオスイッチ4を経てモニタ3の画面にて書込モード
時に比べて縦横共に強の大きさの画像として再生される
のである。
する。第4図(α)はコラム及びロウアドレスセレクタ
6.7から供給される各アドレス信号を「0」及び「1
」で表わしたアドレスシフト前と、最下位ビットを「0
」に選定したアドレスシフト前のアドレス信号例である
。第4図(b)はメモリのアドレスを説明するメモリ領
域の模式図である。メモリ5は最初のR,D信号・ぐル
スが供給されると、(0,0)、(0,2)、(0,4
)・・・のように1番地おきのコラムアドレスとロウア
ドレスに応答して各領域に記憶された映像情報信号を出
力する。また、メモリ5は第2のR,D信号・ぞルスが
供給されると、(2,0)、(2,2)、(2,・1)
・・・のように1番地おきのコラムアドレスとロウアド
レスに応答して、対応する記憶された映像情報信号を出
力する。このようにして読み出された映像情報信号は、
前述のようにD/A変換器8、同期信号合成回路9及び
ビデオスイッチ4を経てモニタ3の画面にて書込モード
時に比べて縦横共に強の大きさの画像として再生される
のである。
画像処理装置のμ縮小静止画モードは如上の如く構成さ
れているので、再生された通常の動画像や標準静止画モ
ードの静画像に比して捧縮小静止画像はきめが粗く解像
度も低いという不具合を有するのである。
れているので、再生された通常の動画像や標準静止画モ
ードの静画像に比して捧縮小静止画像はきめが粗く解像
度も低いという不具合を有するのである。
発明の概要
よって、本発明の目的は、縮小静画像の画質の劣化を減
少せしめた画像処理装置を提供することにある。
少せしめた画像処理装置を提供することにある。
上記目的を達成する為に、本発明による画像処理装置に
おいては、コラムアドレス信号の発生を速めると共にロ
ウアドレスの読み出し順を1フイールド毎に変更してメ
モリに記憶された映像情報をすべて使用して縮小静止画
を再生する構成を採用している。
おいては、コラムアドレス信号の発生を速めると共にロ
ウアドレスの読み出し順を1フイールド毎に変更してメ
モリに記憶された映像情報をすべて使用して縮小静止画
を再生する構成を採用している。
実 施 例
本発明の実施例を第5図を参照しつつ説明する。
同図において第1図(α)に示す回路と同等部分は同一
符号を付し、かつ、かかる部分の説明は省略する。フィ
ールド・ぐルス発生器14は同期信号分離回路2から供
給される同期信号から奇数フィールド及び偶数フィール
ドを検知して、当該フィールドに応じたフィールド・ぐ
ルス信号をロウアドレスセレクタ7の最下位桁入力端子
に供給する。また上記同期信号はタイミング信号発生器
15に供給される。タイミング信号発生器15は、前述
のタイミング信号発生器IOが発生する各・ぐルスに加
えて、A縮小静止画モードにおいて、前述のCLR信号
にかわってロウアドレスカウンタ13のクリヤ信号入力
端子に入力するパルス信号として第6図のタイミングチ
ャートに示される特定のタイミングを有するCLd信号
を発生する。発振器16はタイミング信号発生器15か
ら供給されるCLC信号に同期して前述のCKc信号の
2倍の周波数であるクロックパルスをcf倍信号してA
分周器17及び切換スイッチ18の一方入力端に供給す
る。分局器17はC&倍信号腫に分周して上記CKc信
号として切換スイッチ18の他方入力端子に供給する。
符号を付し、かつ、かかる部分の説明は省略する。フィ
ールド・ぐルス発生器14は同期信号分離回路2から供
給される同期信号から奇数フィールド及び偶数フィール
ドを検知して、当該フィールドに応じたフィールド・ぐ
ルス信号をロウアドレスセレクタ7の最下位桁入力端子
に供給する。また上記同期信号はタイミング信号発生器
15に供給される。タイミング信号発生器15は、前述
のタイミング信号発生器IOが発生する各・ぐルスに加
えて、A縮小静止画モードにおいて、前述のCLR信号
にかわってロウアドレスカウンタ13のクリヤ信号入力
端子に入力するパルス信号として第6図のタイミングチ
ャートに示される特定のタイミングを有するCLd信号
を発生する。発振器16はタイミング信号発生器15か
ら供給されるCLC信号に同期して前述のCKc信号の
2倍の周波数であるクロックパルスをcf倍信号してA
分周器17及び切換スイッチ18の一方入力端に供給す
る。分局器17はC&倍信号腫に分周して上記CKc信
号として切換スイッチ18の他方入力端子に供給する。
切換スイッチ18は供給されるCk倍信号しくはCKc
信号を択一的にコラムアドレスカウンタ12のCK端子
に中継する。
信号を択一的にコラムアドレスカウンタ12のCK端子
に中継する。
次に動作について説明する。書込モード及び標準静止画
モードのときは、切換スイッチ18はCK。
モードのときは、切換スイッチ18はCK。
信号を中継し、また、タイミング信号発生器15はタイ
ミング信号発生器10と同様に各信号を発生する。よっ
て書込モード及び標準静止画モードは前述例と同様に動
作する。
ミング信号発生器10と同様に各信号を発生する。よっ
て書込モード及び標準静止画モードは前述例と同様に動
作する。
A縮小静止画モート1について第6図のタイミングチャ
ートを参照しつつ説明する。当該モードが選択されると
ビデオスイッチ4は同期信号合成回路9側に切換わり、
切換スイッチ18はCk倍信号コラムアドレスカウンタ
のクロック信号入力端子に中継する。前述のようにCK
倍信号クロック周波数はCK、信号の2倍である。また
、コラムアドレスセレクタ6はアドレスシフトがなされ
ず、ロウアドレスセレクタ7のみがアドレスシフトせし
メラれる。ロウアドレスセレクタ7の入力側最下位桁に
は、奇数フィールド期間がり。信号また偶数フィールド
期間が可信号であるフィールドi?ルス信号が供給され
る。ロウアドレスカウンタ13のクリヤ信号入力端子に
はCLR′信号が供給される。
ートを参照しつつ説明する。当該モードが選択されると
ビデオスイッチ4は同期信号合成回路9側に切換わり、
切換スイッチ18はCk倍信号コラムアドレスカウンタ
のクロック信号入力端子に中継する。前述のようにCK
倍信号クロック周波数はCK、信号の2倍である。また
、コラムアドレスセレクタ6はアドレスシフトがなされ
ず、ロウアドレスセレクタ7のみがアドレスシフトせし
メラれる。ロウアドレスセレクタ7の入力側最下位桁に
は、奇数フィールド期間がり。信号また偶数フィールド
期間が可信号であるフィールドi?ルス信号が供給され
る。ロウアドレスカウンタ13のクリヤ信号入力端子に
はCLR′信号が供給される。
この信号は奇数フィールドにおいて画面の水平走査線番
号c以下ラインナンバと称する)N相当で立ち上がりロ
ウアドレスのカウントを開始せしめ、偶数フィールドに
おいてラインナンバN + 263で立ち上がりロウア
ドレスのカウントを開始せしめるi4ルス信号である。
号c以下ラインナンバと称する)N相当で立ち上がりロ
ウアドレスのカウントを開始せしめ、偶数フィールドに
おいてラインナンバN + 263で立ち上がりロウア
ドレスのカウントを開始せしめるi4ルス信号である。
第7図に奇数フィールドから数えたラインナンバーとモ
ニタ画面上における各走査線の位置を示す。
ニタ画面上における各走査線の位置を示す。
以上のように動作がなされるので、映像情報信号は2倍
の速さでメモリ5から読み出されることとなり、全コラ
ムアドレスをアクセスしても再生される画像の横方向の
大きさは鴨になる。また、ロウアドレスセレクタ7の最
下位桁入力端子には奇数フィールドでは「0」が、偶数
フィールドでは「1」が入力されるので、奇数フィール
ドでは偶数アドレスが読み出され、偶数フィールドでは
奇数アドレスが読み出される。更に、第6図に示される
如く、例えばラインナンバNにaウアドレスθ番地に相
当する映像情報信号群を読み出し、ラインナンバN+1
にロウアドレス2番地に相当する映像情報信号群を読み
出すとき、ラインナンバNとN+1の間に次フィールド
で挿入されるラインナンバN+263にはロウアドレス
1番地に相当する映像情報信号群が読み出される。よっ
て、2フイールド相当毎にメモリ5に記憶された映像情
報信号はすべて読み出されて画像に再現されるしく整合
するのである。
の速さでメモリ5から読み出されることとなり、全コラ
ムアドレスをアクセスしても再生される画像の横方向の
大きさは鴨になる。また、ロウアドレスセレクタ7の最
下位桁入力端子には奇数フィールドでは「0」が、偶数
フィールドでは「1」が入力されるので、奇数フィール
ドでは偶数アドレスが読み出され、偶数フィールドでは
奇数アドレスが読み出される。更に、第6図に示される
如く、例えばラインナンバNにaウアドレスθ番地に相
当する映像情報信号群を読み出し、ラインナンバN+1
にロウアドレス2番地に相当する映像情報信号群を読み
出すとき、ラインナンバNとN+1の間に次フィールド
で挿入されるラインナンバN+263にはロウアドレス
1番地に相当する映像情報信号群が読み出される。よっ
て、2フイールド相当毎にメモリ5に記憶された映像情
報信号はすべて読み出されて画像に再現されるしく整合
するのである。
上記CLd信号を発生する具体回路例を第8図(α)に
、その回路の各部の信号波形を第8図(h)に示す。
、その回路の各部の信号波形を第8図(h)に示す。
なお、上記実施例においては奇数フィールドに偶数のロ
ウアドレスの映像情報信号群を、偶数フィールドに奇数
のロウアドレスの映像情報信号群を読み出すようにして
いるが、第5図のロウアドレスセレクタフの最下位桁入
力端子に供給するフィールドパルス信号の極性を奇数フ
ィールドで「l」、偶数フィールドで「O」とし、さら
にでl/信号において奇数フィールドにおける立ち上が
りから偶数フィールドにおける立ち上がりまでの期間を
262Hとしても同様の結果が得られる。
ウアドレスの映像情報信号群を、偶数フィールドに奇数
のロウアドレスの映像情報信号群を読み出すようにして
いるが、第5図のロウアドレスセレクタフの最下位桁入
力端子に供給するフィールドパルス信号の極性を奇数フ
ィールドで「l」、偶数フィールドで「O」とし、さら
にでl/信号において奇数フィールドにおける立ち上が
りから偶数フィールドにおける立ち上がりまでの期間を
262Hとしても同様の結果が得られる。
更に、コラムアドレスの設定を第9図(α)に示すよう
な回路によってなすことも出来る。同回路においては、
クロック同波数fCKである前述CKC信号をインバー
タ19を介しての(信号としてコラムアドレスセレクタ
6の最下位桁入力端子に供給する構成とし、A縮小静止
画モードの際にはコラムアドレスセレクタ6はアドレス
シフトがなされて前述同様に2倍の速さでメモリ5をア
クセスすることが可能となる。このときの主な信号のタ
イミングチャートを第9図(b)に示す。
な回路によってなすことも出来る。同回路においては、
クロック同波数fCKである前述CKC信号をインバー
タ19を介しての(信号としてコラムアドレスセレクタ
6の最下位桁入力端子に供給する構成とし、A縮小静止
画モードの際にはコラムアドレスセレクタ6はアドレス
シフトがなされて前述同様に2倍の速さでメモリ5をア
クセスすることが可能となる。このときの主な信号のタ
イミングチャートを第9図(b)に示す。
同様に他の縮小率の静止画像表示においても、前述のよ
うにコラムアドレスにアクセスする速さを当該縮小率に
応じて速めて、かつフィールド毎に、例えば奇数番地群
又は偶数番地群というように異なる番地群に対応させて
ロウアドレスを指定することによって縮小表示において
も映像清報信号量を大巾に減らすことなく画像を再現す
ることが可能となってより記憶された画像に忠実な画像
が得られる。
うにコラムアドレスにアクセスする速さを当該縮小率に
応じて速めて、かつフィールド毎に、例えば奇数番地群
又は偶数番地群というように異なる番地群に対応させて
ロウアドレスを指定することによって縮小表示において
も映像清報信号量を大巾に減らすことなく画像を再現す
ることが可能となってより記憶された画像に忠実な画像
が得られる。
発明の詳細
な説明したように、本発明の画像処理装置の縮小静止画
モードにおいては、メモリへのアドレス信号の供給速度
を速めると共にフィールド毎にロウアドレスを異なる番
地群に対応して選択的に指定するので、メモリに記憶さ
れた映像情報信号を全体に亘って拾ってこれを合成して
縮小静止画が形成される故、きめが細かく画質の向上し
た縮小静止画を得ることが出来て好ましい。
モードにおいては、メモリへのアドレス信号の供給速度
を速めると共にフィールド毎にロウアドレスを異なる番
地群に対応して選択的に指定するので、メモリに記憶さ
れた映像情報信号を全体に亘って拾ってこれを合成して
縮小静止画が形成される故、きめが細かく画質の向上し
た縮小静止画を得ることが出来て好ましい。
第1図(α)は画像処理装置例を示す概略ブロック図、
第1図(b)はコラム及びロウアドレスセレクタの具体
回路例、第2図は第1図(α)に示された装置の書込モ
ーげにおける主要な信号のタイミングチャート、第3図
は上記装置の径縮小静止画モードにおける主要な信号の
タイミングチャート、第4図(α)はアドレスジフトを
説明する参考図、第4図(h)はメモリ領域の模式図、
第5図は本願発明の実施例を示す図、第6図は当該実施
例のA縮小静止画モードにおける主要な信号のタイミン
グチャート、第7図はモニタ画面上における走査線のラ
インナンバと縮小静止画のロウアドレスの関係を示した
説明図、第8図(α)はCLI信号を発生する回路例を
示す回路図、第8図(b)は第8図(α)の回路におけ
′る主要な信号のタイミングチャート、第9図(α)は
他の実施例の概略図、第9図(b)は他の実施例におけ
る主要な信号の要部のタイミングチャート。 主要部分の符号の説明 5・・・メモリ 6・・・コラムアト9レスセレクタ 7・・・ローアドレスセレクタ to、ts・・・タイミング信号発生器12・・・コラ
ムアドレスカウンタ 13・・・ローアトルレスカウンタ 14・・・フィールドノクルス発生器 16・・・発振器 17・・・凭分固器1
8・・・切換スイッチ 出a人 −eイオニア株式会社
第1図(b)はコラム及びロウアドレスセレクタの具体
回路例、第2図は第1図(α)に示された装置の書込モ
ーげにおける主要な信号のタイミングチャート、第3図
は上記装置の径縮小静止画モードにおける主要な信号の
タイミングチャート、第4図(α)はアドレスジフトを
説明する参考図、第4図(h)はメモリ領域の模式図、
第5図は本願発明の実施例を示す図、第6図は当該実施
例のA縮小静止画モードにおける主要な信号のタイミン
グチャート、第7図はモニタ画面上における走査線のラ
インナンバと縮小静止画のロウアドレスの関係を示した
説明図、第8図(α)はCLI信号を発生する回路例を
示す回路図、第8図(b)は第8図(α)の回路におけ
′る主要な信号のタイミングチャート、第9図(α)は
他の実施例の概略図、第9図(b)は他の実施例におけ
る主要な信号の要部のタイミングチャート。 主要部分の符号の説明 5・・・メモリ 6・・・コラムアト9レスセレクタ 7・・・ローアドレスセレクタ to、ts・・・タイミング信号発生器12・・・コラ
ムアドレスカウンタ 13・・・ローアトルレスカウンタ 14・・・フィールドノクルス発生器 16・・・発振器 17・・・凭分固器1
8・・・切換スイッチ 出a人 −eイオニア株式会社
Claims (3)
- (1)ビデオ信号を記憶して静止画を得る画像処理装置
であって、前記ビデオ信号の同期信号及び外部から供給
される縮小指令信号に応答してコラムアドレス信号及び
ロウアドレス信号を発生するアドレス制御手段と、前記
ビデオ信号をディジタル化して得られるディジタル信号
のうちの映像情報信号部分に相当する信号のみを前記コ
ラムアドレス信号及び前記ロウアドレス信号に応答して
書き込みかつ読み出すメモリマトリックスとを有し、前
記アドレス制御手段は、前記縮小指令信号が供給された
とき書き込み時に比して前記コラムアドレス信号の発生
速度を速めると共に前記映像情報信号の1フィールド分
の読み出しの際には前記ロウアドレス信号を所定間隔を
有する番地群のアドレス指定とし次のフィールドの読み
出しの際には前記番地群以外の前記所定間隔を有する番
地群のアドレス指定とすることを特徴とする画像処理装
置。 - (2)前記所定間隔を有する番地群は奇数番地もしくは
偶数番地であることを特徴とする特許請求の範囲第1項
記載の画像処理装置。 - (3)前記コラムアドレス信号発生速度は、前記映像情
報信号が書き込み時の速さの2倍であることを特徴とす
る特許請求の範囲第1項もしくは第2項記載の画像処理
装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP25463784A JPS61131974A (ja) | 1984-11-30 | 1984-11-30 | 画像処理装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP25463784A JPS61131974A (ja) | 1984-11-30 | 1984-11-30 | 画像処理装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS61131974A true JPS61131974A (ja) | 1986-06-19 |
Family
ID=17267782
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP25463784A Pending JPS61131974A (ja) | 1984-11-30 | 1984-11-30 | 画像処理装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS61131974A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03203474A (ja) * | 1989-12-25 | 1991-09-05 | Samsung Electron Co Ltd | 多重画面の停止画像の構成回路及び方法 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS49126215A (ja) * | 1973-04-04 | 1974-12-03 | ||
JPS5859677A (ja) * | 1981-10-06 | 1983-04-08 | Toshiba Corp | 画像信号処理回路 |
-
1984
- 1984-11-30 JP JP25463784A patent/JPS61131974A/ja active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS49126215A (ja) * | 1973-04-04 | 1974-12-03 | ||
JPS5859677A (ja) * | 1981-10-06 | 1983-04-08 | Toshiba Corp | 画像信号処理回路 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03203474A (ja) * | 1989-12-25 | 1991-09-05 | Samsung Electron Co Ltd | 多重画面の停止画像の構成回路及び方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR930007065B1 (ko) | 전자카메라시스템에 있어서 재생시 화면편집장치 | |
JPS63205778A (ja) | ビデオ信号デイジタル化回路 | |
KR100194922B1 (ko) | 화면비 변환장치 | |
US4868656A (en) | Method and apparatus for reducing visibility of scanning lines in television picture | |
JPH0620292B2 (ja) | 時間軸修正機能を有する映像信号回路 | |
JP3154190B2 (ja) | 汎用走査周期変換装置 | |
JPS61131974A (ja) | 画像処理装置 | |
JPS62181A (ja) | 映像処理装置 | |
JP2918049B2 (ja) | ピクチャ・イン・ピクチャのための記憶方法 | |
KR100323661B1 (ko) | 영상신호의주사선수변환방법및프레임율변환방법 | |
JP2548018B2 (ja) | 倍速変換装置 | |
JP2596042B2 (ja) | 固体撮像装置 | |
JPS60219884A (ja) | 画像記憶装置 | |
JPS6393281A (ja) | マルチストロボ再生回路 | |
JPS61182380A (ja) | 2画面テレビ受信機 | |
JP2653937B2 (ja) | 画像処理装置 | |
JPH0543565Y2 (ja) | ||
SU1488873A1 (ru) | Устройство для отображения информации на экране телевизионного индикатора | |
KR900000538B1 (ko) | 멀티비젼시스템의 콘트롤러 | |
JPS6327504Y2 (ja) | ||
JPS6367083A (ja) | 映像縮小表示回路 | |
JP3813841B2 (ja) | ビデオ信号入力装置およびそれを備えた画像表示装置 | |
JPS6112184A (ja) | 走査速度変換回路 | |
JPH0543584Y2 (ja) | ||
KR0132262Y1 (ko) | 영상 수평보간 회로 |