JPS62181A - 映像処理装置 - Google Patents

映像処理装置

Info

Publication number
JPS62181A
JPS62181A JP13949085A JP13949085A JPS62181A JP S62181 A JPS62181 A JP S62181A JP 13949085 A JP13949085 A JP 13949085A JP 13949085 A JP13949085 A JP 13949085A JP S62181 A JPS62181 A JP S62181A
Authority
JP
Japan
Prior art keywords
video memory
signal
video
counter
address
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP13949085A
Other languages
English (en)
Inventor
Yoshinori Ishii
良典 石井
Ryukichi Wada
和田 隆吉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP13949085A priority Critical patent/JPS62181A/ja
Publication of JPS62181A publication Critical patent/JPS62181A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Studio Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、映像処理装置(例えば、テレビジョン受信機
)に係り、特に、画面を複数個に区画すると共に、当該
区画された画面に、互いに連続した静止画像を1つずつ
表示するようにした映像処理装置に関するものである。
〔従来の技術〕
一般に、映像処理装置(以下、テレビジョン受信機とい
う)において、例えばスポーツ番組等が放送されている
ようなとき、その場でフオーム等をゆっくり見たいと思
うことがある。この場合、従来のテレビジョン受信機で
は、上記スポーツ番組をVTRに収録しておけば、再度
これを再生できる。
〔発明が解決しようとする問題点〕
ところで、このように構成された従来技術による映像処
理装置において、映像された所望シーンをコマ落し再生
する場合、該当するシーンをサーチし、かつこれをコマ
落し再生しなければならないという操作が必要となり、
操作が煩雑になるという問題点があった。
従って、本発明は以上のような従来の問題点に鑑みてな
されたもので、煩雑な操作をすることなく、コマ送り再
生することができる映像処理装置を提供することを目的
とする。
〔問題点を解決するための手段〕
本発明は、映像メモリの複数に分割された各領域におけ
るアドレス数に相当する画素数に映像信号をサンプリン
グするサンプリング手段と、上記映像メモリの全アドレ
スを指定する第1アドレス指定手段と、映像メモリのア
ドレスを各領域毎に指定する第2アドレス指定手段と、
上記サンプリング手段と第1.第2アドレス指定手段と
映像メモリとを制御する制御手段とを備えたものである
〔作用〕
制御手段は、サンプリング手段を駆動してサンプリング
を行い、このときに、所定間隔で映像メモリを書込みモ
ードとし且つ第2アドレス指定手段を作動させて映像メ
モリの各領域にサンプリングされた信号を逐次書込むこ
とにより、それぞれの領域に1コマ分の画像を記憶する
とともに、この書込み時間以外の時間で映像メモリを読
出しモードとし且つ第1アドレス指定手段を作動させて
映像メモリの全記憶内容を読出して上記表示手段に表示
する。
〔実施例〕
以下に、本発明の実施例を第1図ないし第6図に基づき
説明する。
先ず、第1図は本発明に係る映像処理装置の全体的構成
を示す。
図中、1はチューナで、該チューナ1はアンテナ2で受
信した映像信号の内から希望チャンネルのものを選択す
るようになっている。
3は増・復調回路で、該増・復調回路3は、上記チュー
ナ1により選択された映像信号を増幅し、且つ復調する
ようになっている。
又、4は選択手段で、該選択手段4は固定接点5と、可
動接点6.7とを有している。ここで、一方の可動接点
6が導通ずるときは、上記増・復調回路3が出力した映
像信号Aを後段の映像出力手段8に供給するようになっ
ている。又、他方の可動接点7が導通すると後述する記
録系9からの信号を上記映像出力手段8に供給するよう
になっている。該映像出力手段8は、後段に位置する表
示手段としてのブラウン管10を駆動してその画面に映
像を表示するものである。又、11は、映像信号中から
同期信号を分離する同期信号分離回路で、後段に位置す
る偏向回路12は上記同期信号に基づき上記ブラウン管
10を制御するようになっている。
次に、上記記録系9の構成について説明する。
先ず、図中、13はA/D変換器で、該A/D変tj!
!器13は上記増・復調回路3が出力した映像信号Aを
A/D変換してディジタル化された映像信号Eを得るよ
うになっている。該A/D変換器13は、映像信号Aを
サンプリングするサンプリング手段として機能する。
又、14は映像メモリで、該映像メモリ14は上記A/
D変換器13が出力した画像信号Eを記憶するようにな
っている。又、15は該映像メモリ14に記憶されてい
るディジタル信号をD/A変換してアナログ化された映
像信号Fを得るとともに、後段のD/A変換器15及び
上記選択手段4を介して上記映像出力手段8に出力する
ようになっている。
又、16は上記映像メモリ14を制御する制御手段とし
てのメモリコントローラで、該メモリコントローラ16
は基準発振器17が出力した基準信号Sに同期して、上
記映像メモリ14に、上記ディジタル化された画像信号
Eを記憶し、又、該映像メモリ14に記憶されている画
像信号Eを出力するようになっている。
又、18は操作ボタン、19は双安定フリップフロップ
をそれぞれ示す。ここで、該フリフプフロッゾ19は上
記操作ボタンI8を押す毎にHighとLowに切換わ
る切換信号Hを出力するようになっており、上記選択手
段4は該フリップフロップ19が出力した切換信号Hに
より切換ねるようになっている。又、該フリップフロッ
プ19の出力に基づき上記基準発振器17が作動して上
記メモリコントローラ16を駆動するようになっている
次に、上記メモリコントローラ16について詳述する。
該メモリコントローラ16は、水平方向240画素、垂
直方向ライン数240本の1フイールドを水平方向80
画素、垂直方向80本の9個の小フィールドに区画する
と共に、映像メモリ14を9個の記憶領域に区画し、且
つこれら記憶領域に連続した9個の静止画を記憶した後
、当該静止画を読出して画面に表示するようになってい
る。この場合、当該画面は9個の小画面に区画され、各
小画面に9(11の静止画が同時に表示される。
該メモリコントローラ16の内部構成は第2図に示す。
図中、20はフリップフロップで、該フリップフロップ
20のデータ端子りには、第1図に示すフリップフロッ
プ19が出力した切換信号Hが入力され、又、クロック
端子Tには垂直同期信号Svが入力されるようになって
いる。従って、該フリップフロップ20は上記垂直同期
信号SVを入力したときにHighを出力することにな
る。
又、21はバイナリカウンタで、該バイナリカウンタ2
1は上記フリップフロップ20の出力をリセット端子百
に入力するようになっている。従って、該バイナリカウ
ンタ21は、上記フリップフロップ20の出力がHig
hになったときに、上記垂直同期信号S■のカウントを
開始し、1ビツト目のカウンタ出力からは、1v(1フ
イールドに相当する)おきに書込み信号Wが出力する。
該書込み信号WのHighの期間はテレビ映像が映像メ
モリに書込まれる1フイールドである。
上記バイナリカウンタ21により、映像信号をサンプリ
ングするサンプリング手段が構成される。
又、22はNAND回路で、該NAND回路22は、上
記書込み信号Wが9個出力した後、即ち、映像メモリ1
6の全記憶領域に連続した静止画が記憶された後、上記
フリップフロップ20をリセットして、書込み信号Wを
止めるようになっている。これにより操作ボタン18を
押すと、上記映像メモリ14にIVおきに9画面分の書
込みを行い、9画面分書込んだ後は、上記書込み信号W
は止められる。
又、23はNAND回路で、該NAND回路23は上記
書込み信号Wと、後述するクロック信号Xとを入力し、
モード信号Mを出力するようになっている。ここで、該
モード信号Mとは、上記映像メモリ14に対する書込み
を許容する場合と該映像メモリ14からの続出しを許容
する場合とを決定するための信号である。又、上記クロ
ック信号Xは、基準発振器17が出力した基準信号Sを
1/3分周器24及び1/4分周器25により分周する
ことにより得られる。
又、図中、26は1/3分周器、27は1/4分周器、
28は173分周器をそれぞれ示す。
又、第3図は第1図における映像メモリ14周辺の詳細
図である。
而して、図中、29は副カウンタで、該副カウンタ29
は上記映像メモリ14の各記憶領域にアドレスをt措定
して画像信号を書込むようになっている。又、30は主
カウンタで、該主カウンタ30は上記映像メモリ14を
駆動し、該映像メモIJ14に記憶されている画像信号
を読出すようになっている。
ここで、上記副カウンタ29は、水平方向のドツトカウ
ンタと垂直方向のラインカウンタで構成している。そし
て、これらのカウンタの駆動入力として水平カウンタに
は、サンプリングクロックに応じたクロック信号、垂直
カウンタには水平同期信号が入力される。ここで、上記
水平カウンタの駆動入力として5 / 3 M Hzの
繰り返し周期のクロックTが用いられる。従って、1水
平走査期間の画素数は80画素となる。そして、該副カ
ウンタ29の水平初期セット値を、例えば0とすれば、
l水平ラインで発生する80個の画素データは、列アド
レス0〜79番地の間に書き込まれる。
又、上記垂直カウンタの駆動入力として、水平同期信号
SHを1/3に分周したものを使うと、1フイールドで
の垂直方向のライン数は、一画面につき1/3にまびか
れて、80本となる。上記と同じく垂直カウンタの初期
値をOとすれば、メモリの行番地1〜80の間に、この
垂直方向80本のデータが書込まれる0列番地80〜2
391行番地81〜240以外の所はデータは書き変え
られず元のままである。従って、上記水平、垂直カウン
タの初期セット値を数字の順に(水平、垂直)= (0
,0)(80,0)(160,0)(0゜80)(80
,80)(160,80)(0゜160) (80,1
60) (160,160)とすれば第6図に示す如き
数字の順序でテレビ画面に9つの静止画面をはめ込むこ
とができる。
一方、上記主カウンタ30は、上記副カウンタ29によ
り書込みが行われていないときに、読出しを行うもので
、この場合、°該主カウンタ30は上記副カウンタ29
の如く、映像メモリ14内のアドレスを各領域毎に指定
することなく、全アドレスを一斉に指定する。かくして
、続出しモードのときには、映像メモリ14の記憶内容
が一斉に読出されて、ブラウン管10の画面に表示され
る。
上記副カウンタ29は、映像メモリ14のアドレスを各
領域毎に指定する第2アドレス指定手段として機能し、
又、上記主カウンタ30は、映像メモリ14の全アドレ
スを指定する第1アドレス指定手段として機能する。
又、31は上記副カウンタ29又は主カウンタ30を選
択する選択手段で、当該選択は、上記メモリコントロー
ラ16が出力するモード信号Mに基づき行われる。即ち
、書込みモードか、又は読出しモードかにより行われる
又、図中、32はシフトレジスタ、33はS/P変換器
を示す。又、34は上記A/D変換器13を駆動するス
イッチ手段で、該スイッチ手段34は書込み信号Wによ
り駆動する。
本発明に係る映像処理装置は、このように構成されるが
、次に作用について説明する。先ず、第1図において、
アンテナ2で受けた映像信号はチューナlで希望チャン
ネルが選択され、増・復調。
回路3に導かれる。復調映像信号Aは選択手段4を通じ
て映像出力回路8に供給され、ブラウン管10を駆動す
る。また復調映像信号Aは同期分離回路11にも供給さ
れ、その出力である水平垂直同期信号りは偏向回路12
に導かれ、偏向ヨークをドライブする鋸歯状波電流を発
生する。そしてブラウン管 10上にテレビ映像を表示
する。これは従来のテレビの一般的な動作である。
次に、本発明の特徴を概略的に説明する。
復調映像信号AはA/D変換器13により、ディジタル
信号Eに変換される。一方、操作ボタン18を押す毎に
反転する双安定フリップフロップ19の切換信号Hがハ
イレベルになった時から、一定周期(lフィールド又は
1フレーム)毎に同期信号りに基づいて、メモリコント
ローラ16が書込信号Wを映像メモリ14に出力する。
これにより、ディジタル化された映像信号Eが複数個に
分割された記憶領域に実時間で書込まれる。そして同時
にメモリコントローラ16は、読出し信号を書込み信号
Wと時分割して映像メモリ14に発生させ、実時間で書
込みながら読出される。この読出された画像信号FはD
/A変換器15でアナログ化された画像信号Gに変換さ
れ、選択手段4に導かれ、またフリップフロップ19の
Hがハイレベルの時は接点7が導通しているので、映像
メモリ14よりの映像信号Gは映像出力回路8に導かれ
、ブラウン管10にストロボマルチ画面が表示される。
さらに、操作ボタン18を押せばフリップフロップ19
は反転して、切換信号Hはローレベルとなり、選択手段
4が切換って通常のテレビ映像が表示される。
次に、詳細な作用について順次説明する。
先ず、操作ボタン18を押すと、その出力である切換信
号Hは反転し、ハイレベルとなる。この信号Hがハイレ
ベルとなると、メモリコントローラ16は水平同期信号
SH,垂直同期信号SVに基づき、映像メモリ14へ書
込み信号Wを与える。
即ち、第2図において、切換信号Hがフリップフロッゾ
20のデータ端子りに入力し、垂直同期信号S■がクロ
ック端子Tに入っているので、該フリップフロップ20
の出力Qは垂直同期信号SVが入力した時点でハイレベ
ルとなる。
上記出力Qは、バイナリカウンタ21のリセット端子■
に入力されるので、該バイナリカウンタ21は垂直同期
信号Svをカウントし始め、1ビツト目のカウンタ出力
からは、1vおきの書込み信号Wが出力される。該書込
み信号WがHighの期間は、テレビ映像が映像メモリ
に書込まれる1フイールドを表わしている。
また、映像メモリ14に書込み信号Wを9個出力した後
は、NAND回路22はフリップフロップ20をリセッ
トして、書込み信号Wを止める。
かくして、操作ボタン18を押すと、lvおきに9画面
分の書込みが行われ、又、9画面分書込むと、書込み信
号Wは止められる。また、この際には、9分割された映
像メモリ14の領域のそれぞれのアドレス値を、副カウ
ンタ29が指定する。
ところで、1v間の書込みフィールド期間は、映像メモ
リ14をモード信号Mにより周期的に書込みモードにし
、同時にアドレス切換を行って、副カウンタ29の出力
を映像メモリ14に供給し、読出しと書込みを同時に行
うようにして制御している。該副カウンタ29の水平カ
ウンタには、サンプリングクロックに応じたクロック信
号、垂直カウンタには、水平同期信号が入力される。本
実施例においては、上記水平カウンタには5/3MHz
のクロックTが入力され、従って、1水平走査期間の画
素数は80画素となる。そして副カウンタ29の水平初
期セット値を、例えばOとすれば、1水平ラインで発生
する80個の画素データは列アドレス0〜79番地の間
に書込まれる0次に副カウンタ29の垂直カウンタ駆動
入力として水平同期信号SHを1/3に分周したものを
使うと、1フイールドでの垂直方向のライン数は、一画
面につき1/3にまびかれて、80本となる。
上記と同じく垂直カウンタの初期値をOとすればメモリ
の行番地1〜80の間にこの垂直方向80本のデータが
書込まれる。列番地80〜239゜行番地81〜240
以外の所はデータは書き変えられず元のままである。従
って、第6図に示す如き数字の順序でテレビ画面に9つ
の静止画面をはめ込んでゆく場合、水平、垂直カウンタ
の初期セント値は数字の順に(水平、垂直)= (0,
0)(80,0)(160,0)(0,80)(80゜
80)(160,80)(0,160)(80゜160
)(160,160)とすればよい。
一方、映像メモリ14の読出しは、上記書込みが行われ
ていない時に主カウンタ30により連続して行われる。
この間の動作タイミングを図により説明する。
第4図は、水平同期信号単位(IH期間)を基準にした
タイミング図、第5図はこのIH期間を拡大したドツト
クロック単位のタイミング図である。
第4図において、書込み信号Wのハイレベルの期間が、
映像メモリ14に書込まれる1vの期間である。そして
1■おきに1vの間9回ハイレベルとなる。そして、第
5図のモード信号Mに示すように、5 / 3 M H
zの周期で一定時間毎に映像メモリは書込みモードとな
る。
一方、第2図に示す水平同期信号SHは主カウンタ30
の垂直カウンタ用クロックにとなり、読出し行アドレス
(1〜240)を指定する。
又、第4図に示す信号に1は副カウンタ29用クロツク
で、3H周期で書込みのための行アドレス(初期セット
値〜初期セント値+80)を指定する。
次に第5図には第4図を時間的に拡大したドツトクロッ
ク単位のタイミングを示した。A/D変換器13のサン
プリングクロックは信号りの5/3MHzでディジタル
化された画像信号E (DWO〜DW79)を発生する
。−万態カウンタ29の水平カウンタは5 / 3 M
 Hzであるモード信号Mをクロック人力りとして動作
し、書込み列アドレス(初期セット値〜初期セット値+
80)を発生させ、ディジタル化された映像信号Eを映
像メモリ14へ書込む。このモード信号Mがローレベル
の間に映像メモリ14への書込みが行われ、それ以外は
読出しモードとなる。20 / 3 M Hzである信
号に2の第1.第2.第3周期で映像メモI714の読
出しを行い、第4周期で書込みを行う。
読出し時は主カウンタ30の水平カウンタクロックは信
号に2の第1〜第3周期(破線部を除いた)の繰返しパ
ルスで列アドレス信号(1〜240)を信号Xのように
発生する。これにより、読出される画像信号Fは第5図
に図示のようになり、この信号Fが連続したデータにな
るように、該信号FをシフトクロックPとするシフトレ
ジスタ32へ入力する。このデータは、信号0をロード
パルスするS/P変換器33にロードされ、5 M H
zである信号Qのシフトクロックで直列のデータ列信号
Jになり、D/A変換器15に供給され、該D/A変換
器15の出力Gはブラウン管10に供給され、ストロボ
マルチ画面が表示される。なお、第4図中、SVIは書
込み信号Wの1つのハイレベルの区間を拡大したもので
ある。
以上のような本実施例の装置では、テレビ画・面を複数
個に分割して、連続したコマ落しストロボ静止画像が得
られるので、視聴者にとって自分で放送局がするような
ストロボ・画像を楽しむことができ大変有益である。ま
たそれぞれの複数に分割された一区画は、実時間内に映
像メモリに書込み、かつ読出されるためダイナミックで
ある。
〔発明の効果〕
以上説明したように本発明に係る映像処理装置によれば
、制御手段は、映像メモリの各領域に1コマ分の画像を
記憶するとともに、この書込み時間以外の時間で、上記
映像メモリの全記憶内容を読出して表示手段に表示する
ようにしたので、従来技術の如く、VTRを用いること
なく画像のコマ落し再生を実行することができる。
【図面の簡単な説明】
第1図は本発明に係る映像処理装置の構成図、第2図は
第1図におけるメモリコントローラの構成図、第3図は
第1図の一部詳細図、第4図及び第5図は各種信号のタ
イムチャート、第6図は画面の正面図である。 10・・・表示手段(ブラウン管)、13・・・A/D
変換器(サンプリング手段)、14・・・映像メモリ、
16・・・メモリコントローラ(制御手段)、29・・
・副カウンタ(第2アドレス指定手段)、30・・・主
カウンタ(第1アドレス指定手段)。 なお、図中間−又は相当部分には同一符号を用いている
。 代理人  大  岩  増  雄(ほか2名)aT1図 10−−−アラウニ管 13−−−A10支挟呂 14−−一奥末メモリ 16−−−メモリコ斗ローラ 2s−=+7勺ウニタ 30−一一主力ウニタ 第2図 第6WJ

Claims (1)

  1. 【特許請求の範囲】 映像メモリと、この映像メモリから読出された信号を表
    示する表示手段とを備えた映像処理装置において、 映像メモリの複数に分割された各領域におけるアドレス
    数に相当する画素数に映像信号をサンプリングするサン
    プリング手段と、上記映像メモリの全アドレスを指定す
    る第1アドレス指定手段と映像メモリのアドレスを各領
    域毎に指定する第2アドレス指定手段と、上記サンプリ
    ング手段と第1、第2アドレス指定手段と映像メモリと
    を制御する制御手段とを備え、 上記制御手段は、サンプリング手段を駆動してサンプリ
    ングを行い、このときに、所定間隔で映像メモリを書込
    みモードとし且つ第2アドレス指定手段を作動させて映
    像メモリの各領域にサンプリングされた信号を逐次書込
    むことによりそれぞれの領域に1コマ分の画像を記憶す
    るとともに、この書込み時間以外の時間で映像メモリを
    読出しモードとし且つ第1アドレス指定手段を作動させ
    て映像メモリの全記憶内容を読出して上記表示手段に表
    示することを特徴とする映像処理装置。
JP13949085A 1985-06-26 1985-06-26 映像処理装置 Pending JPS62181A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP13949085A JPS62181A (ja) 1985-06-26 1985-06-26 映像処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP13949085A JPS62181A (ja) 1985-06-26 1985-06-26 映像処理装置

Publications (1)

Publication Number Publication Date
JPS62181A true JPS62181A (ja) 1987-01-06

Family

ID=15246473

Family Applications (1)

Application Number Title Priority Date Filing Date
JP13949085A Pending JPS62181A (ja) 1985-06-26 1985-06-26 映像処理装置

Country Status (1)

Country Link
JP (1) JPS62181A (ja)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62289073A (ja) * 1986-06-09 1987-12-15 Sony Corp ビデオプリンタ
JPS62289072A (ja) * 1986-06-09 1987-12-15 Sony Corp ビデオプリンタ
JPS63276987A (ja) * 1986-10-01 1988-11-15 Matsushita Electric Ind Co Ltd 磁気記録再生装置
JPH01140867A (ja) * 1987-11-26 1989-06-02 Toko Inc 画像表示装置
JPH01181289A (ja) * 1988-01-13 1989-07-19 Nec Corp テレビジョン装置
JPH01293773A (ja) * 1988-05-20 1989-11-27 Sanyo Electric Co Ltd デジタル映像処理装置
JPH02137170U (ja) * 1989-04-19 1990-11-15
US5479303A (en) * 1992-10-21 1995-12-26 Nippon Telegraph And Telephone Corporation Method and apparatus for visual search control of digital video files

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62289073A (ja) * 1986-06-09 1987-12-15 Sony Corp ビデオプリンタ
JPS62289072A (ja) * 1986-06-09 1987-12-15 Sony Corp ビデオプリンタ
JPS63276987A (ja) * 1986-10-01 1988-11-15 Matsushita Electric Ind Co Ltd 磁気記録再生装置
JPH01140867A (ja) * 1987-11-26 1989-06-02 Toko Inc 画像表示装置
JPH01181289A (ja) * 1988-01-13 1989-07-19 Nec Corp テレビジョン装置
JPH01293773A (ja) * 1988-05-20 1989-11-27 Sanyo Electric Co Ltd デジタル映像処理装置
JPH02137170U (ja) * 1989-04-19 1990-11-15
US5479303A (en) * 1992-10-21 1995-12-26 Nippon Telegraph And Telephone Corporation Method and apparatus for visual search control of digital video files

Similar Documents

Publication Publication Date Title
CA2010687C (en) Television system with zoom capability for at least one inset picture
JPS63116577A (ja) 映像信号処理装置
US4768095A (en) Apparatus for processing image
JPS62181A (ja) 映像処理装置
US4991013A (en) Picture-in-picture television apparatus with sync controlled memory addressing
EP0631437B1 (en) System for recording teletext data
JPS62154884A (ja) テレビジヨン受像機
JPS62182A (ja) 映像処理装置
JPS612478A (ja) 多画面表示テレビジヨン受信機
JPS6213174A (ja) テレビジヨン受像機
JPS5855713Y2 (ja) 静止画像受信装置
US5045944A (en) Video signal generating circuit for use in video tape recorder and television receiver
JPS61258578A (ja) テレビジヨン受信機
JPH0292077A (ja) 映像信号表示装置
JPS6152080A (ja) テレビジヨン受像機
JPS61205080A (ja) 静止画装置
JPS61258582A (ja) テレビジヨン受信機
JPS5919504Y2 (ja) テレビジヨン受像機
JPH09307811A (ja) 画像表示装置
JPS61258579A (ja) テレビジヨン受信機
JPH03106213A (ja) テレビ受信機におけるチャンネル・サーチ装置
JPH0294879A (ja) 多画面表示装置
JPS61258580A (ja) テレビジヨン受信機
KR950009676B1 (ko) 팝(pop)기능 와이드 스크린 티브이 수상기
JPS6114707B2 (ja)