JPS61258580A - テレビジヨン受信機 - Google Patents

テレビジヨン受信機

Info

Publication number
JPS61258580A
JPS61258580A JP9999385A JP9999385A JPS61258580A JP S61258580 A JPS61258580 A JP S61258580A JP 9999385 A JP9999385 A JP 9999385A JP 9999385 A JP9999385 A JP 9999385A JP S61258580 A JPS61258580 A JP S61258580A
Authority
JP
Japan
Prior art keywords
signal
video
television
channel
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP9999385A
Other languages
English (en)
Other versions
JPH0523552B2 (ja
Inventor
Ryukichi Wada
和田 隆吉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP9999385A priority Critical patent/JPS61258580A/ja
Publication of JPS61258580A publication Critical patent/JPS61258580A/ja
Publication of JPH0523552B2 publication Critical patent/JPH0523552B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Studio Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明は受信できる複数のテレビ放送の映像を、映像
メモリを使用した簡易な構成で、ブラウン管等に同時に
コマ落とし状の静止画として表示するようにしたテレビ
ジョン受信機に関するものである。
〔従来の技術〕
現在、テレビ放送はVHF局だけで大阪地区は6局、東
京地区は7局有り、UHF局も含めるとそれ以上になる
。これらのテレビ放送が現在どのような内容の放送をし
ているかを実際に視聴者が見るにはテレビのチャンネル
を順に変えていく方法、又は複数のテレビ受信機を備え
る以外にない。
〔発明が解決しようとする問題点〕
このように従来のテレビジョン受信機では複数の放送局
のテレビ放送を同時に見ることはできない。この目的を
達しようとすれば多くのテレビ受信機を備えなければな
らず、不経済であり、実際的ではない。
本発明は上記問題点を解消するためになされたもので、
簡易な構成で複数のテレビ放送局の放送を1つのチュー
ナを使用するのみで、コマ落とし状であるが、同時に表
示でき、さらに各チャンネルをコマ落とし状に多画面表
示していく際、信号のないチャンネルは飛ばして表示し
ていく、即ち例えばチャンネル選局ポジションに各放送
チャンネル本プリセットして放送を受信選局する際チャ
ンネルがプリセントされていないポジション、あるいは
プリセットされていても信号のないポジションは飛ばし
て表示していくテレビシコン受信機を得ることを目的と
する。
〔問題点を解決するための手段〕 この発明に係るテレビジョン受信機はそれぞれの領域が
テレビ放送の1つの放送局の映像に対応した複数の書き
込み領域を有する映像メモリを持ち、テレビ映像を水平
、垂直時間軸上でサンプリングして情報を間引き、同期
の問題を解決するために設けたバッファメモリに一旦占
き込め、この内容を映像メモリが読み出しのためにアク
セスされていない時に映像メモリに転送し、1コマの転
送が終了すればテレビ映像を次のチャンネルの放送に変
更し、この内容を同様にして映像メモリの次の書き込み
領域に転送し、このvJ作を順次操り返して映像メモリ
に多画面の情報を書き込み、同時に読み出して表示する
ようにしたもので、映像メモリの書き込み、読み出し用
の同期信号としては局部同期信号発生器の局部同期信号
を用い、さらにテレビ放送チャンネルを選局ポジション
の順に順次変えて行く時チャンネルがプリセントされて
いない選局ポジションは飛ばして表示を行なうための信
号有無検出回路を設けたものである。
〔作用〕
この発明においては、多画面表示の各テレビ放送チャン
ネルの画像を一定時間毎に順次変えるため、映像メモリ
を読み出して表示させる同期用信号として局部同期信号
発生器を設けている。また同時にこのコマ落とし表示を
自然に行なうため映像メモリの読み出しと書き込みを同
時に行なっているが、それには書き込みと読み出しが同
期がとれていることが必要であり、この目的のためにバ
ッファメモリを設け、テレビ信号を一旦これにテレビ放
送信号の同期信号に従って転送する。また該バッファメ
モリからの転送先を映像メモリに設けた各領域に指定で
きるように、その先頭アドレス値がセント可能なアドレ
スカウンタを設けており、このカウンタでは、書き込む
べき1コマのテレビ信号の先頭(垂直同期信号)と転送
用の局部同期信号発生器による水平同期信号により初期
値が映像メモリの各領域に相当した番地にセットされ、
クロック信号が来る毎にそのセットした値から順に加算
されていくこととなる。
〔実施例〕
以下、この発明の一実施例を図について説明する。この
実施例は水平方向80画素、垂直方向ライン数80本(
インターレースで160本)の大きさに1フイールドの
テレビ映像をサンプリングし、これをそれぞれ放送チャ
ンネルが異なる9枚の静止画として、映像メモリに記憶
し、ブラウン管に表示するものであって、それぞれの静
止画を一定時間毎に変化させることにより、内容を更新
しコマ落とし状に第8図のように放送されている最大9
つのチャンネルの映像を表示させるものである。
第1図は本発明の一実施例によるテレビジョン受信機の
全体ブロック図、第3図は第1図の映像メモリ周辺の詳
細ブロック図、第4図は第3図のタイミングコントロー
ル回路12の詳細図である。
第1図においてアンテナ30で受けたテレビ信号はチュ
ーナ1で希望チャンネルが選択され、映像増幅復調回路
2へ伝わる。復調映像信号出力Aはスイッチ回路4を経
て映像出力回路6へ専かれ、ブラウン管16をドライブ
する。一方映像信号Aは同期分離回路3へも供給され、
その出力である垂直同期信号SV、水平同期信号SHは
スイソチ回路5を経て偏向回路7に導かれ、偏向ヨーク
17をドライブするための鋸歯状波電流を発生する。
そしてブラウン管16上にテレビ映像を表示する。
これは一般的なテレビ受信機の構成である。一方破線で
示した範囲は本発明による回路部分である。
8は局部同期信号発生器であって、局部垂直同期信号M
V、局部水平同期信号MHを生成し、これらは1点鎖線
内のブロックのタイミングの基準となると同時に映像メ
モリ10の内容が読み出されてD/A変換器11により
アナログ信号Gとなったテレビ信号をスイッチ4を通し
てブラウン管1に表示する際の偏向回路7のための同期
信号となる。また14はコントロール用のマイクロプロ
セッサ−であって、押ボタン15.垂直同期信号MV、
信号有無検出回路39の出力IDを入力として持ってお
り、該信号MVを基準として、チャンネルポジシコンを
初期の位置にするチャンネルリセットパルスCR,チャ
ンネルポジションを1つずつ順次シフトするチャンネル
シフトパルスC3、また通常テレビ受信モードではロー
レベル、多画面表示モードではハイレベルとなるモード
信号M(この信号Mに基づいてスイッチ回路4.5はロ
ーレベルのとき1側、ハイレベルのとき2側に切換ねる
。)、1フイ一ルド期間 (IV期間)ハイレベルであ
るタイミングパルスT、&びバッファメモリ18の内容
を映像メモリ10へ転送する際の転送先頭アドレスPを
出力する。9はA/D変換器で、テレビ信号Aがディジ
タルテレビ信号Eへ変換され、それが順次バッファメモ
リ18へ書き込まれ、その内容が映像メモリ10へ転送
される。13は以上の動作に必要なりロック信号を発生
ずる発振器で、水平同期信号SH,垂直同期信号SVに
同期したバッファメモリ書き込み用クロック、A/Dコ
ンハーク9のサンプリングクロックとして使われるクロ
ック信号CL2.及びバッファメモリの読み出し、転送
、′8Lび映像メモリ10の読み出し用として使われる
局部水平同期信号MH,局部垂直同期信号MVに同期し
たクロック信号CLIを生成する。12はアドレスカウ
ンタ及び各メモリの制御を行なうタイミングコントロー
ル回路である。また15は表示コントロールキーボタン
であって、通常テレビ表示モードと第8図に示す9画面
の多画面表示モードとをこれを押す毎に交互に変化させ
るためのものである。
以下動作について詳細に説明する。第2図はマイクロプ
ロセッサ−14のフローチャートを示したちのである。
まず通常テレビモードにてキーボクン15を押した場合
について説明すると、第2図のステップブS6に進み信
号Mをハイレベル、即ち1にセットして多画面表示モー
ドにする。この信号Mば、第1図のスイッチ4,5を2
側に切換えて映像メモリ10からの映像信号を表示させ
る。次にステップS7でチャンネルポジションリセット
パルスCRをチューナーへ出力し、ポジション1にプリ
セットされているテレビ放送を選局させると同時にプロ
セッサ14内部のRAMに構成されているポジションカ
ウンタを1にリセットする。続いてステップS8でバッ
ファメモリ18の内容を映像メモリ10へ転送する際の
転送先初期アト゛レスPをポジションカウンタの値に応
じて出力する。このPの値は映像メモリ10の書き込み
アドレスカウンタの初期値としてセットする訳であるが
、例えば第8図に示す多画面表示の各場所については下
記のようになる。
画面      垂直アドレス  水平アドレスポジシ
ョン   カウンタ    カウンタ6       
80      +−60つまり映像メモリは全体とし
て水平方向O〜239、垂直方向O〜239のアドレス
を持っておリ、その中に構成される9枚の映像は前記の
ように水平方向80.垂直方向80の画素で構成してい
るからである。
続いてマイクロプロセッサ14はこれに入力されている
MVパルスをカウントし、一定時間の待機(ウェイト)
動作を行なう。これはステップS7で値の変更指令を行
なってから、チューナ1の応答スピードにより、安定し
たテレビ信号Aが出るまでに時間を要するからである。
この時間は約1秒前後の値になる。この時間が本発明の
多画面表示を実施した時の画面更新間隔となり、例えば
1秒とするとポジション1の映像内容が更新されて、次
のポジション2の内容が更新されるまで1秒、従って同
じチャンネルの映像が更新されるのは9秒間隔となる。
そしてステップS16で信号有無検出回路39の出力T
Dを読み取り、テレビ放送があれば(IDがハイレベル
であれば)ステップ310へ移る。
続いてステップ310で安定した映像信号Aをディジタ
ル化したディジタル映像信号をバッファメモリへ書き込
むタイミング、そして映像メモリへの転送のタイミング
を決めるタイミングパルスTを発生する。このパルスは
信号MVに基づく1フイ一ルド期間ハイレヘルの信号で
ある。
つまり映像メモリ10は局部同期信号発生器8よりの同
期信号MV、MHに同期して動いている。
従ってこれと全く同期のとれていない映像信号Eを直接
映像メモリに書くことはできない。直接書こうとすれば
映像メモリの同期系を書き込み時、一時映像E側の同期
信号SH,SVに切換えねばならない。しかしこうすれ
ば映像メモリは連続読み出しができず、表示画面は書き
込み時同期の乱れた不自然なものになる。このため一旦
映像信号E側の同期信号SH,SVに基づいて信号Eを
バッファメモリに書き込む。つまり第4図においてタイ
ミングパルスTは信号MVに同期しているが、クロック
入力がS■であるDフリップフロップ27は、この1フ
イ一ルド期間ローレベルの信号S■に同期したパンツア
メモリ書き込み制御パルスB Wを発生する。この間1
フイ一ルド分の映像がバッファメモリに書き込まれる訳
である。次に2個のDフリップフロップ28.29はタ
イミングパルスを2フィールド期間遅らせて映像メモリ
書き込み制御パルスMWを発生する。このパルスはの間
にバッファメモリに書き込まれた内容を映像メモリへ転
送する期間を示している。転送タイミングは信号MVに
同期しているので、映像メモリの読み出し空時間を利用
して転送するのは容易で、このような構成により読み出
しと転送が並行して行なわれ、自然な表示が可能となる
。そしてステップS16でテレビ信号がなければ(ID
がローレベルであれば)タイミングパルスTを出力せず
、次のチャンネルヘシフトするC8出力のみを出しステ
ップ312へ進む。
続いてマイクロプロセッサ14はステップS11で次の
チャンネルポジシコンへ進めるチャンネルシフトパルス
C8を出力し、さらにポジションカウンタを1つカウン
トアツプする。この動作を繰り返して第8図のように9
画面の表示を構成する。次にステップ312はポジショ
ンカウンタが10になった時、初期のポジション1にリ
セットするためのもので、表示位置が1→2→3・・・
7→8−9−1−2となる様動作している。同時にステ
ップS13は表示位置1にいつもチャンネルポジション
1の映像が表示されるよう機能するものである。ステッ
プ314の次はステップS2→S5−88へと順次進ん
でいく。
次に多画面表示モード中キー人力15があった時はステ
ップS2→S3→S4へと進んでステップS4で通常テ
レビモードになるよう信号Mがローレベルになる。この
結果スイッチ回路4.5が1側に切換ねって通常テレビ
映像が表示される。
これ以後ステップ32−35−32を繰り返す。
次に第1図の1点鎖線内の映像メモリ周辺詳細図である
第3図、この第3図のタイミングコントロール回路12
の内部ブロック図である第4図について説明する。
第3図の22はバッファメモリ18のアドレスカウンタ
である。ディジタル映像信号Eがバッフアメモリ18に
書き込まれる時はアドレスカウンタ22は書き込みアド
レスカウンタとして働き、又バッファメモリ18の内容
を映像メモリへ転送する時は該カウンタ22は読み出し
アドレスカウンタとして働く。書き込み時のアドレスカ
ウンタ22のクロックQはスイッチ25が1側になって
Sである。この制御は前記の信号BWで行なわれ、BW
がローレベルの時はメモリは書き込みモードであり、か
つスイッチ25を1側に切換える。
信号Sは次の3つで構成されている。即ちアドレスカウ
ンタ全体をリセットする垂直同期信号SV、水平アドレ
スカウンタのドツトクロックCL3(これはA/D変換
器のサンプリングクロックと同じで1水平時間で80ま
でカウントする)そして垂直アドレスカウンタのライン
クロックでこれは水平同期信号SHを1/3に分周した
ものであり、これによってテレビ映像信号の帰線部を除
いた映像部が240本で構成されているのを1/3の8
0本に間引かれる。
次に23は映像メモリ10を読み出すための読み出しア
ドレスカウンタで、そのクロックにはカウンタ全体をリ
セットする垂直同期信号MV、水平アドレスカウンタド
ツトクロック、垂直アドレスカウンタのラインクロック
である水平同期信号MHで構成され、それぞれ0から2
39までカウントする。そして24はバッファメモリ1
8より映像メモリ10への転送時の書き込みアドレスカ
ウンタで、そのアドレスクロックRはバッファメモリ2
3の読み出し時のアドレスカウンタクロックとしても使
用し、上記アドレスカウンタ23のクロックにと同じく
垂直同期信号MV、水平同期信号MH,ドツトクロック
で構成される。
但し、アドレスカウンタ24の初期値は第8図の画面位
置1〜9に従って前述のように0.80゜160と変え
ねばならないので、このアドレスカウンタ24は初期値
セント可能なアドレスカウンタであり、垂直同期信号M
Vで垂直アドレスカウンタの初期値を、水平同期信号で
水平アドレスカウンタの初期値を、それぞれ0,80,
160にセットし、そのイ直から80イ固をカウントす
る。
信号Wは映像メモリ10の読み/書き制御信号で、ロー
レベルの時は書き込みモードである。そしてこの時信号
Wによってスイッチ26は2側になり、アドレスカウン
タ24よりのアドレスNが映像メモリ10に供給される
次に20はSCIをシフトクロックとする直列/並列変
換器、21はL Dをロード信号、SC2をシフトクロ
ックとする並列/直列変換器であり、これらは映像メモ
リ10において、読み/書きモードが並行して行なわれ
るので、読み出し信号Fが時間的に連続しないのを連続
信号に変換するために使われる。
以上の動作をタイミング図に示したのが第5図、第6図
、第7図である。第5図は垂直同期信号MV、SV、水
平同期信号MH,SHを基準としたタイミング図で、バ
ッファメモリへの書き込み、そしてその内容の転送のタ
イミングを示している。
前述のようにタイミングパルスTから信号MV。
SVにより長さ1フイールドの制御信号BW、MWが作
られ、BWがローレベルの間は信号Qにより垂直アドレ
スカウンタ22が動作し、1フイールドの映像を1/3
に間引いた80ライン分のデータEがバッファメモリ1
8に書き込まれる。続<MW倍信号ローレベルの期間は
、その前に書き込まれたバッファメモリ18の内容が信
号MHに同期して映像メモリ10へ転送される。この間
常に映像メモリ10はアドレス信号Mにより読み出し動
作が並行して行なわれている。
第6図はドツトクロックの単位で示した映像信号Eのバ
ッファメモリへの書き込みタイミングを示している。第
3図の基準発振器13のクロックCL2(5MHz)を
1/3分周した信号CL3でA/D変換器9を動作させ
、ディジタル映像信号Eを生成し、同じクロックで動作
する水平アドレスカウンタ22により、■水平ライン8
0画素のデータが書き込まれる。第7図は映像メモリの
読み出しとバッファメモリからの転送による書き込みが
並行して行なわれる様子を示している。
SC2は基準クロック信号で5MHz、信号19はそれ
を1/3分周した信号で、ハッフプメモリ18の読み出
しクロックと、映像メモリ10の書き込みクロックであ
る信号Rと、並列/直列変換器21のデータロードパル
スLDとして使われている。そして信号SCIは20/
3MHzのクロックで、映像メモリ10からのデータE
を一旦シフトレジスタ20に入れるためのシフトクロッ
クである。
シフトレジスタ(直列/並列変換器)20内のデータは
信号LDでシフトレジスタ(並列/直列変換器)21に
ロードされ、シフトクロックS02で連続した信号Uを
生成する。この信号UがD/A変換器11に導かれる。
信号Wは信号SCIを1/4分周したもので、この信号
がローレベルの間に転送データが映像メモリ10へ書き
込まれる。
以上のような動作で数多くあるテレビ放送を1つの画面
に合成して同時に見られる装置を提供できる。
〔発明の効果〕
以上のようにこの発明によれば、各チャンネルのテレビ
画像を記憶するための映像メモリ、同期の問題を解決す
るためテレビ信号を一旦記憶する映像ハソファメモリ、
映像メモリの各領域の先頭番地をセントできる書き込み
用アドレスカウンタ、映像メモリ全体を読み出すための
読み出しアドレスカウンタ、及び該書き込み、読み出し
の同期用の局部同期信号発生器を用いて装置を構成した
ので、画像書き換えのため表示が中断したり、同期が乱
れることなく、性能のよい、コマ落とし状に画面更新が
自然に行なえる多画面表示装置を提供でき、しかも信号
のないチャンネルは飛ばして多画面表示ができる効果が
ある。
【図面の簡単な説明】
第1図は本発明の一実施例によるテレビジョン受信機の
全体構成図、第2図は上記実施例に使用したマイクロプ
ロセッサのフローチャート図、第3図は第1図の詳細図
、第4図は第3図のタイミングコントロール回路12の
詳細図、第5図、第6図及び第7図は上記実施例の動作
タイミング図、第8図は上記実施例の多画面表示例を示
す図であ■はテレビ放送を選局するチューナ、10は映
像メモリ、18は映像バッファメモリ、8は局部同期信
号発生器、24は先頭アドレスがセント可能な書き込み
アドレスカウンタ、14はマイクロプロセッサ(制御手
段)、39・・・信号有無検出回路。

Claims (1)

    【特許請求の範囲】
  1. (1)テレビ放送チャンネルを選択する手段と、複数の
    書き込み領域を有する映像主メモリと、局部同期信号を
    発振する局部同期信号発生器と、テレビ映像信号の有無
    を検出し有無信号を出力する検出回路と、該有無信号に
    基づいてテレビ信号を一時的に記憶する映像バッファメ
    モリと、上記映像主メモリの個々の領域の先頭番地をセ
    ットできる上記局部同期信号発生器の同期信号に同期し
    て上記映像バッファメモリの信号を上記映像主メモリの
    複数の書き込み領域の1つに転送する書き込み用第1の
    アドレスカウンタと、上記局部同期信号に同期して上記
    転送空時間に上記映像主メモリ全体を読み出す読み出し
    用第2のアドレスカウンタと、上記各要素を制御し上記
    映像バッファメモリから映像主メモリの各領域への各領
    域毎に異なるチャンネルのテレビ信号の信号のないチャ
    ンネルを飛ばしてのチャンネル順の転送動作及び該転送
    の空時間での映像主メモリの読み出し動作を行なわしめ
    複数チャンネルのテレビ映像を同時に一画面に表示させ
    る制御手段とを備えたことを特徴とするテレビジョン受
    信機。
JP9999385A 1985-05-10 1985-05-10 テレビジヨン受信機 Granted JPS61258580A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP9999385A JPS61258580A (ja) 1985-05-10 1985-05-10 テレビジヨン受信機

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP9999385A JPS61258580A (ja) 1985-05-10 1985-05-10 テレビジヨン受信機

Publications (2)

Publication Number Publication Date
JPS61258580A true JPS61258580A (ja) 1986-11-15
JPH0523552B2 JPH0523552B2 (ja) 1993-04-05

Family

ID=14262158

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9999385A Granted JPS61258580A (ja) 1985-05-10 1985-05-10 テレビジヨン受信機

Country Status (1)

Country Link
JP (1) JPS61258580A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63140909A (ja) * 1986-12-04 1988-06-13 Canon Inc 距離分布測定方法及びこれに用いる輻輳合せ機構
US5365276A (en) * 1991-06-13 1994-11-15 Matsushita Electric Industrial Co., Ltd. Multiscreen display circuit for displaying video signal sources having different aspect ratios

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4946330A (ja) * 1972-09-05 1974-05-02
JPS50157015A (ja) * 1974-06-07 1975-12-18
JPS55117381A (en) * 1979-03-01 1980-09-09 Sony Corp Channel display unit of television picture receiver
JPS5651171A (en) * 1979-10-02 1981-05-08 Sharp Corp Television receiver
JPS56120276A (en) * 1980-02-28 1981-09-21 Toshiba Corp Television receiver for multichannel simultaneous display
JPS5879385A (ja) * 1981-11-04 1983-05-13 Sharp Corp テレビジヨン受像機
JPS5955683A (ja) * 1982-08-23 1984-03-30 エヌ・ベ−・フイリツプス・フル−イランペンフアブリケン テレビジョン受像機
JPS5997274A (ja) * 1982-11-26 1984-06-05 Nec Corp マルチム−ブ画像効果装置

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4946330A (ja) * 1972-09-05 1974-05-02
JPS50157015A (ja) * 1974-06-07 1975-12-18
JPS55117381A (en) * 1979-03-01 1980-09-09 Sony Corp Channel display unit of television picture receiver
JPS5651171A (en) * 1979-10-02 1981-05-08 Sharp Corp Television receiver
JPS56120276A (en) * 1980-02-28 1981-09-21 Toshiba Corp Television receiver for multichannel simultaneous display
JPS5879385A (ja) * 1981-11-04 1983-05-13 Sharp Corp テレビジヨン受像機
JPS5955683A (ja) * 1982-08-23 1984-03-30 エヌ・ベ−・フイリツプス・フル−イランペンフアブリケン テレビジョン受像機
JPS5997274A (ja) * 1982-11-26 1984-06-05 Nec Corp マルチム−ブ画像効果装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63140909A (ja) * 1986-12-04 1988-06-13 Canon Inc 距離分布測定方法及びこれに用いる輻輳合せ機構
US5365276A (en) * 1991-06-13 1994-11-15 Matsushita Electric Industrial Co., Ltd. Multiscreen display circuit for displaying video signal sources having different aspect ratios

Also Published As

Publication number Publication date
JPH0523552B2 (ja) 1993-04-05

Similar Documents

Publication Publication Date Title
US4364090A (en) Method for a compatible increase in resolution in television systems
KR910003279B1 (ko) 멀티화면에 의한 채널선국장치
US4768095A (en) Apparatus for processing image
EP0717562B1 (en) Method and apparatus for displaying two video pictures simultaneously
US4025950A (en) Sampling video compression system
JPS61258580A (ja) テレビジヨン受信機
JPS62181A (ja) 映像処理装置
JPS6213172A (ja) テレビジヨン受像機
JPS6213174A (ja) テレビジヨン受像機
JPS61258583A (ja) テレビジヨン受信機
JPS61258581A (ja) テレビジヨン受信機
JPH0654269A (ja) テレビジョン受像機
JPS61205080A (ja) 静止画装置
JPS62154884A (ja) テレビジヨン受像機
JPH0292077A (ja) 映像信号表示装置
JPS61258578A (ja) テレビジヨン受信機
KR100253228B1 (ko) 디지탈 위성방송 수신기의 더블화면 디스플레이장치
JPS6152080A (ja) テレビジヨン受像機
JPS612478A (ja) 多画面表示テレビジヨン受信機
JP2911133B2 (ja) ハイビジョン受信機の時間圧縮装置
JP2672584B2 (ja) 文字放送受信機
JP3108326B2 (ja) 映像データ取り込み回路
JPS61258582A (ja) テレビジヨン受信機
JPS62182A (ja) 映像処理装置
JPH0683394B2 (ja) 複画面表示制御回路及びそれを備えた映像機器