JPS61258583A - テレビジヨン受信機 - Google Patents

テレビジヨン受信機

Info

Publication number
JPS61258583A
JPS61258583A JP9999685A JP9999685A JPS61258583A JP S61258583 A JPS61258583 A JP S61258583A JP 9999685 A JP9999685 A JP 9999685A JP 9999685 A JP9999685 A JP 9999685A JP S61258583 A JPS61258583 A JP S61258583A
Authority
JP
Japan
Prior art keywords
signal
video
television
synchronization signal
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP9999685A
Other languages
English (en)
Inventor
Ryukichi Wada
和田 隆吉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP9999685A priority Critical patent/JPS61258583A/ja
Publication of JPS61258583A publication Critical patent/JPS61258583A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明は受信できる複数のテレビ放送の映像を、映像
メモリを使用した簡易な構成で、ブラウン管等に同時に
コマ落とし状の静止画として表示するようにしたテレビ
ジョン受信機に関するものである。
〔従来の技術〕
現在、テレビ放送はVHF局だけで大阪地区は6局、東
京地区は7局有り、UHF局も含めるとそれ以上になる
。これらのテレビ放送が現在どのような内容の放送をし
ているかを実際に視聴者が見るにはテレビのチャンネル
を順に変えていく方法、又は複数のテレビ受信機を備え
る以外にない。
〔発明が解決しようとする問題点〕
このように従来のテレビジョン受信機では複数の放送局
のテレビ放送を同時に見ることはできない。この目的を
達しようとすれば多くのテレビ受信機を備えなければな
らず、不経済であり、実際的ではない。
本発明は上記問題点を解消するためになされたもので、
簡易な構成で複数のテレビ放送局の放送を1つのチュー
ナを使用するのみで、コマ落とし状であるが、同時に表
示でき、その多画面表示中、その中の1つのチャンネル
を視聴者が通常のテレビ映像で見たいと思った時、通常
の選局動作を行なうのみで、そのチャンネルが選局され
、通常テレビモードに戻ることができるテレビジョン受
信機を得ることを目的とする。
〔問題点を解決するだめの手段〕
この発明に係るテレビジョン受信機はそれぞれの領域が
テレビ放送の1つの放送局の映像に対応した複数の書き
込み領域を有する映像メモリを持ち、テレビ映像を水平
、垂直時間軸上でサンプリングして情報を間引き、同期
の問題を解決するために設けたバッファメモリに一旦書
き込み、この内容を映像メモリが読み出しのためにアク
セスされていない時に映像メモリに転送し、1コマの転
送が終了すればテレビ映像を次のチャンネルの放送に変
更し、この内容を同様にして映像メモリの次の書き込み
領域に転送し、この動作を順次繰り返して映像メモリに
多画面の情報を書き込み、同時に読み出して表示するよ
うにしたもので、映像メモリの書き込み、読み出し用の
同期信号としては局部同期信号発生器の局部同期信号を
用い、さらに上記多画面表示中に通常の選局動作を行な
ったときにはそのチャンネルが選局され、通常のテレビ
モードに戻るようにしたものである。
〔作用〕
この発明においては、多画面表示の各テレビ放送チャン
ネルの画像を一定時間毎に順次変えるため、映像メモリ
を読み出して表示させる同期用信号として局部同期信号
発生器を設けている。また同時にこのコマ落とし表示を
自然に行なうため映像メモリの読み出しと書き込みを同
時に行なっているが、それには書き込みと読み出しが同
期がとれていることが必要であり、この目的のためにバ
ッファメモリを設け、テレビ信号を一旦これにテレビ放
送信号の同期信号に従って転送する。また該バッファメ
モリからの転送先を映像メモリに設けた各領域に指定で
きるように、その先頭アドレス値がセット可能なアドレ
スカウンタを設けており、このカウンタでは、書き込む
べき1コマのテレビ信号の先頭(垂直同期信号)と転送
用の局部同期信号発生器による水平同期信号により初期
値が映像メモリの各領域に相当した番地にセットされ、
クロック信号が来る毎にそのセットした値から順に加算
されていくこととなる。
〔実施例〕
以下、この発明の一実施例を図について説明する。この
実施例は水平方向80画素、垂直方向ライン数80本(
インターレースで160本)の大きさに1フイールドの
テレビ映像をサンプリングし、これをそれぞれ放送チャ
ンネルが異なる9枚の静止画として、映像メモリに記憶
し、ブラウン管に表示するものであって、それぞれの静
止画を一定時間毎に変化させることにより、内容を更新
しコマ落とし状に第8図のように放送されている最大9
つのチャンネルの映像を表示させるものである。
第1図は本発明の一実施例によるテレビジョン受信機の
全体ブロック図、第3図は第1図の映像メモリ周辺の詳
細ブロック図、第4図は第3図のタイミングコントロー
ル回路12の詳細図である。
第1図においてアンテナ30で受けたテレビ信号はチュ
ーナ1で希望チャンネルが選択され、映像増幅復調回路
2へ伝わる。復調映像信号出力Aはスイッチ回路4を経
て映像出力回路6へ導かれ、ブラウン管16をドライブ
する。一方映像信号Aは同期分離回路3へも供給され、
その出力である垂直同期信号Sv、水平同期信号SHは
スイッチ回路5を経て偏向回路7に導かれ、偏向ヨーク
17をドライブするための鋸歯状波電流を発生する。
そしてブラウン管16上にテレビ映像を表示する。
これは一般的なテレビ受信機の構成である。一方破線で
示した範囲は本発明による回路部分である。
8は局部同期信号発生器であって、局部垂直同期信号M
V、局部水平同期信号MHを生成し、これらは1点鎖線
内のブロックのタイミングの基準となると同時に映像メ
モリ10の内容が読み出されてD/A変換器1)により
アナログ信号Gとなったテレビ信号をスイッチ4を通し
てブラウン管1に表示する際の偏向回路7のための同期
信号となる。また14はコントロール用のマイクロプロ
センサーであって、押ボタン15.垂直同期信号MVを
入力として持っており、該信号MVを基準として、チャ
ンネルポジションを初期の位置にするチャンネルリセッ
トパルスCR,チャンネルポジションを1つずつ順次シ
フトするチャンネルシフトパルスC8、また通常テレビ
受信モードではローレベル、多画面表示モードではハイ
レベルとなるモード信号M(この信号Mに基づいてスイ
ッチ回路4,5はローレベルのとき1側、ハイレベルの
とき2側に切換わる。)、1フイ一ルド期間(IV期間
)ハイレベルであるタイミングパルスT、及びバッファ
メモリ18の内容を映像メモリ10へ転送する際の転送
先頭アドレスPを出力する。9はA/D変換器で、テレ
ビ信号Aがディジタルテレビ信号Eへ変換され、それが
順次バッファメモリ18へ書き込まれ、その内容が映像
メモIJ10へ転送される。13は以上の動作に必要な
りロック信号を発生する発振器で、水平同期信号SH,
垂直同期信号SVに同期したバッファメモリ書き込み用
クロック、A/Dコンバータ9のサンプリングクロック
として使われるクロック信号CL2.及びバッファメモ
リの読み出し、転送。
及び映像メモリ10の読み出し用として使われる局部水
平同期信号MH,局部垂直同期信号MVに同期したクロ
ック信号CLIを生成する。12はアドレスカウンタ及
び各メモリの制御を行なうタイミングコントロール回路
である。また15は表示コントロールキーボタンであっ
て、通常テレビ表示モードと第8図に示す9画面の多画
面表示モードとをこれを押す毎に交互に変化させるため
のものである。
以下動作について詳細に説明する。第2図はマイクロプ
ロセッサ−14のフローチャートを示したちのである。
まず通常テレビモードにてキーボタン15を押した場合
について説明すると、第2図のステソププS6に進み信
号Mをハイレベル、即ち1にセットして多画面表示モー
ドにする。この信号Mは、第1図のスイッチ4.5を2
側に切換えて映像メモリ10からの映像信号を表示させ
る。次にステップS7でチャンネルポジションリセット
パルスCRをチューナーへ出力し、ポジション1にプリ
セットされているテレビ放送を選局させると同時にプロ
セッサ−4内部のRAMに構成されているポジションカ
ウンタを1にリセットする。続いてステップS8でバッ
ファメモリー8の内容を映像メモリー0へ転送する際の
転送先初期アドレスPをポジションカウンタの値に応じ
て出力する。このPの値は映像メモリー0の書き込みア
ドレスカウンタの初期値としてセットする訳であるが、
例えば第8Mに示す多画面表示の各場所については下記
のようになる。
画面      垂直アドレス  水平アドレスポジシ
ョン   カウンタ    カウンタ5       
 Bo       80つまり映像メモリは全体とし
て水平方向0〜239、垂直方向0〜239のアドレス
を持っており、その中に構成される9枚の映像は前記の
ように水平方向80.垂直方向80の画素で構成してい
るからである。
続いてマイクロプロセッサ14はこれに入力されている
MVパルスをカウントし、一定時間の待ia(ウェイト
)動作を行なう。これはステップS7で値の変更指令を
行なってから、チューナ1の応答スピードにより、安定
したテレビ信号Aが出るまでに時間を要するからである
。この時間は約1秒前後の値になる。この時間が本発明
の多画面表示を実施した時の画面更新間隔となり、例え
ば1秒とするとポジション1の映像内容が更新されて、
次のポジション2の内容が更新されるまで1秒、従って
同じチャンネルの映像が更新されるのは9秒間隔となる
続いてステップSIOで安定した映像信号Aをディジタ
ル化したディジタル映像信号をバッファメモリへ書き込
むタイミング、そして映像メモリへの転送のタイミング
を決めるタイミングパルスTを発生ずる。このパルスは
信号MVに基づく1フイ一ルド期間ハイレベルの信号で
ある。
つまり映像メモリ10は局部同期信号発生器8よりの同
期信号MV、MHに同期して動いている。
従ってこれと全く同期のとれていない映像信号Eを直接
映像メモリに書くことはできない。直接書こうとすれば
映像メモリの同期系を書き込み時、一時映像E側の同期
信号SH,SVに切換えねばならない。しかしこうすれ
ば映像メモリは連続読み出しができず、表示画面は書き
込み時同期の乱れた不自然なものになる。このため一旦
映像信号E側の同期信号SH,SVに基づいて信号Eを
バッファメモリに書き込む。つまり第4図においてタイ
ミングパルスTは信号MVに同期しているが、クロック
入力がSVであるDフリップフロップ27は、この1フ
イ一ルド期間ローレベルの信号S■に同期したハソファ
メモリ書き込み制御パルスBWを発生する。この間1フ
イ一ルド分の映像がバッファメモリに書き込まれる訳で
ある。次に2個のDフリップフロップ28.29はタイ
ミングパルスを2フィールド期間遅らせて映像メモリ書
き込み制御パルスMWを発生ずる。このパルスばBWよ
り時間的に後に位置し、BWがローレベルの間にバッフ
ァメモリに書き込まれた内容を映像メモリへ転送する期
間を示している。転送タイミングは信号MVに同期して
いるので、映像メモリの読み出し空時間を利用して転送
するのは容易で、このような構成により読み出しと転送
が並行して行なわれ、自然な表示が可能となる。
続いてマイクロプロセッサ14はステップS1)で次の
チャンネルポジションへ進めるヂャンネルシフトパルス
C8を出力し、さらにポジションカウンタを1つカウン
トアンプする。この動作を繰り返して第8図のように9
画面の表示を構成する。次にステップS12はポジショ
ンカウンタが10になった時、初期のポジシコン1にリ
セソ1−するためのもので、表示位置が1−2−3・・
・7−8−9−1−2となる様動作している。同時にス
テップS ]、 3は表示位置1にいつもチャンネルポ
ジション1の映像が表示されるよう機能するものである
。ステップS14の次はステップS15、そしてステッ
プ82又はS4へ進む。
次に多画面表示モード中キー人力15があった時はステ
ップS2−33→S4へと進んでステ、ツブS4で1J
ll常テレビモードになるよう信号Mがローレベルにな
る。この結果スイッチ回路4.5が1側に切換ねって通
常テレビ映像が表示される。
これ以後ステップS2→S5→S2を繰り返す。
次に本発明に関する動作であるが、多画面表示中に選局
動作がある場合について説明すると、第1図においてリ
モコン(図示していない)等により選局があった場合、
チューナ1に含まれる選局マイコン等からマイクロプロ
セッサ14へ信号CHが送られる。この信号CHがある
かどうかを第2図のフローチャートのステップS15で
判断し、選局指令があればステップ315−34−32
→S5−32へ進み、ループを閉じる。従ってステップ
S4で通常モードに戻り、その時の受信チャンネルは視
聴者が選局したチャンネルとなる。次にステップS ]
、 5で選局指令がなければ(信号CHがなければ)ス
テップS 1.5→32−35→S8−・・・となり、
多画面表示を続ける。
次に第1図の1点鎖線内の映像メモリ周辺詳細図である
第3図、この第3図のタイミングコントロール回1?!
12の内部ブロック図である第4図について説明する。
第3図の22はバッファメモリ18のアドレスカウンタ
である。ディジタル映像信号Eがバッファメモリ18に
書き込まれる時はアドレスカウンタ22は書き込みアド
レスカウンタとして働き、又バッファメモリ18の内容
を映像メモリへ転送する時は該カウンタ22は読み出し
アドレスカウンタとして働(。書き込み時のアドレスカ
ウンタ22のクロックQはスイッチ25が1側になって
Sである。この制御は前記の信号BWで行なわれ、BW
がローレベルの時はメモリは書き込みモードであり、か
つスイッチ25を1側に切換える。
信号Sは次の3つで構成されている。即ちアドレスカウ
ンタ全体をリセットする垂直同期信号SV、水平アドレ
スカウンタのドツトクロックCL3 (これはA/D変
換器のサンプリングクロックと同じで1水平時間で80
までカウントする)そして垂直アドレスカウンタのライ
ンクロックでこれは水平同期信号SHを1/3に分周し
たものであり、これによってテレビ映像信号の帰線部を
除いた映像部が240木で構成されているのを1/3の
80木に間引かれる。
次に23は映像メモリ10を読み出すための読み出しア
ドレスカウンタで、そのクロックにはカウンタ全体をリ
セットする垂直同期信号MV、水平アドレスカウンタド
ツトクロック、垂直アドレスカウンタのラインクロック
である水平同期信号MHで構成され、それぞれ0から2
39までカウントする。そして24はバッファメモリ1
8より1]IJ3 (t、メモリ10への転送時の書き
込みアドレスカウンタで、そのアドレスクロックRはバ
ッファメモリ23の読み出し時のアドレスカウンタクロ
ックとしても使用し、上記アドレスカウンタ23のクロ
ックにと同じ(垂直同期信号MV、水平同期信号MH,
ドツトクロックで構成される。
但し、アドレスカウンタ24の初期値は第8図の画面位
置1〜9に従って前述のように0.80.160と変え
ねばならないので、このアドレスカウンタ24は初期値
セット可能なアドレスカウンタであり、垂直同期信号M
Vで垂直アドレスカウンタの初期値を、水平同期信号で
水平アドレス力ウンタの初期値を、それぞれ0.80,
160にセットし、その値から80個をカウントする。
信号Wは映像メモリ10の読み/書き制御信号で、ロー
レベルの時は書き込みモードである。そしてこの時信号
Wによってスイッチ26は2側になり、アドレスカウン
タ24よりのアドレスNが映像メモリ10に供給される
次に20はSCIをシフトクロックとする直列/並列変
換器、21はL Dをロード信号、S C2をシフトク
ロックとする並列/直列変換器であり、これらは映像メ
モリ10において、読み/書きモードが並行して行なわ
れるので、読み出し信号Fが時間的に連続しないのを連
続信号に変換するために使われる。
以上の動作をタイミング図に示したのが第5図、第6図
、第7図である。第5図は垂直同期信号MV、SV、水
平同期信号MH,SHを基準としたタイミング図で、バ
ッファメモリへの書き込み、そしてその内容の転送のタ
イミングを示している。
前述のようにタイミングパルスTから信号MV。
SVにより長さlフィールドの制御信号BW、MWが作
られ、B Wがローレベルの間は信号Qにより垂直アド
レスカウンタ22が動作し、1フイールドの映像を1/
3に間引いた80ライン分のデータEがバッファメモリ
18に書き込まれる。続<MW倍信号ローレベルの期間
は、その前に書き込まれたバッファメモリ18の内容が
信号MHに同期して映像メモリ10へ転送される。この
間常に映像メモリ10はアドレス信号Mにより読み出し
動作が並行して行なわれている。
第6図はドツトクロックの単位で示した映像信号Eのバ
ッファメモリへの書き込みタイミングを示している。第
3図の基準発振器13のクロックCL2(5MHz)を
1/3分周した信号CL3でA/D変換器9を動作させ
、ディジタル映像信号Eを生成し、同しクロックで動作
する水平アドレスカウンタ22により、1水平ライン8
0画素のデータが書き込まれる。第7図は映像メモリの
読み出しとバッファメモリからの転送による書き込みが
並行して行なわれる様子を示している。
SC2は基準クロック信号で5M+−12,信号19は
それを1/3分周した信号で、バッファメモリ18の読
み出しクロックと、映像メモリ10の書き込みクロック
である信号Rと、並列/直列変換器21のデータロード
パルスLDとして使われている。そして信号SCIは2
0/3M)lzのクロックで、映像メモリ10からのデ
ータEを−はシフトレジスタ20に入れるためのシフト
クロックである。
シフトレジスタ(直列/並列変換器)20内のデータは
信号L Dでシフトレジスタ(並列/直列変換器)21
にロードされ、シフトクロックS02で連続した信号U
を生成する。この信号UがD/A変換器1)に導かれる
信号Wは信号SCIを1/4分周したもので、この信号
がローレベルの間に転送データが映像メモリ10へ書き
込まれる。
以上のような動作で数多くあるテレビ放送を1つの画面
に合成して同時に見られる装置を提供できる。
〔発明の効果〕
以上のようにこの発明によれば、各チャンネルのテレビ
画像を記憶するための映像メモリ、同期の問題を解決す
るためテレビ信号を一旦記憶する映像バッファメモリ、
映像メモリの各領域の先頭番地をセットできる書き込み
用アドレスカウンタ、映像メモリ全体を読み出すための
読み出しアドレスカウンタ、及び該書き込み、読み出し
の同期用の局部同期信号発生器を用いて装置を構成した
ので、画像書き換えのため表示が中断したり、同期でき
る効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例によるテレビジョン受信機の
全体構成図、第2図は上記実施例に使用したマイクロプ
ロセッサのフローチャート図、第3図は第1図の詳細図
、第4図は第3図のタイミングコントロール回路12の
詳細図、第5図、第6図及び第7図は上記実施例の動作
タイミング図、第8図は上記実施例の多画面表示例を示
す図である。 1はテレビ放送を選局するチューナ、10は映能な書き
込みアドレスカウンタ、14はマイクロプロセッサ(制
御手段)。

Claims (1)

    【特許請求の範囲】
  1. (1)テレビ放送チャンネルを選択する手段と、複数の
    書き込み領域を有する映像主メモリと、局部同期信号を
    発振する局部同期信号発生器と、テレビ信号を一時的に
    記憶する映像バッファメモリと、上記映像主メモリの個
    々の領域の先頭番地をセットできる上記局部同期信号発
    生器の同期信号に同期して上記映像バッファメモリの信
    号を上記映像主メモリの複数の書き込み領域の1つに転
    送する書き込み用第1のアドレスカウンタと、上記局部
    同期信号に同期して上記転送空時間に上記映像主メモリ
    全体を読み出す読み出し用第2のアドレスカウンタと、
    上記各要素を制御し上記映像バッファメモリから映像主
    メモリの各領域への各領域毎に異なるチャンネルのテレ
    ビ信号の転送動作及び該転送の空時間での映像主メモリ
    の読み出し動作を行なわしめ複数チャンネルのテレビ映
    像を同時に一画面に表示させかつ該表示画像の中の1つ
    の画像の選択入力があったとき該画像のみを通常表示さ
    せる制御手段とを備えたことを特徴とするテレビジョン
    受信機。
JP9999685A 1985-05-10 1985-05-10 テレビジヨン受信機 Pending JPS61258583A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP9999685A JPS61258583A (ja) 1985-05-10 1985-05-10 テレビジヨン受信機

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP9999685A JPS61258583A (ja) 1985-05-10 1985-05-10 テレビジヨン受信機

Publications (1)

Publication Number Publication Date
JPS61258583A true JPS61258583A (ja) 1986-11-15

Family

ID=14262234

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9999685A Pending JPS61258583A (ja) 1985-05-10 1985-05-10 テレビジヨン受信機

Country Status (1)

Country Link
JP (1) JPS61258583A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0563163U (ja) * 1992-01-28 1993-08-20 日本電気ホームエレクトロニクス株式会社 テレビジョン受信システム

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0563163U (ja) * 1992-01-28 1993-08-20 日本電気ホームエレクトロニクス株式会社 テレビジョン受信システム

Similar Documents

Publication Publication Date Title
US4364090A (en) Method for a compatible increase in resolution in television systems
JPS63116577A (ja) 映像信号処理装置
JP2650186B2 (ja) 静止画映像信号処理装置
US4025950A (en) Sampling video compression system
JPS61258583A (ja) テレビジヨン受信機
JPS62181A (ja) 映像処理装置
KR920002466B1 (ko) 마이크로 컴퓨터
JPS61258580A (ja) テレビジヨン受信機
JPS61193580A (ja) 2画面テレビジヨン受像機
JPS61258581A (ja) テレビジヨン受信機
JPS61205080A (ja) 静止画装置
JPS6213172A (ja) テレビジヨン受像機
JPS6213174A (ja) テレビジヨン受像機
JPS6152080A (ja) テレビジヨン受像機
JPS62154884A (ja) テレビジヨン受像機
JP2629715B2 (ja) メッセージ受信機
JP2672584B2 (ja) 文字放送受信機
JP2548017B2 (ja) 倍速変換装置
JP2911133B2 (ja) ハイビジョン受信機の時間圧縮装置
JPS61258582A (ja) テレビジヨン受信機
JPH0683394B2 (ja) 複画面表示制御回路及びそれを備えた映像機器
JPS6143342Y2 (ja)
JPH01208978A (ja) テレテキストデコーダを具えるテレビジョン受像機
JPS62182A (ja) 映像処理装置
JPS6116683A (ja) テレビジヨン受像機