JPS61121081A - 液晶表示パネル - Google Patents

液晶表示パネル

Info

Publication number
JPS61121081A
JPS61121081A JP59242268A JP24226884A JPS61121081A JP S61121081 A JPS61121081 A JP S61121081A JP 59242268 A JP59242268 A JP 59242268A JP 24226884 A JP24226884 A JP 24226884A JP S61121081 A JPS61121081 A JP S61121081A
Authority
JP
Japan
Prior art keywords
liquid crystal
crystal display
display panel
electrode
image signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59242268A
Other languages
English (en)
Inventor
英雄 菅野
伸逸 山下
小俣 智司
正彦 江成
久野 光俊
芳幸 長田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP59242268A priority Critical patent/JPS61121081A/ja
Publication of JPS61121081A publication Critical patent/JPS61121081A/ja
Priority to US07/220,898 priority patent/US4881066A/en
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2011Display of intermediate tones by amplitude modulation

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明は、TPTをスイッチ素子とし、マトリクス状に
電極を構成したアクティブ・マトリクス形液晶表示装置
に関するものである。
C従来の技術] 一般に画素数の大量な液晶表示パネルには、各画素の輝
度を制御するためのスイッチ素子や、画像信号ホールド
用容量素子を備えた垂直方向電極と水平方向電極がマト
リクス状に配置・配線された基板を用いている。
第2図にその一例を示す、第2図において、1は画素の
0N−OFFを制御するスイッチ素子で。
MOS形のTFT  (Thin Film Tran
sister)アレイから成っている。この素子のソー
ス側(図中S)は画像信号を伝える垂直電極v1〜vn
の、各列毎に共通に接続されている。又ドレイン側(図
中D)は液晶に電界をかける対向電極に接続され、ゲー
ト側(図中G)は水平電極H1−HIllの各列毎に共
通に接続されている。又前記垂直電極Vl〜vnには、
それぞれ画像信号ホールド用コンデンサーC1が接続さ
れており、4はGND電位に接地された共通電極基板で
ある。
上記構成において、画像信号ホールド用コンデンサーC
Iに蓄えられた画像信号は、TPTのゲートがON状態
となった時、すなわち水平電極からの電圧が所定の選択
レベルになり、TPTのンース〜ドレイン間が導通状態
となった時に、垂直電極からTPTを通って対向電極に
印加され、画素の書き込みが行なわれる。
[発明が解決しようとする問題点] このような従来の装置にあっては、IH走査時間だけ画
像信号をホールドする為に、所定の静電容量をもった専
用容量素子を設けなければならない、したがって、パネ
ル構成が複雑になり、プロセス数が増加するという問題
が生ずる。
本発明は、かかる問題点に鑑みなされたもので、垂直電
極と液晶セルの共通電極間に生ずる容量成分そのものに
よって画像信号ホールド用の専用容量素子を兼ねること
により、前記専用容量素子の組み込みを不用とするもの
で、パネル構成の簡単化によってプロセス数を減らした
液晶表示パネルを提供することを目的としている。
[問題点を解決するための手段]及び[作用]第2図に
示す液晶パネルの垂直電極と、液晶セルの共通電極間に
形成される容量成分を利用することで、ホールド用コン
デンサーと同程度の静電容量を得ることができる。した
がって画像信号ホールド用コンデンサーを用いることな
く画素容量を上げることができる。
[実施例] 本発明の実施例を第1図とともに説明する。第1図は本
発明による液晶表示パネルの構成図である。図中8は画
像信号を垂直電極に出力するためのアナログスイッチ、
5はアナログスイッチ8を時分割にON−OFFするた
めの水平シフトレジスタ、6はTFT 1を時分割にO
N−OFFするための垂直シフトレジスタ、cH・は垂
直電極と共通電極との間に形成される容量成分である。
又、第1図における液晶表示パネルは、水平電極240
bit、垂直電極480bitで、画素数240 X4
80のものである。
上記パネル構成において、実際に画像信号を入力させて
液晶表示パネルを駆動し、画質の評価を「見ばえ」を基
準として比較した結果、前述の従来例との間に差は生じ
なかった。
ちなみに第1図の電極容量成分C1・の容量値はIQp
F、又第2図のホールド用コンデンサーC1の容量値は
l0FFで、前記電極容量成分を含めると(CH+C1
’) =20pFとなる。
すなわち、前記の第1図構成での容量値が1OpFにお
いても“見ばえパが第2図構成とで差が生じなかったと
いう事実から、画像信号ホールド用コンデンサーの容量
値は、LOpFで所要量に達しているといえる。
なお、上記実施例においては1例えば第3図に示すよう
に、垂直電極端の面積Sや厚みtを変えたり、あるいは
電極材料を変えることで電極容量成分値を調整すること
ができる。
[発明の効果] 本発明によれば、専用の画像信号ホールド用コンデンサ
ーを用いることなく、電極及び液晶セル自身が持ってい
る容量成分のみで液晶表示パネルを駆動することができ
る。したがって、パネル構成を簡単化することが出来、
プロセス数の増加を抑えることが可能となる。又パネル
面内の有効利用という点においても大いに期待できる。
【図面の簡単な説明】
第1図は本発明の実施例を示す液晶表示パネルの構成図
、第2図は従来の液晶表示パネル構成の一例を示す図、
第3図は垂直電極端の拡大図である。 1 : TFT、2:液晶、3:対向電極、4:共通電
極、5:水平シフトレジスタ、6:垂直シフトレジスタ
、7:液晶セル。 8:アナログスイッチ。 H1〜H,:水平電極、 ■1〜vn :垂直電極、 CH:ホールド用コンデンサー。 C1・:電極容量成分。

Claims (1)

    【特許請求の範囲】
  1. 薄膜トランジスタ(TFT)をスイッチ素子とするアク
    ティブ・マトリクス形液晶表示パネルにおいて、画像信
    号を入力する垂直方向電極を、画像信号ホールド用容量
    素子を兼ねて用いることを特徴とした液晶表示パネル。
JP59242268A 1984-11-19 1984-11-19 液晶表示パネル Pending JPS61121081A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP59242268A JPS61121081A (ja) 1984-11-19 1984-11-19 液晶表示パネル
US07/220,898 US4881066A (en) 1984-11-19 1988-06-20 Active matrix-type display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59242268A JPS61121081A (ja) 1984-11-19 1984-11-19 液晶表示パネル

Publications (1)

Publication Number Publication Date
JPS61121081A true JPS61121081A (ja) 1986-06-09

Family

ID=17086732

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59242268A Pending JPS61121081A (ja) 1984-11-19 1984-11-19 液晶表示パネル

Country Status (2)

Country Link
US (1) US4881066A (ja)
JP (1) JPS61121081A (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63175832A (ja) * 1987-01-16 1988-07-20 Hosiden Electronics Co Ltd アクテイブマトリクス液晶表示装置
JPS63198021A (ja) * 1987-02-13 1988-08-16 Seiko Epson Corp 液晶表示素子
JPH0510325U (ja) * 1991-07-19 1993-02-09 アンリツ株式会社 コンベアテンシヨン装置
JPH08240818A (ja) * 1996-01-29 1996-09-17 Seiko Epson Corp 液晶表示素子

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3750855T2 (de) * 1986-02-21 1995-05-24 Canon Kk Anzeigegerät.
JP2653099B2 (ja) * 1988-05-17 1997-09-10 セイコーエプソン株式会社 アクティブマトリクスパネル,投写型表示装置及びビューファインダー
US5309264A (en) * 1992-04-30 1994-05-03 International Business Machines Corporation Liquid crystal displays having multi-domain cells
GB9217336D0 (en) * 1992-08-14 1992-09-30 Philips Electronics Uk Ltd Active matrix display devices and methods for driving such
JPH08286642A (ja) * 1995-04-11 1996-11-01 Sony Corp 表示装置
US5757351A (en) * 1995-10-10 1998-05-26 Off World Limited, Corp. Electrode storage display addressing system and method

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5958480A (ja) * 1982-09-28 1984-04-04 セイコーエプソン株式会社 アクテイブ・マトリツクス表示体用ic基板

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3564135A (en) * 1967-10-12 1971-02-16 Rca Corp Integrated display panel utilizing field-effect transistors
US3862360A (en) * 1973-04-18 1975-01-21 Hughes Aircraft Co Liquid crystal display system with integrated signal storage circuitry
US4112333A (en) * 1977-03-23 1978-09-05 Westinghouse Electric Corp. Display panel with integral memory capability for each display element and addressing system
GB2016780B (en) * 1978-02-08 1982-04-28 Sharp Kk Type liquid crystal display
JPS5691277A (en) * 1979-12-25 1981-07-24 Citizen Watch Co Ltd Liquiddcrystal display panel
DE3268313D1 (en) * 1981-10-29 1986-02-13 Toshiba Kk Drive circuit for display panel having display elements disposed in matrix form

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5958480A (ja) * 1982-09-28 1984-04-04 セイコーエプソン株式会社 アクテイブ・マトリツクス表示体用ic基板

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63175832A (ja) * 1987-01-16 1988-07-20 Hosiden Electronics Co Ltd アクテイブマトリクス液晶表示装置
JPS63198021A (ja) * 1987-02-13 1988-08-16 Seiko Epson Corp 液晶表示素子
JPH0510325U (ja) * 1991-07-19 1993-02-09 アンリツ株式会社 コンベアテンシヨン装置
JPH08240818A (ja) * 1996-01-29 1996-09-17 Seiko Epson Corp 液晶表示素子

Also Published As

Publication number Publication date
US4881066A (en) 1989-11-14

Similar Documents

Publication Publication Date Title
JP2653014B2 (ja) アクティブマトリックス液晶ディスプレイ装置
JPS61121081A (ja) 液晶表示パネル
JPH05210089A (ja) アクティブマトリクス表示装置及びその駆動方法
JP2002006331A (ja) 液晶表示装置
JP3129913B2 (ja) アクティブマトリクス方式の表示装置
KR100330068B1 (ko) Lcd 패널 및 이를 구비한 lcd 장치
JP4612153B2 (ja) 平面表示装置
US6396555B1 (en) LCD panel in which the scanning line and the line connected to the drain of the TFT are parallel
JP2001504953A (ja) 表示装置
KR100571032B1 (ko) 액정표시장치
JPH04318512A (ja) 薄膜トランジスタ型液晶表示装置
JP2503266B2 (ja) 薄膜トランジスタマトリクス
JPH0364735A (ja) アクティブマトリクス表示装置
JP3064702B2 (ja) アクティブマトリクス型液晶表示装置
KR100760929B1 (ko) 액정표시장치의 공통 전압 조절회로
JPH08114817A (ja) 液晶表示装置
KR101291926B1 (ko) 액정표시장치
KR100228283B1 (ko) 액정 표시 장치 및 구동 방법
JPH10186325A (ja) 液晶パネル
JPS63313132A (ja) 反射型液晶表示デバイス
JPH08179371A (ja) 薄膜トランジスタ液晶表示装置およびその駆動法
KR100785160B1 (ko) 플리커 방지용 액정표시장치
JPH04217295A (ja) 平面表示装置
JP3268287B2 (ja) アクティブマトリクス型表示装置およびそれを用いた投射型表示装置
JPH05173182A (ja) アクティブマトリクス基板