JPS61105959U - - Google Patents
Info
- Publication number
- JPS61105959U JPS61105959U JP19152684U JP19152684U JPS61105959U JP S61105959 U JPS61105959 U JP S61105959U JP 19152684 U JP19152684 U JP 19152684U JP 19152684 U JP19152684 U JP 19152684U JP S61105959 U JPS61105959 U JP S61105959U
- Authority
- JP
- Japan
- Prior art keywords
- output
- dropout
- digital signal
- circuit
- pulse
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000003111 delayed effect Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 5
Landscapes
- Television Signal Processing For Recording (AREA)
Description
第1図はこの考案に係るドロツプアウト補償回
路の一例を使用したTBCの一例を示す系統図、
第2図はドロツプアウト補償パルスの形成回路の
一例を示す系統図、第3図〜第5図はこの考案の
動作説明に供する波形図、第6図〜第8図は夫々
従来のドロツプアウト補償回路の動作説明に供す
る波形図である。 10はTBC、20はドロツプアウト補償回路
、30はドロツプアウト補償パルスの形成回路、
41〜48はフリツプフロツプ、33は論理ゲー
ト回路、DOはドロツプアウトパルス、DOCは
ドロツプアウト補償パルス、21は遅延回路であ
る。
路の一例を使用したTBCの一例を示す系統図、
第2図はドロツプアウト補償パルスの形成回路の
一例を示す系統図、第3図〜第5図はこの考案の
動作説明に供する波形図、第6図〜第8図は夫々
従来のドロツプアウト補償回路の動作説明に供す
る波形図である。 10はTBC、20はドロツプアウト補償回路
、30はドロツプアウト補償パルスの形成回路、
41〜48はフリツプフロツプ、33は論理ゲー
ト回路、DOはドロツプアウトパルス、DOCは
ドロツプアウト補償パルス、21は遅延回路であ
る。
Claims (1)
- 時間軸が一定な内部基準クロツクに基づいて入
力デジタル信号をメモリから読み出すことによつ
てジツタのない出力デジタル信号が出力され、こ
の出力デジタル信号がドロツプアウト補償回路に
供給されて、ドロツプアウト補償後の出力デジタ
ル信号と遅延回路を介して上記出力デジタル信号
が所定時間遅延されたものが、ドロツプアウト補
償パルスによつて選択されると共に、このドロツ
プアウト補償パルスの形成回路はドロツプアウト
パルスが供給される縦続接続された複数のフリツ
プフロツプとその出力がそれぞれ供給される論理
ゲート回路とを有し、複数のフリツプフロツプに
は上記内部基準クロツクを逓降したクロツクが共
通に供給されて、上記論理ゲート回路より上記ド
ロツプアウト区間に対し、その両側に夫々互いに
等しい一定の間隔だけ拡張されたパルス幅をもつ
ドロツプアウト補償パルスが出力されるようにな
されたドロツプアウト補償回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1984191526U JPH0739093Y2 (ja) | 1984-12-18 | 1984-12-18 | ドロツプアウト補償回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1984191526U JPH0739093Y2 (ja) | 1984-12-18 | 1984-12-18 | ドロツプアウト補償回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS61105959U true JPS61105959U (ja) | 1986-07-05 |
JPH0739093Y2 JPH0739093Y2 (ja) | 1995-09-06 |
Family
ID=30748964
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1984191526U Expired - Lifetime JPH0739093Y2 (ja) | 1984-12-18 | 1984-12-18 | ドロツプアウト補償回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0739093Y2 (ja) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS54139506A (en) * | 1978-04-20 | 1979-10-30 | Universal Pioneer Corp | Device for detecting droppout |
JPS58196613A (ja) * | 1982-05-10 | 1983-11-16 | Nec Corp | 磁気テ−プ記録再生装置 |
-
1984
- 1984-12-18 JP JP1984191526U patent/JPH0739093Y2/ja not_active Expired - Lifetime
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS54139506A (en) * | 1978-04-20 | 1979-10-30 | Universal Pioneer Corp | Device for detecting droppout |
JPS58196613A (ja) * | 1982-05-10 | 1983-11-16 | Nec Corp | 磁気テ−プ記録再生装置 |
Also Published As
Publication number | Publication date |
---|---|
JPH0739093Y2 (ja) | 1995-09-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS61105959U (ja) | ||
JP2556918Y2 (ja) | Ic試験装置の波形制御回路 | |
JPS58538U (ja) | デ−タ速度変換回路 | |
JPH0326191U (ja) | ||
JPS63178920U (ja) | ||
JPH0357630U (ja) | ||
JPS6057225U (ja) | デジタル信号入力回路 | |
JPS60119138U (ja) | パルス発生回路 | |
JPS6210529U (ja) | ||
JPS5986741U (ja) | 入力信号検出回路 | |
JPS62105527U (ja) | ||
JPH0224633U (ja) | ||
JPS59129249U (ja) | 位相連続fs変調回路 | |
JPH02148474U (ja) | ||
JPS6363781U (ja) | ||
JPS5850755U (ja) | 信号断検出回路 | |
JPS60125011A (ja) | マスタ−スレ−ブ型フリップフロップ回路 | |
JPH039534U (ja) | ||
JPS5897736U (ja) | テ−プ種別識別回路 | |
JPH0394700U (ja) | ||
JPS6079834U (ja) | クロツクパルス検出回路 | |
JPS5864137U (ja) | 周波数電圧変換回路 | |
JPH0257629U (ja) | ||
JPS59121731U (ja) | トラツキング用パイロツト信号発生回路 | |
JPS5848140U (ja) | トリガ同期制御回路 |