JPS6093679A - 映像信号のデジタル記録装置 - Google Patents

映像信号のデジタル記録装置

Info

Publication number
JPS6093679A
JPS6093679A JP58201516A JP20151683A JPS6093679A JP S6093679 A JPS6093679 A JP S6093679A JP 58201516 A JP58201516 A JP 58201516A JP 20151683 A JP20151683 A JP 20151683A JP S6093679 A JPS6093679 A JP S6093679A
Authority
JP
Japan
Prior art keywords
parity
recording
track
signal
video signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP58201516A
Other languages
English (en)
Inventor
Akio Aoki
昭夫 青木
Nobuitsu Yamashita
伸逸 山下
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP58201516A priority Critical patent/JPS6093679A/ja
Publication of JPS6093679A publication Critical patent/JPS6093679A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/18Error detection or correction; Testing, e.g. of drop-outs
    • G11B20/1806Pulse code modulation systems for audio signals
    • G11B20/1809Pulse code modulation systems for audio signals by interleaving

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Signal Processing For Recording (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 く技術分野〉 本発明は映像信号をデジタル化して記録媒体上に記録す
る映像信号のデジタル記録装置に関しN特に複数トラッ
クに同時に記録を行うデジタル記録装置に関する。
〈従来技術の説明〉 例えば、テレビカメラで撮影L″″C得られたカラー映
像信号をディジタル化して記録し、これを再生する装置
が考えられて−る〇 この場合、ディジタル化されたカラー映像信号をそのま
ま記録したのでは記録信号のピットレートが高くなって
しま−、最短記録波長が短くなるという不都合が生じる
そこで、ディジタル化した映像信号を記録するにあたっ
て、ディジタル信号を複数のトラックに分配し、これを
同数の複数の磁気ヘッドによシマルチトシックとして記
録り、U緑信号のビットレートを下けることが考えられ
る。
この場合の記録再生回路の構成としては一般に第1図(
a) 、 (b)に示す構成が考えられる。同図は4ト
ラツク構成の場合につ≠て示ず。
第1図(a)は記録系のプ四ツク図である。
同図において、入力端子1を介してアナログ・カラー映
像信号が入力処理回路2に供給され、処理回路2は水平
、垂直同期パルスHIJ、VD及びバースト信号BSを
分離除去する。この分離されたHl)、BSはクロック
ジェネレータ3に供給され、ジェネレータ3はバースト
信号BSに同期し1かつその周波Wi(色副搬送波周波
数fscに等しい)の例えば4倍のマスタクロックパル
ヌMCLを形成する。
一方、人力処理回路2において処理を受けたアナログカ
ラー映像信号はアナログ・ディジタルコンバータ4に供
給され、土泥クロックパルスMCLのサンプルタイミン
グで湾ジタル信号に変換され1例えばトサンプルにつき
8ビツトの並列ディジクル信号に変換される。この変換
されたディジタル鋏像信号は多くの場合、誤り iJ正
のために付加すべきパリティピットが映像信号の水平及
び垂直ブランキング期間に収容しき牡ないため、時間軸
圧縮メモリ5にて時間軸変換された後、データセパレー
タ6により、l/4にレートダウンした4トラツクの並
列ディジタル信号に変換される。
各トラックの並列ディジタル信号は、それぞれ再生側で
の制御に必要とされる同期符号、識別符号(ID)、パ
リティピットを各々の付加回路7,8によって付加され
た後、パラレル−シリアル変換9及び記録再生系の特性
に適合した変調10を受けて各トラックの記録信号12
A −12Dとなシ、記録アンプを経て、対応する記録
ヘッドにより記録媒体に記録される。
他方、マスククロックMCL 、同期信号HD、VDは
各トラックの記録コントローラ11に供給され、ライン
、フィールドに関する識別信号、各種タイミング信号等
が発生される。これらの制御信号によシ上記の処理が行
なわれる。
第1図(b)は再生系のブロック図である。同図に於い
て、21八〜21Dは入力端子であシ、各トラックの再
生ヘッドによシ再生された再生信号が再生アンプを経て
人力され、再生プロセッサ22に供給される。
再生処理回路22はクロック再生回路、スキニー補正回
路、タイムベースコレクタから成力、これによ)再生信
号のトラック間スキュー及び時間軸変動が補正される。
この補正された各トラックの再生信号はそれぞれ同期検
出回路23及び復調回路24に供給される。同期検出回
路23では同期符号及びID符号が検出され、これらの
検出信号は再生コントローラ27に供給されて各種制御
信号を発生する。
一方復+i器24に供給された再生信号は再生コントロ
ーラの発生する各種制御信号に基づいて、復調器24.
シリアル−パラレル変換器25によ多並列の8ビット信
号となシ、エラー訂正回路26によ)ドロップアウト等
に起因して発生したエラーの訂正処理を受けた後、マル
チプレクサ2日に供給される。
マルチプレクサ28では、エラー訂正後の各トラックの
パラレル信号を第1図(旬の記録回路のデータセパレー
タ6と逆の処理即ち多重化が行なわれ、更に時間軸伸長
メモリ29を経て元の8ビツトの並列ディジタル信号が
復元される。この復元された並列ディジタル信号は同期
付加回路30に供給され、入力プロセッサ2に於いて除
去された同期信号、バースト信号を付加された後、DA
コンバータ31によ)アナログ信号に変換されて、元の
カラー映像信号32が復元される。
以上の如き従来技術にお―ては、誤シ検出用にパリティ
ピットを付加する為、記録側では時間軸圧縮が必要とな
ル、再生側では時間軸伸長が必要となる為、回路が複雑
化すると共に高速の時間軸変換メモリを必要とする為コ
スト的にも高価となる。
〈発明の目的〉 本発明は上述の如き従来技術の欠点に鑑み、時間軸変換
を必要としない映像信号のディジタル記録装置の提供を
目的としている。
第2図は本実施例に於ける記録系のブロック図である。
カラー映像信号のディジタル化までは第1図(旬と同様
であるため本図では省略している。
同図に於いて、入力端子4Aには、例えばlサンプルに
つき8ビツトの並列ディジタル信号が供紛され、データ
セパレーク6により1/4にレートダウンされた4トラ
ンクの並列映像信号6八〜6L)となる。
第3図は入力端子4Aに於ける入力訣像信号とデータセ
パレータ6の出力映像信号6A辷6Dのサンプル位相関
係をLHについて示したものである。サンプリング周波
数4fscの場合サンプル数は910となるが本実施例
では、例えばこの内76日サンプルを情報点に割シ当て
、残シの142サンプルの期間には同期符号、及びブロ
ック内パリティビットを割シ当てる。768サンプルの
情報点は便宜上4サンプル毎にSBo〜513191(
7)192のサブブロックに分けられている。トラック
T 1の映像信号としては例えば各サブブロックSHの
サンプル″0”のみがラッチされて同図6AK/Iくす
構成となる。トラックi’2 、 ’l’3 、 Ta
にっ−ても同様に各サブブロックSHのサンプル″l″
−2”、ζ”がラッチされて6B〜6Dに示す構成と力
る。この結果各トラックの映像信号は1サンプル周期(
=τ)ずつ位相がずれ、l/4にレートダウンされた信
号となる。
再び第2図に戻って説明する。各トラックの遅延回路I
42では上記のトラック間位相差をなくすための、標本
化周期単位の遅延を行う。即ち1本例について言えば、
6A、6B、6Cに対して、それぞれ3τ、2τ、τの
遅延を行い、6Dと同位相とする。更に遅延回路用43
にてH単位の遅延(詳細は後述する)を施した後、同期
符号、識別符号IDが付加される。
次にパリティピットの構成につ―て示す。本実施例に用
いた誤シ訂正符号は鎮状符号を構成している。その原理
は文献(亀子通信学会論文誌′8Vxx VOAJ64
−CNo、 11PP、 762〜76Bの「ディジタ
ルVTRの試作」)等によシ公知であるので省略する。
第4図は本実施例における1フイールドの構成の1例を
1トラツクにつ−て示したものである。
1’ V信号の1フイールドは一般に映像信号期間25
2Hと垂直ブランキング期間10.58から成る。
第4図の各ブロックBXXXは第3図に於けるIHの全
ビットに対応し、Booo、Boo、l、−Boo5.
BOIO。
BOIL、 −−、BO15,BO20,〜B410.
B411.、−.8415で252 Hを構成する。P
@〜P41は内符号パリティブロックであシ、6ブロツ
ク単位に各ブロックの映像信号の同一ビット毎にmod
 2加算して得られた内符号パリティに同期、Il)等
を付加したものである。更に96〜0.は外符号パリテ
ィブロックであシ、例えば蟻につ−ては、B6oo 、
Bolo 、BO20m −−−一・B410というふ
うに5ブロツクおきに抽出した42ブロック単位に各ブ
ロックの映像データの同一ビット毎にmod 2加算し
て得られた外符号パリティに同期符号、職別(ID)符
号等を付加したものである。
第4図かられかる様に内符号パリティブロックと外符号
パリティブロックの合計は48Hとなシ、これは上記垂
直ブランキング期間の10.5 Hには収容できない。
このことは鎮状符号を構成した場合には、本実施例以外
のいかなる構成についても言えることである。従9てこ
れらのパリティを挿入するには一般に時間軸圧縮が必要
となる。そこで本実施に於いては各トラックの外符号パ
リティブロックQ0〜Q、については各トラックの垂直
ブランキング期間に挿入、内符号パリティブロックにつ
いては各トラックのそれらをまとめてトラックT5に記
録することで上記の問題点を解決した0再び第2図に戻
って説明する。同期符号等を付加された映像信号7Aは
パリティ生成回路I44゜パリティ付加回路145Aに
供給され、各ブロックの誤シを検出するためのブロック
内パリティビットを水平ブランキング期間に、また外符
号パリティブロックを垂直ブランキング期間に付加され
、更にバラシリ変換器9Aにてシリアル信号となった後
、変v4器lOAにて記録再生系の特性に適合した斐調
が行なわれて記録信号12 A−12Dとなる。一方、
映像信号7Aはパリティ生成回路M46にも供給され、
内符号パリティブロック46A〜461Jが生成され、
マルチブレフサ47で多重化された後、パリティ生成回
路J14日、パリティ付加回路fJ 45eによジブロ
ック内パリティを水平ブランキング期間に付加される。
更にパラシリ変換器9B、変調器10Bによシ並列−直
列変換、及び変調が行われて記録信号12Eとなシ、ト
ラック1゛5上に記録される。入力端子41には、マス
タクロックパルスMCL 、同期信号HD、VDが供給
され記録コントローラ49によって上記の処理に必要な
各種制御信号が作成され、各回路に供給される。
次に遅延回路1143の遅延量について説明する。
第5図は第2図に於ける各トラックの遅延回路1出力4
3A〜431) sパリティ生成回路11田力46A〜
461)及びマルチプレクサ出力47Aの関係を示す。
即ち、各トラックTl−74の遅延量をそれぞれoH,
IH,zH,sHとする。この様に遅延量を与えると6
ブロツク単位に発生する各トラックの内符号パリティブ
ロック46A〜46DはH単位に順序良く並びマルチプ
レクサ47の多重化処理が容易に行なえる。なおマルチ
プレクサ47の出力47Aの空白部にL再生時のクロッ
ク抽出を容易にするため01パターンを挿入するが、再
生時の制御を容易にする他の情報であっても良−0次に
記録コントローラ49であるが、既に述べた様に各トラ
ックの遅延回路…43の出力43A〜43DはH単位に
完全に揃っているため、以後の処理に必要な制御信号は
殆んど全トラック共通化できる。このことにつ−て次に
述べる。
第6図紘第2図に於ける各トラックの主要部の構成と記
録コントローラ49の発生する制御信号との対応を示し
たものである。
第6図において、42aは遅延回路142を実現する為
のシフトレジスタで、シフトハルス42bによって駆動
される。
43a、43b、43cは遅延回路…43を実現するラ
ンダムアクセスメモリ、アドレスカウンタ、及びラッチ
回路で、これらはライトイネーブル信号(WE)43d
1アドレス信号(下位桁)43eで制御される。
7aは同期符号SYN、fi別符号ID7cを付加する
セレクタで切替タイミング信号7bによシ制御される。
44a、44b、45aはパリティ生成回路144及び
パリティ付加回路I45Aを実現するためのシフトレジ
スタ、mod 2加算器、及びセレクタである。
46a、46b、46c、46d、46eはパリティ生
成回路[46を実現する為のゲート回路、ラッチ回路、
mod 2加算器、バッファ、及びメモリでこれらに出
力コントロール4d号46f1及びチップセレクト信号
46gによって制御される。47aはマルチプレクサ4
7の切換タイミング信号、48a、48bはパリティ生
成回路、パリティ付加回路、パラシリ変換器、及び変調
器を構成している。
以上のように、シフトパルス42b1ライトイネーブル
信号43d1アドレス信号43e1切替タイミング信号
7b等のほとんどの制御信号は各トラック用の回路T 
I C−T 4 Cに共通して用いるられる。
また各トラック用回路に独立に必要なチップセレクト信
号(C8)a6g等の信号も、シフトレジスタにて単純
にH単位に遅延するだけで容易に得ることが用来る。
このように記録糸の回路槻模を著L〈低減することが可
能である。
尚、第6図において外符号パリティ生成部は省略してい
るがシフトレジスタの客員が異なるだけで構成は同様で
ある。
第7図は再生系のブロック図である。再生処理回路以前
及び同期付加以降は第1図(b)と同一であるから省略
する。22A〜22Dには各トラックの再生信号が供給
されそれぞれ復ル4器24、シリパラ変換器25によ如
パラレルデータとして復調される。一方22Eには再生
の内符号パリティブロックが供給され、信号トラックと
同様にしてパラレルの内符号パリティ25Bが@調され
、更にエラー検出器53によジブロック毎にエラーが検
出される。
エラー訂正回路26では復調パラレルデータに対し、ブ
ロック内パリティチェック外符号パリティチェック及び
内符号パリティチェックが行なわれ、その結果からエラ
ーパターンを発生し、これを復調パラレルデータmod
 2加算することで工2−が訂正される。ブロック内パ
リティチェックと外符号パリティチェックは各トラック
内のみで行なわれるが内符号パリティチェックはパリテ
ィトラックT5からの復調内符号パリティ25Eを併用
して行なわれる。
第8図は内符号パリティチェックの様子を示す。
25Aはトラック1°lの復調データストリーム26A
〜26Dは各トラックに於ける6ブロツク毎の各ブロッ
クの同一ビット間mod 2加算結果であシ、25Eは
内符号パリティがトラックTI−T4の順に復調される
様子を示している。各トラックの6ブロツク毎のmod
 2加算結果と内符号パリティとは同一のタイミングで
発生するため順次ビット毎にmod 2加算することで
各トラックのパリティチェック結果26E−268が得
られる。
古び第7図に戻って説明する。各トラックの訂正後の復
調データはそれぞれ遅延回路1’51によシH単位のか
延、遅延回路l′52によシサンプル単位の遅延を施さ
れ第3図6A〜6Dと同じ位相関係の復闘データ52A
〜52Dとなシマルチプレクサ28によシ多重化されて
第3図41Aと同じ映像データ54が復調される。映像
データ54は第1図(b)と同様にして同期付加、デジ
タル−アナログ変換され原映像信号が復元される。
第9図は上記の遅延を示す。即ち遅延回路1’51の遅
延量はトラックT1〜T4の各トラックにつきそれぞれ
3H,2H,LH,OHである。
また、遅延回路■′53の遅延量は各トラックにつきそ
れぞれ0τ、lτ、2τ、3τである。
一方、第7図の同期検出回路23にて検出された同期符
号、ID符号は再生コントローラ55に供給され、上記
の処理に必要な各種タイミング信号を発生する。
第7図に於ける各トラックの主要部の構成と再生コント
ローラ55の発生する制御信号との対応は省略するが、
第6図と逆の操作を行えば良い。
同図及び既に述べた同図についての説明から、再生系に
於いても、アドレス信号(下位ビット)を始めとする。
殆んどの制御信号は全トラックに共通し、また各トラッ
クに独立に必要なC8等の信号もトラックTIに対する
制御信号をシリアルシフトレジスタにて単純にH単位遅
延するだけで容易に得ることが出来る。従って再生コン
トローラの回路規模を著L〈低減することが出来る。
尚、以上の説明に於−ては、トラック構成は信号4トラ
ツク、パリティ1トラツクとしたが、本発明はこれに限
定されなり。また、鎮状符号の構成を変更しても本発明
の主旨を変更しなければ支障はない。
更に、パリティチェック等の処理はビットパラレルで行
なったが高速の論理素子を使用してシリアルで行なって
も良い。また、符号化方式についても複合映像信号をそ
の甘ま符号化したがこれに限定される必要はなく、複合
映像信号を社、G、Bの各コンポーネント信号、又はY
(輝度信号)と、It −Y信号、B−Y信号の各コン
ポーネント信号に分けて符号化する方式でも勿論構わな
い。
く効果の説明〉 以上説明したように、本発明によれば映像信号をマルチ
トラックで記録再生する場合、各トラック毎に構成され
た鎖状符号の外符号パリティは各トラックの垂直ブラン
キング期間に記録し、各トラックの内符号パリティはま
と−めて他のパリティ専用トラックに記録することによ
シ、時開軸変換等の複雑な処理が不要となシ、装置規模
を著しく低減出来る。
また、本実施例の如く記録処理に先立って標本化周期単
位の遅延によシ各トラックのデータをH単位に揃え、更
にH単位の遅延によシ各トラック間のデータの位相差を
LHとして記録することによシ記録におけるタイミング
回路の規模を著しく低減することが出来る。又、再生系
にお−ても同様である。
【図面の簡単な説明】
第1図(a) 、 (b)は従来映像信号のマルチトラ
ック記録及び再生装置の一般的な構成図、第2図は本発
明の一実施例に於ける記録装置のブロック図、第3図は
原ディジタル映像信号と分配された各トラックの位相関
係を示す説明図、第4図は本発明の一実施例に於ける鎖
状符号の構成図、第5図は第2図に於けるデータと各パ
リティの生成タイミングの説明図、第6図は第2図の主
要部のブロック図、第7図は本発明の一実施例に於ける
再生装置のブロック図、第8図は第7図に於けるバリテ
ィチェックのタイミングの説明図1第9図はI[!il
像fj号復調後に於ける遅延処理の説明図である。 4 A−−−一入力端子、6A〜6D−−−データセパ
レータ出力、12 A−12E−−−一記録出力端子、
26〜−一一一エラー訂正回路、32−−−一出力端子
、42−−−一遅延回路1 s 4s−−−−一遅延回
路■、44−−−−パリティ生成回路■、45A−−−
−パリティ付加回路■、45B−−−−パリティ付加回
路M145−−−ハリティ生成回路…、47−−−−マ
ルチプレクサ、4B−−−−パリティ生成回路類、49
−−−−記録コントローラ、51−−−一遅延回路B′
、52−−−一遅延回路1′、5 、j −−−−−N
)生コントローラ。 出願人 キャノン株式会社 第2図 第3凹 第4図 莞、5図 (lρ 4M4ルpi Ppzy Pa1IPart第1I Par t8図 第7図

Claims (1)

    【特許請求の範囲】
  1. (1)デジタル映像信号の誤シ訂正符号を形成する訂正
    符号形成手段と、前記デジタル映像信号と誤シ訂正符号
    を記録媒体上に記録する記録手段よ構成る映像信号のデ
    ジタル記録装置において、前記訂正符号形成手段は内符
    号パリティ及び外符号パリティよ構成る鎖状符号を形成
    し、前記記録手段は前記内符号パリティをデジタル映像
    信号用の記録トラックとは異なる別トラックに記録し1
    前記釘打号パリティを前記デジタル映像信号用トラック
    の垂直プラキング期間内に記録することを特徴とする映
    像信号のデジタル記録装置。
JP58201516A 1983-10-27 1983-10-27 映像信号のデジタル記録装置 Pending JPS6093679A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58201516A JPS6093679A (ja) 1983-10-27 1983-10-27 映像信号のデジタル記録装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58201516A JPS6093679A (ja) 1983-10-27 1983-10-27 映像信号のデジタル記録装置

Publications (1)

Publication Number Publication Date
JPS6093679A true JPS6093679A (ja) 1985-05-25

Family

ID=16442337

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58201516A Pending JPS6093679A (ja) 1983-10-27 1983-10-27 映像信号のデジタル記録装置

Country Status (1)

Country Link
JP (1) JPS6093679A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0367264A2 (en) * 1988-11-02 1990-05-09 Sanyo Electric Co., Ltd. A digital video tape recorder capable of high speed image reproduction

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0367264A2 (en) * 1988-11-02 1990-05-09 Sanyo Electric Co., Ltd. A digital video tape recorder capable of high speed image reproduction

Similar Documents

Publication Publication Date Title
US4429334A (en) Method for recording and reproducing a digital color video signal
USRE36096E (en) Arrangement for recording clock run-in codewords at the beginning of a track on a magnetic record carrier
JPH0125275B2 (ja)
US5038219A (en) Video signal recording apparatus
JPS6231872B2 (ja)
US4227221A (en) PCM Recording apparatus
JP2569006B2 (ja) 映像信号の記録装置
JPS6093679A (ja) 映像信号のデジタル記録装置
JPS6136311B2 (ja)
JPH04275794A (ja) Muse信号デジタル記録・再生装置
JPH01177289A (ja) 映像信号記録方法
JP2715468B2 (ja) ディジタル信号の再生装置
JPH0316143Y2 (ja)
US5210618A (en) Method, apparatus and record carrier for video signal recording and reading wherein signal blocks occurring during switching are repositioned and preserved
JP2985586B2 (ja) 記録再生装置
JPH01162273A (ja) 信号記録装置
JPS60209973A (ja) 回転ヘッド形磁気記録再生装置およびその記録再生方式
JPH0520794A (ja) デイジタル信号記録再生装置
JPH0785578B2 (ja) デイジタルビデオ信号記録再生方法
JPS62281578A (ja) 時間軸誤差補正方式
JPH07176149A (ja) データ記録方法
JPS5990482A (ja) 情報記録媒体再生装置
JPH04356884A (ja) デジタル映像信号処理装置
JPH02179095A (ja) カラー映像信号処理装置
JPH05122726A (ja) 高精細カラー映像信号の記録再生方式