JPS6079280A - 電子回路 - Google Patents
電子回路Info
- Publication number
- JPS6079280A JPS6079280A JP58187831A JP18783183A JPS6079280A JP S6079280 A JPS6079280 A JP S6079280A JP 58187831 A JP58187831 A JP 58187831A JP 18783183 A JP18783183 A JP 18783183A JP S6079280 A JPS6079280 A JP S6079280A
- Authority
- JP
- Japan
- Prior art keywords
- circuit board
- signal
- printed circuit
- rom
- program
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/50—Testing of electric apparatus, lines, cables or components for short-circuits, continuity, leakage current or incorrect line connections
- G01R31/66—Testing of connections, e.g. of plugs or non-disconnectable joints
- G01R31/68—Testing of releasable connections, e.g. of terminals mounted on a printed circuit board
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Tests Of Electronic Circuits (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔発明の技術分野〕
この発明61、プリントノ、u板に設けた電子回路で、
そのプリント基板に装着した読出し4j川メモリからの
制御プログラムに制御されて動作する電子回路に関する
ものである。
そのプリント基板に装着した読出し4j川メモリからの
制御プログラムに制御されて動作する電子回路に関する
ものである。
第1図は従来のこの種の電子回路の一例を示す説明図で
あり、(11は電子回路が設けられているプリント基板
、+21uIcソケツト、(3)id l Cソケット
(2)に挿入した胱出し専用メモリ(以下ROMという
)で、プリント基板(1)に設けられている電子回路の
動作全制御するftfll 6iiプログフツ・を保有
している。(4)はプリント基板:板(11に設けら)
している電子回路をテストするプログラムを保持してい
る1りOMである。
あり、(11は電子回路が設けられているプリント基板
、+21uIcソケツト、(3)id l Cソケット
(2)に挿入した胱出し専用メモリ(以下ROMという
)で、プリント基板(1)に設けられている電子回路の
動作全制御するftfll 6iiプログフツ・を保有
している。(4)はプリント基板:板(11に設けら)
している電子回路をテストするプログラムを保持してい
る1りOMである。
従来のこの>itの電子回路は、プリント基板+11に
固着したICソケット(2)に挿入したROM(3)か
らの11i11 jlllプログラムに制御さil、て
動作し、この軍〜r−回路の機能をテスト1゛る場合は
、ICソケット(2)からROM (:(lを取りにJ
、ずし、テス(・プログラムを保J];しているROM
(4)をICソケット(2)に挿入し、この110M
(4)からのプログラムによって二ノ’、 +%罵し
−cl/1だ。
固着したICソケット(2)に挿入したROM(3)か
らの11i11 jlllプログラムに制御さil、て
動作し、この軍〜r−回路の機能をテスト1゛る場合は
、ICソケット(2)からROM (:(lを取りにJ
、ずし、テス(・プログラムを保J];しているROM
(4)をICソケット(2)に挿入し、この110M
(4)からのプログラムによって二ノ’、 +%罵し
−cl/1だ。
従来のこの柿の′[1℃子回路は、上記の」、うにRO
Mを装着するためにICソク−ノト(2)が用い(ンれ
ているので、ICソケット(2)の劣化やICソケット
(2)とROMの足との接触抵抗に起因する不共合が−
う);生することがあり、信頼性を欠く要因を有してい
た。
Mを装着するためにICソク−ノト(2)が用い(ンれ
ているので、ICソケット(2)の劣化やICソケット
(2)とROMの足との接触抵抗に起因する不共合が−
う);生することがあり、信頼性を欠く要因を有してい
た。
また、ROMを交換する際、ROMの足全折9曲げ、R
OMを損傷することがあった、 〔発明の概吸〕 この発明は、上記のような従来のものの欠点を除去する
ためになされたもので、制御プログラムを保持している
ROM fニブリント基板の配線に直接はんだ付けで固
着し、テストを行う場合は、外6++からの信号によっ
て上記ROMからの信号の出力をIS!:I 、+)−
L、他のプリント基板に装着し/こIjOMからのプロ
グラムによってテストできるように41′9成しだ′L
E子回路を提供することを1]的と(7ている。
OMを損傷することがあった、 〔発明の概吸〕 この発明は、上記のような従来のものの欠点を除去する
ためになされたもので、制御プログラムを保持している
ROM fニブリント基板の配線に直接はんだ付けで固
着し、テストを行う場合は、外6++からの信号によっ
て上記ROMからの信号の出力をIS!:I 、+)−
L、他のプリント基板に装着し/こIjOMからのプロ
グラムによってテストできるように41′9成しだ′L
E子回路を提供することを1]的と(7ている。
〔4れ明の実施例〕
以下、この発明の一ダこ施例を図に一ジいて説、明する
。
。
gi’+ 2図はこの発明の−′:JでI/il’i例
を示す訝、明しノ1であり、図にも・いて(11、(3
) 、 44)はそり、ぞ−JLLi2O同一符号が示
すプリント基板及びROMと同一または相当するものを
示し、(5)はROM (41を装猪したプリント基板
、Itil Itiプルアップ抵抗、(7)はROM
(31からの信号の出力を阻止する外部からのイ、弓=
’y 、(8) t+:j:ROM (3)及びRUM
(41の出力データ信−吟を示す。
を示す訝、明しノ1であり、図にも・いて(11、(3
) 、 44)はそり、ぞ−JLLi2O同一符号が示
すプリント基板及びROMと同一または相当するものを
示し、(5)はROM (41を装猪したプリント基板
、Itil Itiプルアップ抵抗、(7)はROM
(31からの信号の出力を阻止する外部からのイ、弓=
’y 、(8) t+:j:ROM (3)及びRUM
(41の出力データ信−吟を示す。
テストを行う場合に口1、プリント基板(5)から信号
(7)がRUM (:31に供給される。信号(71r
i、 −L、ow ”レベルとなるから、制御プログラ
ムを保持して〆るltOM +31からのイバーけの出
力を阻止する。
(7)がRUM (:31に供給される。信号(71r
i、 −L、ow ”レベルとなるから、制御プログラ
ムを保持して〆るltOM +31からのイバーけの出
力を阻止する。
一方、プリント基板(5)に装Mされているテストプロ
グラムライ原符しているROM (41の出力テータ信
号(8)が、プリント基板(1)に設けた箱゛1電子路
に供給され、このTlfi子回路f:ROM +41か
らのプI−1グラムによってテストすることができる。
グラムライ原符しているROM (41の出力テータ信
号(8)が、プリント基板(1)に設けた箱゛1電子路
に供給され、このTlfi子回路f:ROM +41か
らのプI−1グラムによってテストすることができる。
なお、上記実施例では、ROM (31に外部から−L
ow″レベルの信号を供給し、で、ROM (31から
の信号の出力を阻止するものを示したが、スイッチ舌で
切換える手段によってROM +11からのイ菖号の出
力をfill−+ト、する構成にしてもよい。
ow″レベルの信号を供給し、で、ROM (31から
の信号の出力を阻止するものを示したが、スイッチ舌で
切換える手段によってROM +11からのイ菖号の出
力をfill−+ト、する構成にしてもよい。
以上のように、この発明によれば、■Cノヶノトに起因
する不具合が発生しなくなり、信頼性を損う一つの要因
が取り除かれ、信頼性の高いτ(を子回路が得られると
いう効果がある。
する不具合が発生しなくなり、信頼性を損う一つの要因
が取り除かれ、信頼性の高いτ(を子回路が得られると
いう効果がある。
第1図は従来のこの種の電子回路の一例を示す説明図、
第2図はこの発明の一実施例を示す説明図である。 図において(1)はプリント基板、+3) 、 (41
はROM 。 (5)はプリント基板、(6)はプルアップ抵抗、(7
)は外部からの信号、(8)はROM (31、(葎り
′出力データ信号である。 なお各図中同一符号は同一または相当するPa1(分を
示すものとする。 伏見人 人 岩 増 )41:
第2図はこの発明の一実施例を示す説明図である。 図において(1)はプリント基板、+3) 、 (41
はROM 。 (5)はプリント基板、(6)はプルアップ抵抗、(7
)は外部からの信号、(8)はROM (31、(葎り
′出力データ信号である。 なお各図中同一符号は同一または相当するPa1(分を
示すものとする。 伏見人 人 岩 増 )41:
Claims (1)
- プリント基板に設けた電子回路において、当該プリント
基板内の読出し専用メモリからの制御プログラムVこf
lil制御されて動作17、外部からの信号によって上
記訪出し専用メモリからの信号の出力を1≦1止し他の
プリント基板に装着した読出し専用メモリからのプログ
ラムによってテストできるように構成したことを特徴と
する7[1,子回l!11゜
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP58187831A JPS6079280A (ja) | 1983-10-07 | 1983-10-07 | 電子回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP58187831A JPS6079280A (ja) | 1983-10-07 | 1983-10-07 | 電子回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6079280A true JPS6079280A (ja) | 1985-05-07 |
Family
ID=16212997
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP58187831A Pending JPS6079280A (ja) | 1983-10-07 | 1983-10-07 | 電子回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6079280A (ja) |
-
1983
- 1983-10-07 JP JP58187831A patent/JPS6079280A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS55128641A (en) | Controlling system for vehicle | |
KR920005169A (ko) | 테스트 모드를 지시하기 위한 플래그를 가지는 반도체 메모리 | |
JPS6079280A (ja) | 電子回路 | |
JPS5875239A (ja) | 端末装置接続方式 | |
JPH038126B2 (ja) | ||
JPS62120547A (ja) | インサ−キツトエミユレ−タ接続方式 | |
JPS58196469A (ja) | 集積回路のテスト方法 | |
JPH1027112A (ja) | エミュレーション装置 | |
KR100335643B1 (ko) | 세팅값을소프트웨어로설정하는컴퓨터시스템및그제어방법 | |
JPS57163878A (en) | Test signal generating circuit for integrated circuit | |
JPS58110863U (ja) | 中継コ−ドチエツカ | |
JPS6129485A (ja) | 記憶回路 | |
JPH0464154A (ja) | 電子部品交換方法 | |
JPS59210381A (ja) | 集積回路装置の試験回路 | |
JPH04162148A (ja) | 擬似障害制御方式 | |
JPS6126159A (ja) | 情報処理装置 | |
JPH0325382A (ja) | 半導体集積回路 | |
JPS6455652A (en) | Data processor | |
KR20010087899A (ko) | 이동통신시스템의 노드특성 및 어드레스설정장치 | |
JPH0755896A (ja) | 集積回路のテスト・モード設定方式 | |
JPS62267815A (ja) | データ保護回路 | |
JPS61170835A (ja) | 論理集積回路パツケ−ジ | |
JPS5611369A (en) | Diagnostic system of lsi | |
JPS6174043A (ja) | 記憶制御方式 | |
JPS6447974A (en) | Automatic generation of test pattern |