JPS6030784Y2 - セグメント型表示制御用集積回路装置 - Google Patents

セグメント型表示制御用集積回路装置

Info

Publication number
JPS6030784Y2
JPS6030784Y2 JP3537677U JP3537677U JPS6030784Y2 JP S6030784 Y2 JPS6030784 Y2 JP S6030784Y2 JP 3537677 U JP3537677 U JP 3537677U JP 3537677 U JP3537677 U JP 3537677U JP S6030784 Y2 JPS6030784 Y2 JP S6030784Y2
Authority
JP
Japan
Prior art keywords
segment
decoder
integrated circuit
display control
circuit device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP3537677U
Other languages
English (en)
Other versions
JPS53130933U (ja
Inventor
昶 高井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP3537677U priority Critical patent/JPS6030784Y2/ja
Publication of JPS53130933U publication Critical patent/JPS53130933U/ja
Application granted granted Critical
Publication of JPS6030784Y2 publication Critical patent/JPS6030784Y2/ja
Expired legal-status Critical Current

Links

Landscapes

  • Digital Computer Display Output (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Description

【考案の詳細な説明】 本考案は、たとえばキャッシュレジスタなどで螢光表示
管などのセグメント型表示装置を使用する機器に使用さ
れる表示専用集積回路装置に関するものである。
セグメント表示管は最も一般的なものは7セグメント管
であり、これを使用すると論理的には128通りの字形
を表わすことができる。
一方、一般的に演算装置で数値演算をした結果を表示す
る場合、4ビツトで1桁分を構成するのが普通であるか
らこのような構成では1曙類の字形、すなわちO〜9の
数字のほかは6個の文字又は記号しか表わすことができ
ない。
セグメント表示管の使用者の立場からいえば表示可能の
字形の種類は多いに越したことはないが、上記のような
表示可能な字形の種類に制約があり、また実用的には文
字や記号は6種類で済ませる場合が多かったので、実用
的には4ビツト1桁の構成でも特に問題は起らなかった
しかしこれはあくまでも使用者側から見た場合の話であ
って、集積回路装置を製造する側からみると大きな問題
があった。
すなわち、0〜9の数字以外の数個の文字や記号が使用
者毎に異なっていることが多く、このため製造者はデコ
ーダ部分を読出専用記憶装置(以下R,O,Mと略称す
る)構造にして使用者毎にR,O,Mコードを変えて製
造する必要があり、コストの面から不利であった。
そしてこのコスト高は結果的には価格の上昇となり、使
用者にとっても好ましいものではなかった。
更に、コスト的なことは別としても、より多くの文字や
記号の使用可能な装置が提供できれば、装置の使用範囲
が広くなり、使用者側および製造者側のいずれかにとっ
ても好ましいことである。
したがって本考案の目的は、たとえば4ビツト1桁の構
成において、必要とする文字や記号の組合せが互いに異
なる多数の使用者が使用でき、また使用者が望むなら従
来よりも更に種類の多い文字や記号を容易に使用するこ
とのできるセグメント型表示御御用集積回路装置を提供
するにある。
本考案の装置は、従来の装置においてデコーダの占める
面積の割合が小さいことから、互いに異なったデコーダ
を有する装置を多品種作るよりも、全体として成る程度
面積は増大するにしても、同一の半導体基板上に互いに
異なるデコーダを多数備えた装置を一品種だけ数多く作
る方が、平均した単価は後者の方が安くなることを利用
したものであり、同時にもし使用者が望むなら多数のデ
コーダから希望するものを選択して多くの文字などを容
易に使用することが出来るようにしたものである。
すなわち、本考案のセグメント型表示制御用集積回路装
置は、複数の桁のデータを制御された状態で記憶し送出
するようにしたデータレジスタと、選択を受けた何れか
1つのセグメントデコーダが前記送出されたデータを、
このセグメントデコーダに特有の形のセグメント表示を
行う信号に復合化するようにした復数個のセグメントデ
コーダと、前記送出されたデータの特定の桁のデータを
受け、この特定の桁のデータが前記選択を行わしめるデ
ータである場合に前記いずれか1つのセグメントデコー
ダを選択するデコーダ選択回路を、同一半導体基板上に
有している集積回路装置である。
次に図面を参照して説明する。
第1図は従来のセグメント型表示制御用集積回路装置の
構成の1例をブロックで示したものである。
制御回路11は、外部からの4ビツト1桁の符号化され
たデータ入力INをゲート12を通して必要なデータを
データレジスタ13に入れる。
この一旦入力されたデータはタイミングカウンタ14と
同期してセグメントデコーダ15に送られ、復合化され
てSから出力されるようになっている。
この場合データは4ビツト1桁となっているので、1喝
類のコードが得られ、O〜9の合計用例の数字を除けば
、文字や記号として用いられるのは6個である。
なお以後この6個の文字や記号をコードA−Fという。
従来はこの6個のコードを使用者の希望に従って成るモ
ードに構成して提供していたものである。
したがって使用者毎にデコーダのモードを変えて提供す
る必要があり、これがコストの上昇を招いていた。
第2図は本考案のセグメント型表示制御信号集積回路装
置の一実施例の構成を示した図である。
第1図との対比を分り易くするだめ、ブロック単位に構
成を説明すると、制御回路11、ゲート回路12、デー
タレジスタ13、およびタイミングカウンタ14は第1
図の従来のものと実質的に同じである。
デコーダ選択回路16は、あとに詳しく説明するが、デ
コーダ選択のためのコードを受けると、1′または“0
゛で出力される選択信号S1およびS2を送出する。
ここに選択のためのコードは、4つのビット(bit)
1t 2? 4および8で構成される16Nの
うちのコードA〜Fから選ばれて用いられるが、この実
施例では特に断らない限りコードAおよびBを最初の桁
に入れて用いるものとする。
セグメントデコーダ17は4つのデコーダD−I〜D−
IVに分れていて、各デコーダは第1図のセグメントデ
コーダ15に相当する。
前記の選択信号S□およびS2を受けると、4つのうち
のいずれか1つのデコーダが選択される。
ここで各デコーダの持つモードについて簡単に説明して
おく。
第3図は前記のセグメントデコーダ17の4つのデコー
ダD−IないしD−IVのモードの一例を示したもので
、aは0〜9の数字表示であって各モードに共通であり
、bはコードA〜Fの文字又は記号表示であって、モー
ド毎にお互いに異なっている。
なおこの場合セグメントは8個あり、aにおいて、数字
4はモードI、 IIIのときとモード■、■のときと
では異なった形で表示されている。
第4図は先に説明したデコーダ選択回路の構成例を示し
たもので、タイミングカウンタ14からのタイミングT
oと同期をとって制御される反転型のフリップフロップ
F/F−1およびF/F−2(後者は輪郭のみ)を備え
、入力したコードAあるいはBに応じて“l“または0
゛となる選択信号1および2をそれぞれ出力する。
フリップフロップ回路F/Fは反転型になっているので
、同じデータを再度与えればもとのモードに戻る特性を
有しており、セットリセット型のフリップフロップを用
、いるより多くのデコーダを設けることができる。
連輪的には7264個までのデコーダを設けることがで
きる。
但しあまりデコーダの数を増やすと面積の増大の影響が
出てくるので、不必要に多数モードにすることは好まし
くない。
第2図ないし第4図に用いて本考案の装置の動作につい
て説明する。
但し第1図の従来のものと同じ部分については説明を省
略する。
この装置は、図示していないリセット回路を解除すると
、適当な回路構成により、選択信号1および2が共に“
0゛となり、デコーダD−Iが選ばれモード■が得られ
るようになっている。
したがってもしモードIで演算を行う場合は、このまま
ふつうの演算を行うことができる。
演算の途中でモード■に変更したい場合、あるいは始め
からモード■で演算を行いたい場合は、データ入力の第
1の桁にコードAをタイミング信号Toに同期させて送
ると、選択信号1は1゛、選択信号2は“0°“で、デ
コーダD−nが選ばれ、モード■が得られる。
同様に第1桁にコードBを入れると、選択信号1が°0
゛、選択信号2が1”となり、モード■が得られる。
また、コードAを送ってからコードBを、或いはコード
Bを送ってからコードAを送ると、選択信号1および2
の両方が“1゛°となり、モード■が得られる。
また、同じコードを2回続けるとモードは元に戻る。
以上の説明において、デコーダ選択回路が受けるタイミ
ングは第1桁に相当するToを用いたが、これは必ずし
も第1桁に限られるものではなく、T1からTnのいず
れかに特定すればよい。
但しこの場合、桁の順序と表示の順序の関係を調整する
必要がある。
以上の説明から分るように、本考案の装置によれば、セ
グメントデコーダの内容を使用者側で考えられるコード
を複数個用意できるので、製造業者の同一の集積回路マ
スクで量産効果を期待でき、コストダウンが可能である
また使用者側も複数のデコーダを選択して使用できるの
で、使用し得る字形が多くなる。
またふつう使われる文字や記号を多数含む多数モードの
規格装置を、必要あれば若干の種類を用意し、使用者、
特に新規な使用者がその装置に含まれる文字や記号のみ
を使用するようにすれば、使用者と製造者の両者にとっ
てきわめて好ましいものとなる。
【図面の簡単な説明】
第1図は従来のセグメント型表示制御用集積回路装置の
構成の一例をブロックで示した図、第2図は本考案の一
実施例の構成を示した図、第3図は4つのモードの例を
示した図、第4図はデコーダ選択回路の構成例を示した
図である。 記号の説明:11は制御回路、12はゲート、13はデ
ータレジスタ、14はタイミングカウンタ、16はデコ
ーダ選択回路、17はセグメントデコーダをそれぞれ示
している。

Claims (1)

    【実用新案登録請求の範囲】
  1. 複数の桁構成のデータおよび特定桁にデコーダ選択信号
    を記憶し送出するデータレジスタと、選択を受けた何れ
    か1つのセグメントデコーダが前記送出されたデータを
    、このセグメントデコーダに特有の形のセグメント表示
    を行う信号に復号化する複数個のセグメントデコーダと
    、前記送出されたデータの特定の桁に記憶されたデコー
    ダ選択信号を受け、前記いずれか1つのセグメントデコ
    ーダを選択するデコーダ選択回路とを、同一半導体板上
    に有しているセグメント型表示制御用集積回路装置。
JP3537677U 1977-03-25 1977-03-25 セグメント型表示制御用集積回路装置 Expired JPS6030784Y2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3537677U JPS6030784Y2 (ja) 1977-03-25 1977-03-25 セグメント型表示制御用集積回路装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3537677U JPS6030784Y2 (ja) 1977-03-25 1977-03-25 セグメント型表示制御用集積回路装置

Publications (2)

Publication Number Publication Date
JPS53130933U JPS53130933U (ja) 1978-10-17
JPS6030784Y2 true JPS6030784Y2 (ja) 1985-09-14

Family

ID=28894525

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3537677U Expired JPS6030784Y2 (ja) 1977-03-25 1977-03-25 セグメント型表示制御用集積回路装置

Country Status (1)

Country Link
JP (1) JPS6030784Y2 (ja)

Also Published As

Publication number Publication date
JPS53130933U (ja) 1978-10-17

Similar Documents

Publication Publication Date Title
US4276541A (en) Display control of hand-written, memorized pattern at a preselected time
JPS60165696A (ja) デイスプレイコントロ−ラ
JPS6030784Y2 (ja) セグメント型表示制御用集積回路装置
US4119957A (en) Digital display for cooking time and power of electric cooking device
JPS63289585A (ja) デイスプレイ制御用回路
US4086588A (en) Signal generator
JPS594056B2 (ja) キ−入力制御方式
JPS6122312Y2 (ja)
JPS6234352Y2 (ja)
JPS5856026A (ja) 表示装置
JPS5922587Y2 (ja) 乱数発生装置
JPS63142788U (ja)
JPH0445069Y2 (ja)
JPH01112416A (ja) キーボード
JPS636651Y2 (ja)
JPS6310553Y2 (ja)
JPH0546806B2 (ja)
JP2589169B2 (ja) 表示回路
JPS593633Y2 (ja) 電源表示とダイヤル番号表示を共通にした自動車電話機
JPS62173513A (ja) キ−入力装置
JPS6224918B2 (ja)
JPS6239453B2 (ja)
JPS6019688B2 (ja) アドレスデコ−ダ
JPH04342007A (ja) Crt表示装置
JPH01113682A (ja) バッテリ電圧低下表示方式