JPS602683Y2 - Pll回路 - Google Patents
Pll回路Info
- Publication number
- JPS602683Y2 JPS602683Y2 JP16891776U JP16891776U JPS602683Y2 JP S602683 Y2 JPS602683 Y2 JP S602683Y2 JP 16891776 U JP16891776 U JP 16891776U JP 16891776 U JP16891776 U JP 16891776U JP S602683 Y2 JPS602683 Y2 JP S602683Y2
- Authority
- JP
- Japan
- Prior art keywords
- charge pump
- voltage
- circuit
- output
- clamping means
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Landscapes
- Channel Selection Circuits, Automatic Tuning Circuits (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Superheterodyne Receivers (AREA)
Description
【考案の詳細な説明】
本考案は位相同期ループ(PLI、)回路に関し、特に
PI、Lを構成するチャージポンプの保護装置に関する
。
PI、Lを構成するチャージポンプの保護装置に関する
。
最近第1図に示すように、ラジオの局部発振回路上をp
u、2で構成し、プログラマブル分周器3の分周比を可
変することにより、電圧制御発振器4の発振周波数を変
更し、電子同調を行なうシンセサイザー受信機が実用化
されている。
u、2で構成し、プログラマブル分周器3の分周比を可
変することにより、電圧制御発振器4の発振周波数を変
更し、電子同調を行なうシンセサイザー受信機が実用化
されている。
而して一般に電圧制御発振器4には、電圧可変容量素子
が使用され、低域濾波器5よりの制御電圧により容量が
可変され発振出力を変更するよう構成されている。
が使用され、低域濾波器5よりの制御電圧により容量が
可変され発振出力を変更するよう構成されている。
又、PLI、回路1は集積化され通常数Vの電圧で駆動
されているが、この電圧では電圧可変容量素子の特性上
十分な容量変化が得られず、特にラジオのAMバンドに
於いては全受信周波数範囲をカバーできない問題が生じ
ていた。
されているが、この電圧では電圧可変容量素子の特性上
十分な容量変化が得られず、特にラジオのAMバンドに
於いては全受信周波数範囲をカバーできない問題が生じ
ていた。
そこで第2図に示すようにPLL2を構成する低域濾波
器5を■DDよりも高い電圧vXで別途駆動し、チャー
ジポンプ6の出力をVxまで拡大し、電圧可変容量素子
の十分な容量変化が得られるよう構成する方法が実施さ
れている。
器5を■DDよりも高い電圧vXで別途駆動し、チャー
ジポンプ6の出力をVxまで拡大し、電圧可変容量素子
の十分な容量変化が得られるよう構成する方法が実施さ
れている。
しかし斯る構成のPLLでは、PLLが同期している時
、チャージポンプ6の出力はフローティング状態になっ
ており、低域濾波器5の出力電圧VLがチャージポンプ
6の駆動電圧Voo以上であっても、チャージポンプ6
には印加されず問題とならないけれども、PLL 2が
非同期の過渡状態では、ダーリントン接続のトランジス
ター7.8がスイッチングし低域濾波器5のコンデンサ
ー9の充放電が行われるが、この際特にトランジスター
7゜8がOFFでコンデンサー9に充電する場合、チャ
ージポンプ6に抵抗10.11を介して、駆動電圧VD
Dよりも高いチャージポンプ6の耐圧以上の電圧が一瞬
印加されることがあり、チャージポンプ6が破壊される
恐れがある。
、チャージポンプ6の出力はフローティング状態になっ
ており、低域濾波器5の出力電圧VLがチャージポンプ
6の駆動電圧Voo以上であっても、チャージポンプ6
には印加されず問題とならないけれども、PLL 2が
非同期の過渡状態では、ダーリントン接続のトランジス
ター7.8がスイッチングし低域濾波器5のコンデンサ
ー9の充放電が行われるが、この際特にトランジスター
7゜8がOFFでコンデンサー9に充電する場合、チャ
ージポンプ6に抵抗10.11を介して、駆動電圧VD
Dよりも高いチャージポンプ6の耐圧以上の電圧が一瞬
印加されることがあり、チャージポンプ6が破壊される
恐れがある。
チャージポンプ6の耐圧が低域濾波器5の駆動電圧Vx
に等しいか又はそれ以上であれば問題ないが、最近はP
LLシステムの信頼性等の点から6■化される傾向にあ
り、集積度を上げる為素子サイズは小さくなっており、
素子自身の耐圧を高くできないこともあリチャージポン
プの保護装置が望まれていた。
に等しいか又はそれ以上であれば問題ないが、最近はP
LLシステムの信頼性等の点から6■化される傾向にあ
り、集積度を上げる為素子サイズは小さくなっており、
素子自身の耐圧を高くできないこともあリチャージポン
プの保護装置が望まれていた。
従って本考案はこの点に鑑みなされたもので、以下本考
案の実施例を図面と共に説明する。
案の実施例を図面と共に説明する。
尚第2図と同−構成要素は同一図番にて示し説明は省略
する。
する。
第3図はチャージポンプ6の出力と駆動電圧源VDD間
にクランプ用ダイオード12が接続されたもので、PL
Lが非同期時に低域濾波器5のコンデンサー9に充電が
開始され、チャージポンプ6にVDD以上の電圧が印加
されても、ダイオードで12が導通しチャージポンプ6
にVoo以上の電圧が加わらないようクランプするもの
である。
にクランプ用ダイオード12が接続されたもので、PL
Lが非同期時に低域濾波器5のコンデンサー9に充電が
開始され、チャージポンプ6にVDD以上の電圧が印加
されても、ダイオードで12が導通しチャージポンプ6
にVoo以上の電圧が加わらないようクランプするもの
である。
第4図は他の実施例を示すもので、チャージポンプ6の
出力と接地間にツェナー電圧Vz ” Vo。
出力と接地間にツェナー電圧Vz ” Vo。
のツェナーダイオード13が接続され、同様にV曲以上
の電圧が印加された時クランプしチャージポンプ6を保
護するよう構成されている。
の電圧が印加された時クランプしチャージポンプ6を保
護するよう構成されている。
上述の如く本考案のPLL回路は、低域濾波器を別電源
で駆動する場合に生じるチャージポンプの破壊の問題を
クランプ手段を設けることにより、チャージポンプの駆
動電圧以上の電圧がチャージポンプに印加されないよう
構成し解決したもので、簡単なる構成でチャージポンプ
の保護を行なうことができ極めて実用的価値大なるもの
である。
で駆動する場合に生じるチャージポンプの破壊の問題を
クランプ手段を設けることにより、チャージポンプの駆
動電圧以上の電圧がチャージポンプに印加されないよう
構成し解決したもので、簡単なる構成でチャージポンプ
の保護を行なうことができ極めて実用的価値大なるもの
である。
第1図はPLL回路を使用したシンセサイザー受信機を
示すブロック図、第2図は従来のPLI8路の要部の構
成を示す図、第3.第4図は本考案のPLL回路の要部
の構成を示す図である。 上・・・・・・局部発振回路、i・・・・・・PLL回
路、6・・・・・・低域濾波器、6・・・・・・チャー
ジポンプ、12・・・・・・クランプ用ダイオード、1
3・・・・・・クランプ用ツェナーダイオード。
示すブロック図、第2図は従来のPLI8路の要部の構
成を示す図、第3.第4図は本考案のPLL回路の要部
の構成を示す図である。 上・・・・・・局部発振回路、i・・・・・・PLL回
路、6・・・・・・低域濾波器、6・・・・・・チャー
ジポンプ、12・・・・・・クランプ用ダイオード、1
3・・・・・・クランプ用ツェナーダイオード。
Claims (3)
- (1) 第1の電圧で駆動されるチャージポンプと、
そのチャージポンプに接続され第2の電圧で駆動される
低域濾波器とを具備したPLI−回路において、前記チ
ャージポンプの接続点とチャージポンプの電源又は接地
間にチャージポンプの耐圧範囲内に電圧を抑制するクラ
ンプ手段を設けたことを特徴とする円1回路。 - (2)前記クランプ手段を、チャージポンプの出力と駆
動電圧源間に接続したダイオードで構成したことを特徴
とする実用新案登録請求の範囲第1項記載のPLL回路
。 - (3)前記クランプ手段を、チャージポンプの出力と接
地間に接続したツェナーダイオードで構成したことを特
徴とする実用新案登録請求の範囲第1項記載のPI、L
回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP16891776U JPS602683Y2 (ja) | 1976-12-13 | 1976-12-13 | Pll回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP16891776U JPS602683Y2 (ja) | 1976-12-13 | 1976-12-13 | Pll回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS5384265U JPS5384265U (ja) | 1978-07-12 |
JPS602683Y2 true JPS602683Y2 (ja) | 1985-01-25 |
Family
ID=28776527
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP16891776U Expired JPS602683Y2 (ja) | 1976-12-13 | 1976-12-13 | Pll回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS602683Y2 (ja) |
-
1976
- 1976-12-13 JP JP16891776U patent/JPS602683Y2/ja not_active Expired
Also Published As
Publication number | Publication date |
---|---|
JPS5384265U (ja) | 1978-07-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2748676B2 (ja) | Pll回路 | |
US5834982A (en) | Quick starting oscillator circuit having low power consumption | |
KR960006541A (ko) | 고속동작 제어 시스템 | |
US5994967A (en) | Oscillator circuit employing frequency-locked loop feedback topology | |
AU661342B2 (en) | Power supply controller and frequency synthesizer using the same | |
JP2000315948A (ja) | Pll周波数シンセサイザ | |
JP3315092B2 (ja) | 電圧制御発振器のための集積回路に関する改良 | |
US20110199137A1 (en) | Loop filter and voltage controlled oscillator for a phase-locked loop | |
JPS602683Y2 (ja) | Pll回路 | |
US6724273B1 (en) | Filter circuitry for voltage controlled oscillator | |
KR920013933A (ko) | Pll 합성회로 | |
US6590459B2 (en) | Phase lock circuit | |
JPH0246417U (ja) | ||
JP2002009546A (ja) | 電圧制御発振器 | |
US4888566A (en) | Temperature compensated stable duty cycle crystal oscillator apparatus | |
JP2524118B2 (ja) | 電子同調チユ−ナ用制御回路 | |
JPH02100502A (ja) | 電圧制御発振器 | |
JPH0448018Y2 (ja) | ||
US3550037A (en) | Oscillator frequency control using current controlled internal transistor capacitance | |
JPH0623056Y2 (ja) | 電圧制御形発振回路 | |
JPS6016096Y2 (ja) | Vhfチュ−ナの局部発振回路 | |
JPS6324666Y2 (ja) | ||
JPS6123884Y2 (ja) | ||
JPH03155206A (ja) | 発振回路 | |
JPH11341794A (ja) | Dc−dcコンバータを用いた電源回路 |