JPS6024732A - 基本クロツク発生器 - Google Patents

基本クロツク発生器

Info

Publication number
JPS6024732A
JPS6024732A JP58133903A JP13390383A JPS6024732A JP S6024732 A JPS6024732 A JP S6024732A JP 58133903 A JP58133903 A JP 58133903A JP 13390383 A JP13390383 A JP 13390383A JP S6024732 A JPS6024732 A JP S6024732A
Authority
JP
Japan
Prior art keywords
clock signal
frequency
timer
basic clock
basic
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP58133903A
Other languages
English (en)
Inventor
Masaru Kurata
勝 倉田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP58133903A priority Critical patent/JPS6024732A/ja
Publication of JPS6024732A publication Critical patent/JPS6024732A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K23/00Pulse counters comprising counting chains; Frequency dividers comprising counting chains
    • H03K23/64Pulse counters comprising counting chains; Frequency dividers comprising counting chains with a base or radix other than a power of two
    • H03K23/66Pulse counters comprising counting chains; Frequency dividers comprising counting chains with a base or radix other than a power of two with a variable counting base, e.g. by presetting or by adding or suppressing pulses
    • H03K23/665Pulse counters comprising counting chains; Frequency dividers comprising counting chains with a base or radix other than a power of two with a variable counting base, e.g. by presetting or by adding or suppressing pulses by presetting

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 この発明はタイマを内蔵するマイクロコンピュータにお
いて、発振器の周波数を一定としたままマイクロコンピ
ュータの基本クロック信号の周波数をプログラムによシ
可変にするとと(ができる基本クロック発生器に関する
ものである。
従来、マイクロコンピュータの基本クロック信号の周波
数を変えることができる基本クロック発生器は第1図に
示すようにCR発振回路で構成される。同図において、
(1)および(2)はそれぞれ抵抗値R1およびR2の
抵抗、(3)は容量Cのコンデンサ、(4)はトランス
ミツションゲー)、(5a)〜(5C)はインバータ、
(6)は出力端子、(7a)および(7b)はノードで
ある。
次に、上記構成による基本クロック発生器の動作につい
て説明する。まず、ノード(7a)およびノード(7b
)間の抵抗値はトランスミッションゲート(4)がオフ
の場合にはR2であシ、トランスミツシわすことができ
る。このため、抵抗(1)の抵抗値R1および抵抗(2
)の抵抗値R2を適描な値に決めて、トランスミッショ
ンゲート(4)を1オン′または1オフ′にすることに
よシ、発振周波数を高い周波数と低い周波数に切りかえ
ることができる。
しかしながら、従来の基本クロック発生器は発振周波数
の切シかえが可能であるが、抵抗の抵抗値とコンデンサ
の容量は10チ位の誤差があり、しかも抵抗値の温度に
よる変化も無視できないため、精度のよい発振周波数を
得ることができないうえ、周波数の高いものと低いもの
との2種類の発振周波数しか設定できない欠点があった
したがって、この発明の目的は精度が高く、しかもプロ
グラムによシ幅広い周波数にわたって設定可能な基本ク
ロック信号を発生することができる基本クロック発生器
を提供するものである。
このような目的を達成するため、この発明はクロック信
号Φ。を出力する発振器と、このクロック信号Φ。をカ
ウントし、クロック信号Φ丁を出力する分周比Nのタイ
マと、プログラムによシ所望のデータが書き込まれ、上
記タイマの分局比Nを変えるリロードレジスタと、前記
クロック信号Φ0およびクロック信号ΦTを選択的に切
換えて基本クロックとして出力するスイッチとを備える
ものであシ、以下実施例を用いて詳細に説明する。
第2図はこの発明に係る基本クロック発生器の一実施例
を示すブロック図である。同図において、(8)は第3
図(&)に示すように周期T。のクロック信号Φ。を出
力する発振器、(9)は第3図(b)に示すように、周
期Tのクロック信号ΦTを出力するタイマ、(10)は
このタイマ(9)のりロードレジスタ、(11)は可動
接点(11a) 、上記クロック信号ΦTが入力する固
定接点(11b)および上記クロック信号Φ0が入力す
る固定接点(11c)からなるスイッチ、(12)はデ
ータバス、(13)は前記可動接点(11a)に接続さ
れ、基本クロック信号Φが出力する出力端子でおる。
次に、上記構成による基本クロック発生器の動作につい
て説明する。まず、リロードレジスタ(10)に書き込
まれているデータによって決定されるタイマ(9)の分
周比をNとすると、このタイマ(9)のクロック信号Φ
アの周波数はクロック信号Φ。
の凶の周波数となる。したがって、スイッチ(11)の
可動接点(Ila)が固定接点(11e)に切換えられ
ている場合には出力端子(13)から出力する基本クロ
ック信号Φはクロック信号Φ。のし胸の周波数となる。
この場合、クロック信号Φ1の周期Tとクロック信号Φ
0の周期T。との関係はT=ToXNとなる。したがっ
て、プログラムによシ、リロードレジスタ(10)に°
データを書き込んで、タイマ(9)の分周比Nを変える
ことにより、基本クロックΦを変えることができる。次
にスイッチ(11)の可動接点(11a)が固定接点(
1lb)に切換えられている場合には基本クロック信号
Φは発振器(8)のクロック信号Φ。が出力する。この
場合にはタイマ(9)は本来のタイマー機能を活用する
ことも可能であること−はもちろんである。
なお、上述の実施例ではスイッチ(11)の固定接点(
11b)に入力するクロック信号とタイマ(9)に入力
するクロック信号とは同一のクロック信号を用いたが、
これに限定せず、一方のクロック信号は他方のクロック
信号を分周して作ってもよいし、また各々のクロック信
号は全く別の発振器からの信号であってもよいことはも
ちろんである。
以上詳細に説明したように、この発明に係る基本クロッ
ク発生器によれば(4)タイマの機能を残したまま容易
に実現でき、しかもプログラムで自由に基本クロック信
号の周波数を変えることができる。(B)タイマの入力
クロック信号の周波数が正確であれば精度の高い基本ク
ロック信号が得られる。
(C)タイマの分周比を十分大きくして基本クロック信
号を低い周波数にした場合、マイクロコンピュータの消
費電力を発振器のみが動作している状態と同程度まで抑
えることができるなどの効果がある0
【図面の簡単な説明】
第1図は従来の基本クロック発生器を示す回路図、第2
図はこの発明に係る基本クロック発生器の一実施例を示
す回路図、第3図(、)および第3図(b)は第2図に
おけるクロック信号Φ。およびオーバフロー信号Φアの
波形を示す図である。 (1)および(2)・・・・抵抗、(3)・・・・コン
デンサ、(4)・・・・トランスミッションゲー)、(
5a)および(5b)・・・・インバータ、(6)・・
・・出力端子、(7a)および(7b)・・・・ノード
、(8)・・・・発振器、(9)−・・・タイマ、(1
0)・・・・リロードレジスタ、 (11)・・・・ス
イッチ、(12)・・・・データバス、(13)・・・
・出力端子。 なお、図中、同一符号は同一または相当部分を示す。 代理人 大岩増雄 第1図 らh 第2図 1′:l 第3図 ToXN ’1 手続補正帯(自発) 特許庁長官殿 1、事件の表示 特願昭58−133903号28発明
の名称 基本クロック発生器 3、補正をする者 名 称 (601)三菱電機株式会社 代表者片山仁八部 4、代理人 住 所 東京都千代田区丸の内二丁目2番3号(1)明
細書の発明の詳細な説明の欄 (1)明細書第2頁第12行の「したがって、」を「こ
の」と補正する。 (21回同書6頁第17行の[および(5b) Jを[
〜(5c)Jと補正する。 以上

Claims (1)

    【特許請求の範囲】
  1. クロック信号Φof出力する発振器と、このクロック信
    号Φ。をカウントし、クロック信号Φ7を出力する分局
    比Nのタイマと、プログラムによシ所望のデータが書き
    込まれ、上記タイマの分周比Nを変えるリロードレジス
    タと、前記クロック信号Φ0およびクロック信号Φ丁を
    選択的に切換えて基本クロックとして出力するスイッチ
    とを備えたことを特徴とする基本クロック発生器。
JP58133903A 1983-07-20 1983-07-20 基本クロツク発生器 Pending JPS6024732A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58133903A JPS6024732A (ja) 1983-07-20 1983-07-20 基本クロツク発生器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58133903A JPS6024732A (ja) 1983-07-20 1983-07-20 基本クロツク発生器

Publications (1)

Publication Number Publication Date
JPS6024732A true JPS6024732A (ja) 1985-02-07

Family

ID=15115790

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58133903A Pending JPS6024732A (ja) 1983-07-20 1983-07-20 基本クロツク発生器

Country Status (1)

Country Link
JP (1) JPS6024732A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008143530A (ja) * 2006-12-07 2008-06-26 Oji Interpack Co Ltd 段ボール製梱包材用連結部材

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008143530A (ja) * 2006-12-07 2008-06-26 Oji Interpack Co Ltd 段ボール製梱包材用連結部材

Similar Documents

Publication Publication Date Title
US5606293A (en) Clock generator for microcomputer having reduced start-up time
JPS6024732A (ja) 基本クロツク発生器
KR950035150A (ko) 프로그램 가능한 주파수 분할기 회로와, 분할기 회로를 포함하는 주파수 신씨사이저 및 주파수 신씨사이저를 포함하는 무선 텔레폰
CN207625521U (zh) 一种片上低温度系数可修调频率rc振荡器
KR0149261B1 (ko) 주파수 조절 가능한 링 발진기
JPH0677781A (ja) 発振回路
JPS5890804A (ja) 発振回路
JPS6157179A (ja) 電子スチルカメラ
JP4149634B2 (ja) 分周回路
JPS6143274Y2 (ja)
JPH0346190A (ja) セルフリフレッシュ制御回路
JPH03758Y2 (ja)
JPS6451806A (en) Ic for crystal oscillator
JPH01126822A (ja) プログラマブル入力回路
JPS6444710U (ja)
JPS6382108A (ja) 発振回路用半導体集積回路
JPS5638992A (en) Speed changer for synchronous motor
JPS5816364B2 (ja) 時間標準器
JPH06164379A (ja) デューティ比固定pll発振回路
KR900009180Y1 (ko) 시스템 클럭 전환회로
JPH06260836A (ja) 発振装置
JPH05136657A (ja) リングオシレータ回路
JPH0126565B2 (ja)
JPH0426221A (ja) 発振回路
GB2027302B (en) Integrated shift register