JPS60246447A - マイクロプログラム制御処理装置の障害通知方式 - Google Patents

マイクロプログラム制御処理装置の障害通知方式

Info

Publication number
JPS60246447A
JPS60246447A JP59102888A JP10288884A JPS60246447A JP S60246447 A JPS60246447 A JP S60246447A JP 59102888 A JP59102888 A JP 59102888A JP 10288884 A JP10288884 A JP 10288884A JP S60246447 A JPS60246447 A JP S60246447A
Authority
JP
Japan
Prior art keywords
failure
fault
parts
normal
normal pattern
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59102888A
Other languages
English (en)
Inventor
Yuichiro Fujihashi
藤橋 勇一郎
Akira Fukui
福井 昭
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, Nippon Electric Co Ltd filed Critical NEC Corp
Priority to JP59102888A priority Critical patent/JPS60246447A/ja
Publication of JPS60246447A publication Critical patent/JPS60246447A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0706Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は、マイクロプログラム制御処理装置の障害通知
方式に関する。
(従来の技術) 従来、複数の機能を実現する為の複数のプログラムを有
するマイクロプログラム制御処理装ffK障害が発生し
た場合、障害通知用端子の出方レベルを正常時と異なる
レベルに設定して障害通知を行なっていた。そのため、
障害か正常かの情報しか通知できず、もう一つの重要な
情報である、複数の機能のうちどの機能を実現している
のかという情報を伝えることができないという欠点があ
った0 (発明の目的) 本発明は、初期設定時に書込まれた機能選択用データに
応じて定められたパターンを正常時K 一定の周期で出
力し、障害発生時に%障害状態を示すパターンを出力す
るあるいL1正常性を示すパターンの出力を停止するこ
とによ)前記の、複数の機能のうちどの機能を実現して
いるのかという情報を伝えることができないという欠点
を除去し、複数の機能を実現する為の複数のプログラム
を有するマイクロプログラム制御処理装置の障害情報と
して障害の有無のほかに1正常時の実現機能の種別も詳
細に効率良、く通知できるようにした、障害通知方式を
提供するものである0 (発明の要約) 本発明のマイクロプログラム制御処理装置の障害通知方
式は、複数の機能を実現する為の複数のプログラムを有
し、初期設定時に機能選択用データを誉込むことによっ
て、該複数のプログラムの中から1つが選ばれて実行さ
れ該複数の機能の中の1つを実現するマイクロプログラ
ム制御処理装置において、隊簀検出ルーテンを設は周期
的r(該障害検出ルーチンを実行し正常か障害かの判別
を行ない正常の場合は、初期設定時に1込まれた該機能
選択用データに応じて定められた正常性をボすパターン
を一冗の周期で出力し、障害と判別された場合は、障害
状りを下すパターンを出力するあるいは該正常性を示す
パターンの出力を停止することによシ、正常か障害かの
情報の1!lかに1正常時には該複数の機能のうちとの
機能を来状しているのかという情報をも通知でき、より
詳細で効率の良い方式を実現できる。
(実施例) 第1図は本発明の一実施例を示すブロック図でメジ、プ
ログラムカウンタ11、プログラム格納用几0M12、
データ格納用ROM13、データ保持相比AM14.演
算処理部15、内部バス16、双方向バスインタフェー
ス17、双方向バス端子18、シリアル出力レジスタ1
9、およびシリアル出力端子20を備えている。
プログラム格納用ROM12には、*数の機能または特
性を実現するための複砂の主プログラムと初期設定プロ
グラムが格納されている。
次に第2図のフローチャートと併せて動作について説明
する。まず初期設定部21では制御データが双方向バス
端子18から書き込まれるまでプログラムカウンタ11
は停止状態圧制御される。
初期設定部21でレジスタ、フラグ、メモリなどの初期
設定を行ない、次(&能選択用データ読み取り部22で
は、機能選択用データが書込まれるまで書込み待ちの状
態となる様にプログラムカウンタが制御され、機能選択
用データを内部レジスタに読み取シ双方向バスインタフ
ェース17を介してデータ保持用几AM14に書き込む
処理を行なう。誉き込まれた機能選択用データは、機能
選択用データ判別部23によって判別されその判別結果
に従って、主処理部24,34.44のうちいづれかが
選択される。主処理部24,34.44は各々異った機
能を実現するための生簀な処理を行なうプログラムであ
る。次に障害検出判定部25゜35.45のうちいづれ
かを実行する。障害検出判定s25,35.45は障害
を検出し、正常)(ターンを送出するか停止するかの判
定を行い、正常の場には、正常パターン送出部26.3
6.46のうちいづれかKよって、各々異なる正常パタ
ーンをシリアル出力レジスタ19を介してシリアル出力
端子20から送出し、実現している機能を通知すること
ができる。正偽パターン送出後は、主処理部24.34
.44のいづれかに戻り、処理を続ける。また、障害の
場合には、正常パターン送出部26,36.46を実行
せずに1生処理部24゜34.44のいづれかに戻り処
理を続ける為、正常パターンは送出されず、障害をシリ
アル出力端子20から通知することができる。
尚、上記実施例では主プログラムが3つの場合を説明し
たが、この数に限定されるものではない。
(発明の効果) 本発明は、以上説明したように、複数の機能を実現する
為の複数のプログラムを有し、初期設定時に機能選択用
データを書込むことによって、複数のプログラムのうち
1つが選ばれ実行され、複数の機能のうち1つを実現す
るマイクロプログラム制御処理装fkにおいて、障害検
出を周期的に行ない、正常の場合(は、書込まれた機能
選択用データに応じて定められ正常パターンを一定の周
期で出力し、陣薔の場合九は、除害状態を示すパターン
を出力するあるいは、正常パターンの送出を停止すると
いう方式を用いること罠より、障害情報として障害の有
無のtlかに1正常時にどの機能を実現しτいるかとい
う情報本通知でき、詳細に効率良く障害通知を行なえる
という効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例を示すブロック図、第2図り
本発明の一実施例におけるフローチャートである。 11ニブログラムカウンタ、12ニブログラム格納用R
OM、13:データ格納用ROM、14:データ保持用
几AM、15:演算処理部、16:内部バス、17:双
方向バスインタフェース、18:双方向バス端子、19
ニジリアル出力レジスタ、20ニジリアル出力端子。 ′”・11・ 代理人 弁理士 内 原 晋1− 1 ・ づ・′ 稟 7 閃 茅 2 図

Claims (1)

    【特許請求の範囲】
  1. (1)複数の機能を実現する為の複数のプログラムを有
    し、初期設定時に機能選択用データを誉込むことによっ
    て、該複数のプログラムの中から1つが選はれて実行さ
    れ該複数の機能の中の1つを実現するマイクロプログラ
    ム制御処理装置において、#害検出ルーチンを設は周期
    的に該障害検出ルーチンを実行し正常か障害かの判別を
    行ない、正常の場合は、初期設定時に書込まれた該機能
    選択用データに応じて定められた正常性を示すパターン
    を一定の周期で出力し、障害と判別された場合は、障害
    状態を示すパターンを出力することを特徴とするマイク
    ロプログラム制御処理装置の障害通知方式。 (2、特許請求の範囲(1)において、障害と判別され
    た場合は、障害状態を示すパターンを出力するのではな
    く、該正常性を示すパターンの出力を停止することを〜
    徴とするマイクロプログラム制御処理装置の障害通知方
    式。
JP59102888A 1984-05-22 1984-05-22 マイクロプログラム制御処理装置の障害通知方式 Pending JPS60246447A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59102888A JPS60246447A (ja) 1984-05-22 1984-05-22 マイクロプログラム制御処理装置の障害通知方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59102888A JPS60246447A (ja) 1984-05-22 1984-05-22 マイクロプログラム制御処理装置の障害通知方式

Publications (1)

Publication Number Publication Date
JPS60246447A true JPS60246447A (ja) 1985-12-06

Family

ID=14339397

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59102888A Pending JPS60246447A (ja) 1984-05-22 1984-05-22 マイクロプログラム制御処理装置の障害通知方式

Country Status (1)

Country Link
JP (1) JPS60246447A (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5840674A (ja) * 1981-09-03 1983-03-09 Fujitsu Ten Ltd マイクロコンピュ−タの異常判定方法

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5840674A (ja) * 1981-09-03 1983-03-09 Fujitsu Ten Ltd マイクロコンピュ−タの異常判定方法

Similar Documents

Publication Publication Date Title
RU2137182C1 (ru) Выполнение инструкции обработки данных
JPH03175537A (ja) デバッグ用マイクロプロセッサのエラー制御装置
JPH02294739A (ja) 障害検出方式
JPS60246447A (ja) マイクロプログラム制御処理装置の障害通知方式
JPH04241642A (ja) マイクロコンピュータの暴走検出方式
JPH1153225A (ja) 障害処理装置
JP2970082B2 (ja) 仮想クラスタ間通信処理装置
JPH0668725B2 (ja) データ処理システムにおける割込条件に応答する装置及び非同期割込条件に応答する方法
JP2870202B2 (ja) プロセッサ間相互監視方法及びその装置
JPH1139032A (ja) マルチcpu型集中監視装置
JP3576978B2 (ja) メモリポート、記憶装置、情報処理システム
JPH03132829A (ja) パリテイ検査システム
JPH04362755A (ja) 共用型拡張記憶試験方式
JPH11119992A (ja) ファームウェアのトレース制御装置
JP3042034B2 (ja) 障害処理方式
JP2825589B2 (ja) バス制御方式
JP2665173B2 (ja) プロセッサトラップ回路
JPH0246048A (ja) 端末監視方式
JPH09319592A (ja) マイクロコンピュータ
JPS6042496B2 (ja) パリテイエラ−処理方式
JPH02157952A (ja) 記憶装置
JPH03204732A (ja) 情報処理装置
JPH07121233A (ja) マイクロコンピュータシステムの診断方式
JPH01241637A (ja) プログラムループ監視装置
JPH0713879A (ja) バス接続装置