JPS60238921A - メモリバツクアツプ装置 - Google Patents

メモリバツクアツプ装置

Info

Publication number
JPS60238921A
JPS60238921A JP59094487A JP9448784A JPS60238921A JP S60238921 A JPS60238921 A JP S60238921A JP 59094487 A JP59094487 A JP 59094487A JP 9448784 A JP9448784 A JP 9448784A JP S60238921 A JPS60238921 A JP S60238921A
Authority
JP
Japan
Prior art keywords
battery
voltage
circuit
backup
power supply
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59094487A
Other languages
English (en)
Inventor
Akio Toda
明男 戸田
Mitsuo Asano
浅野 光雄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP59094487A priority Critical patent/JPS60238921A/ja
Publication of JPS60238921A publication Critical patent/JPS60238921A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Direct Current Feeding And Distribution (AREA)
  • Power Sources (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔発明の技術分野〕 この発明は、揮発性メモリを用いたメモリシステムにお
いて、特にメモリ内容の保護をするメモリバックアップ
装置に関するものである。
〔従来の技術〕
従来、この種のメモリバック・アップ装置として第1図
に示すものがあった。図は例えば、電池総合カタログ(
昭和58年11月21日、松下電池工業発行)に示され
た揮発性メモリを用いたメモリシステムにおいてメモリ
内容を保護するためのメモリバックアップ装置の回路構
成図で、図において1は主電源、2 、2’はダイオー
ドで構成される充電禁止回路、3はバックアップ用バッ
テリー、4は揮発性メモリを用いたメモリシステムであ
る。
次に第1図の動作について説明する。バックアップ用バ
ッテリー3は主電源1が断の時の予備電源として用いら
れるため、主電源1の電圧はバックアップ用バッテリー
3の電圧よシ高く設定されておシ、通常メモリシステム
4には主電源1から電源が供給され、また主電源1から
の電流は充電禁止回路2′によシ逍断され、バックアッ
プ用バツテリー3は充電から保護されている。次に主電
源1が断の時には、主電源1の電圧よシバツクアップ用
バッテリー3の電圧の方が高くなるためメモリシステム
4にはバックアップ用バッテリー3から電源が供給され
、またバックアップ用バッテリー3の電流は充電禁止回
路2によシ遮断され、主電源1は充電から保鏝される。
さらに、充電禁止回路2により、バックアップ用バッテ
リー3の電流のメモリシステム4以外への流出を防止し
、バックアップ用バッテリー3の電流漏出による容量損
失を防いでいる。
従来のメモリバックアップ装置は以上のように構成され
ているので、主電源1が断の時にバックアップ用バッテ
リー3の供給電圧が低下したことを検出する手段がとれ
ずバックアップ用バッテリーの交換時期の検知が不可能
でおυ、また、バックアップ用バッテリー3を交換する
時に、メモリシステム4への電源が全て断たれてしまう
場合があるため、メモリ内容を破壊してしまうなどの欠
点があった。
(3) 〔発明の概要〕 この発明は上記のような従来のものの欠点を除去するた
めになされたもので、主電源とバンクアップ電源との電
源切替回路、バンクアンプ用バッテリーの電圧監視回路
、バンクアンプ用バッテリーの電圧低下時および交換時
のための予備のバンクアップ用バッテリー、前記予備バ
ックアップ用パンテリーへの切換えのための電圧抑制回
路、バッテリー交換時の一時的な供給電源断を防ぐ充電
回路を備えることによシバツクアンプ用バッテリーの電
圧を常に監視して、バンクアップ用バッテリー交換の時
期を検出でき、検出後からバッテリー交換時まで予備の
バックアップ用バッテリーによりメモリシステムへの電
源供給ができ、さらにバッテリ交換時にバッテリーを抜
き取った時にもメモリ内容を破壊せずにパンテリー交換
できるメモリバンクアンプ装置を相供することを目的と
している。
〔発明の夾施例〕
以下、この発明の一実施例を図について説明する。図中
、第1図と同一の部分は同一の符号をも(4) つて図示した第2図において、11は主電源1とバック
アップ用バッテリー13との電源切替回路、12はメモ
リシステム4への一時的な電源供給断を防ぐ充電回路、
13はバックアップ用バッテリー、14はこのバックア
ップ用バッテリー13のバッテリーの電圧低下時、およ
び交換時のための予備のバックアップ用バッチ!J−1
15,15’は前記予備のバックアップ用バッテリー1
4とバックアップ用バッテリー13への充電電流を遮断
する充電禁止回路、16はバックアンプ用バッテリー1
3の電圧の低下を監視し検出する電圧監視回路、1Tは
バンクアンプ用バッテリー13から予備のバンクアップ
用バッテリー14へ切替える電圧抑制回路、18はバン
クアップ用バッテリー13の電圧の低下を知らせる電圧
低下信号でおる。
次に、この発明の動作について以下に説明する。
図中バックアップ用バッテリー13と予備のバンクアッ
プ用バッテリー14のバッテリー数は何個であっても特
性上差支えないが、ここではバンクアップ用パンテリー
13を3個、予備のバンクアップ用バッテリーを1個と
して説明する。まず第2図において、主電源1が正常で
ある時には主電源1の電圧レベルの方がバンクアンプ用
バッテリー13の電圧レベルよル高いためメモリシステ
ム4には、例えばトランジスタ等で構成される電源切換
回路11を介して主電源1から電源が供給されている。
次に主電源1が断の時にはメモリシステム4には帥配電
源切替回路11によシミ源供給経路が切替えられバンク
アンプ用バッテリー13側から電源が供給される0バツ
クアツプ用バツテリー13の出力電圧はコンパレーター
回路等で構成される電圧監視回路16によって監視され
、該バックアップ用バッテリー13の出力電圧が低下し
てくると電圧低下信号1Bを出力する。前記電圧低下信
号18を認識することによυバックアンプ用パンテリー
13の残留容量が使用限界に近づきつつあることを知る
ことができる。そしてバックアンプ用バッテリー13の
出力電圧が低下すると予備のバックアップ用バッテリー
14との電圧差が広大するので、例えば前記電圧差がダ
イオードで構成される電圧抑制回路17の設定電圧(順
方向電圧降下)よシ大きくなるとメモリシステム4に対
して電源切換回路11を介してバンクアップ用バッテリ
ー13に代シ予備のバンクアップ用バッテリー14から
電源が供給される。また、バンクアンプ用バッテリー1
3の電源容量が減少した場合には交換することになるが
、この時には予備のバックアップ用バッテリー14から
電源が供給できるのでバックアップ用バッテリー13の
容量減少による電圧低下時でもメモリシステム4のメモ
リ内容が破壊されることはない。また、バックアップ用
バッチ!J−13、または予備のバックアンプ用バッテ
リー14の交換時において、バックアンプ用バッテリl
 3tたけ予備のバックアンプ用バッテリー14を取外
した時メモリシステム4への供給電源が全て断たれない
ように例えばコンデンサー等で構成される充電回路12
によシミ源の供給ができるのでバックアンプ用バッテリ
ー13または予備のバンクアップ用バッf’) −14
の交換時にもメモリシステム4のメモリ内容を破(7) 壊せずに済む。また、バックアンプ用バッテリー13、
!:予9Nfのバンクアンプ用バッテリー14は例えば
ダイオードで構成される充電禁止回路15゜15′によ
シ充電電流を遮断することができる〇なお、上記実施例
ではバックアンプ用バッテリー13及び予備のバンクア
ップ用バッテリー14を複数個用いる場合に各々並列に
回路構成する例について図示したが、第3図のように各
々直列に接続して回路構成してもよく、また、第4図の
ように直列のものを並列にして構成してもよい。また、
電源切換回路11にトランジスタを用いた例について説
明したが、電源切換回路11に主電源1が断の時バック
アップ電源に切換える機能を有する他の切替手段を用い
てもよい。また、充電回路12にコンデンサー金剛いた
例を示したが、充電回路12に電荷を蓄える機能をもつ
他の装置を用いてもよい。また、充電禁止回路15 、
15’にダイオードを用いた例を示したが、充電禁止回
路15 、15’に逆電流を遮断する機能を有する他の
装置を用いてもよい。また、充電禁止回路15の(8) 負荷としてバンクアンプ用バッテリー13を1組用いる
例について図示したが、充電禁止回路15は第5図のよ
うにバンクアップ用バッテリー13に夫々直列に接続す
るようにしてもよい。また、電圧監視回路16にコンパ
レーター回路を用いた例について説明したが、所定の基
準電圧に対し入力電圧の低下を検出する機能を有する回
路であればこれに限定されない。また、電圧抑制回路1
7にダイオードを用いた例を示したが、電圧抑制回路1
7に予備のバンクアンプ用バッテリー14の導通を制御
する機能をもつものであれば他のものを用いてもよい。
また、上記実施例では揮発性メモリを用いたメモリシス
テムの場合について説明したが、主電源が断の時にバン
クアップ電源を必要とする他のシステムであってもよく
、上記実施例と同様の効果を奏する。また、バンクアッ
プ電源としてバッテリーを用いる場合について説明した
が、他の電気エネルギーを発生するバックアップ電源で
あってもよく、上記実施例と同様の効果を奏する。
〔発明の効果〕
以上のように、この発明によればメモリバンクアップ装
置の構成要素として主電源とバンクアンプ電源とを切替
える電源切替回路、バックアンプ用バッテリーの電圧監
視回路、バックアンプ用バッテリーの電圧低下時、およ
び交換時のための予備のバックアップ用バッテリー、前
記予備のバンクアンプ用パンテリーへの切換えのための
電圧抑制回路、バッテリー交換時の一時的な供給電源断
を防ぐ充電回路を用いて構成したので、バンクアンプ用
パンテリーの交換時期が外部的に検出でき、予備のバン
クアップ用バッテリーにより、バッテリー交換時までの
、またバッテリー交換時にもメモリシステムへの電源供
給ができ、さらにバッテリー交換時においてバッテリー
を抜き去った時にメモリ内容を破壊せずにバッテリーの
交換ができるという優れた効果がある。
【図面の簡単な説明】
第1図は従来のメモリバンクアンプ装置の回路構成を示
すブロック図、第2図はこの発明の−実雄側によるメモ
リバンクアップ装置の回路構成を示すブロック図、第3
図及び第4図はこの発明のバンクアップ用バッテリーの
接続図、第5図はこの発明の充電禁止回路の接続図であ
る。 1・・・主電源、4・・・メモリシステム、11・・・
電源切替回路、12・・・充電回路、13・・・バンク
アンプ用バッチ’)−114・・・予備のバックアップ
用バッチIJ−115,15’・・・充電禁止回路、1
6・・・電圧監視回路、IT・・・電圧抑制回路、18
・・・電圧低下信号。 特許出願人 三菱電機株式会社 第1図 (11) 第2図

Claims (1)

    【特許請求の範囲】
  1. 揮発性メモリを用いたメモリシステムのメモリ内容を保
    護するメモリバックアップ装置において、主電源とバッ
    クアップ電源とを切替える電源切替回路と、前記バック
    アップ用バッテリーの電圧監視回路と、前記バックアッ
    プ用バッテリーの電圧低下時および交換時のための予備
    のバックアップ用バッテリーと、前記予備のバックアッ
    プ用バッテリーに電源を切替える時に該予備のバックア
    ップ用バッテリーの出力電圧にバイアス電圧を与える電
    圧抑制回路と、上記夫々のバッテリー交換時にメモリシ
    ステムへの一時的な供給電源として代替電圧を出力する
    充電回路とを偏えたことを特徴とするメモリバックアッ
    プ装置。
JP59094487A 1984-05-14 1984-05-14 メモリバツクアツプ装置 Pending JPS60238921A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59094487A JPS60238921A (ja) 1984-05-14 1984-05-14 メモリバツクアツプ装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59094487A JPS60238921A (ja) 1984-05-14 1984-05-14 メモリバツクアツプ装置

Publications (1)

Publication Number Publication Date
JPS60238921A true JPS60238921A (ja) 1985-11-27

Family

ID=14111645

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59094487A Pending JPS60238921A (ja) 1984-05-14 1984-05-14 メモリバツクアツプ装置

Country Status (1)

Country Link
JP (1) JPS60238921A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5347163A (en) * 1991-02-04 1994-09-13 Sharp Kabushiki Kaisha Power supply backup device for use in portable electronic apparatus
US5650974A (en) * 1995-01-30 1997-07-22 Mitsubishi Denki Kabushiki Kaisha Semiconductor memory device and power supply control IC for use with semiconductor memory device

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57203119A (en) * 1981-06-09 1982-12-13 Mitsubishi Electric Corp Storage hold device using battery for cmos memory
JPS5923821B2 (ja) * 1981-05-19 1984-06-05 芳明 河北 遊戯具

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5923821B2 (ja) * 1981-05-19 1984-06-05 芳明 河北 遊戯具
JPS57203119A (en) * 1981-06-09 1982-12-13 Mitsubishi Electric Corp Storage hold device using battery for cmos memory

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5347163A (en) * 1991-02-04 1994-09-13 Sharp Kabushiki Kaisha Power supply backup device for use in portable electronic apparatus
US5650974A (en) * 1995-01-30 1997-07-22 Mitsubishi Denki Kabushiki Kaisha Semiconductor memory device and power supply control IC for use with semiconductor memory device

Similar Documents

Publication Publication Date Title
US4288865A (en) Low-power battery backup circuit for semiconductor memory
US4150425A (en) Module failure isolation circuit for paralleled inverters
WO1998050997A1 (en) Methods and apparatus for providing protection to batteries in an uninterruptible power supply
JP2003092845A (ja) 電気装置に電力を供給するシステム及び方法
US4337524A (en) Backup power circuit for biasing bit lines of a static semiconductor memory
EP0580180B1 (en) Charging circuit capable of supplying DC voltage directly to power supply circuit when battery is removed
EP0547862B1 (en) Semiconductor memory unit used as external storage
JPS60238921A (ja) メモリバツクアツプ装置
US20040012265A1 (en) System and method to control redundant power supplies selection
JPH0150303B2 (ja)
JP3331200B2 (ja) モジュール電池の保護装置及び蓄電装置
JPH02280639A (ja) 無停電電源装置
JP2563934B2 (ja) 電源装置
JPH0214311A (ja) 半導体記憶装置
JPS62250832A (ja) 電源供給装置
JPS61213909A (ja) メモリバツクアツプ装置
JPH06311668A (ja) 無停電電源装置
JPS61132048A (ja) メモリバツクアツプ装置
JP3030790B2 (ja) 電源アラーム回路
JPH05260682A (ja) 無停電電源装置
JPH0219911A (ja) 半導体デイスク装置
JP2778167B2 (ja) 無停電電源装置の保護装置
JPH0467219A (ja) 停電時における半導体記憶装置のデータ保護方式
JPS605732A (ja) 無停電電源システムの過電流保護切替回路
JPS62272830A (ja) 無停電電源装置のバツテリ−保護回路