JPS60237536A - マイクロプログラム制御デ−タ処理装置 - Google Patents
マイクロプログラム制御デ−タ処理装置Info
- Publication number
- JPS60237536A JPS60237536A JP9316084A JP9316084A JPS60237536A JP S60237536 A JPS60237536 A JP S60237536A JP 9316084 A JP9316084 A JP 9316084A JP 9316084 A JP9316084 A JP 9316084A JP S60237536 A JPS60237536 A JP S60237536A
- Authority
- JP
- Japan
- Prior art keywords
- address
- register
- return address
- return
- microinstruction
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
(技術分野)
本発明はマイクロプログラム制御データ処理装置に関す
る。
る。
(従来技術)
従来のマイクロプログラム制御データ処理装置で紘、そ
のマイクロプログラムにおいて、メインルーチンからサ
ブルーチンへ分岐し、サブルーチン処理終了後メインル
ーチンへ戻る時、戻υ番地はリターンアドレスを保持し
ているレジスタにあるアドレスであシ、戻るアドレスは
一個所に固定されている。
のマイクロプログラムにおいて、メインルーチンからサ
ブルーチンへ分岐し、サブルーチン処理終了後メインル
ーチンへ戻る時、戻υ番地はリターンアドレスを保持し
ているレジスタにあるアドレスであシ、戻るアドレスは
一個所に固定されている。
一方、サブルーチン内での処理結果に依存してそれ以後
のメインルーチンでの処理シーケンスが異なる場合が生
ずる。
のメインルーチンでの処理シーケンスが異なる場合が生
ずる。
このようなときには従来の装置では処理結果の判定材料
をサブルーチン内でレジスタまたはlフリップフロップ
またはメモリー上にセットしておき、サブルーチン処理
終了後リターンアドレスレジスタで指定されたメインル
ーチンのアドレスへ戻った後前記サブルーチン内でセッ
トされた判定材料によって分岐し、その後メインルーチ
ンの処理を開始している。
をサブルーチン内でレジスタまたはlフリップフロップ
またはメモリー上にセットしておき、サブルーチン処理
終了後リターンアドレスレジスタで指定されたメインル
ーチンのアドレスへ戻った後前記サブルーチン内でセッ
トされた判定材料によって分岐し、その後メインルーチ
ンの処理を開始している。
従ってサブルーチン処理終了後直ちにメインルーチン処
理が開始するのではなく、分岐が終了するまでメインル
ーチンでの処理が始まらず処理の高速化を阻害している
という欠点がある。
理が開始するのではなく、分岐が終了するまでメインル
ーチンでの処理が始まらず処理の高速化を阻害している
という欠点がある。
(発明の目的)
本発明の目的紘サブルーチンからメインルーチンへ戻る
とき、そのリターンアドレスを修飾する事によシ上記欠
点を解決し、メインルーチンに戻ると最初のマイクロ命
令から必要な処理を開始できるマイクロプログラム制御
データ処理装置を提供することにある。
とき、そのリターンアドレスを修飾する事によシ上記欠
点を解決し、メインルーチンに戻ると最初のマイクロ命
令から必要な処理を開始できるマイクロプログラム制御
データ処理装置を提供することにある。
(発明の構成)
本発明の装置は、複数のマイクロ命令を格納する記憶手
段と、前記記憶手段から読み出されたマイクロ命令を保
持するマイクロ命令レジスタと、マイクロ命令のサブル
ーチンへ分岐するときに前記サブルーチンからの戻シア
ドレスを保持するリターンアドレスレジスタと、サブル
ーチンから戻るとき前記リターンアドレスレジスタに保
持されているアドレスを修飾して前記記憶手段から次に
読み出すマイクロ命令のアドレスとするか前記リターン
アドレスレジスタに保持されているアドレスを修飾しな
いでそのまま前記記憶手段から次に読み出すマイクロ命
令のアドレスとするかを指示するリターンアドレス修飾
指示手段と、前記リターンアドレス修飾指示手段の指示
に従って前記リターンアドレスレジスタに保持されてい
るアドレスを修飾するリターンアドレス修飾手段とを含
んで構成される。
段と、前記記憶手段から読み出されたマイクロ命令を保
持するマイクロ命令レジスタと、マイクロ命令のサブル
ーチンへ分岐するときに前記サブルーチンからの戻シア
ドレスを保持するリターンアドレスレジスタと、サブル
ーチンから戻るとき前記リターンアドレスレジスタに保
持されているアドレスを修飾して前記記憶手段から次に
読み出すマイクロ命令のアドレスとするか前記リターン
アドレスレジスタに保持されているアドレスを修飾しな
いでそのまま前記記憶手段から次に読み出すマイクロ命
令のアドレスとするかを指示するリターンアドレス修飾
指示手段と、前記リターンアドレス修飾指示手段の指示
に従って前記リターンアドレスレジスタに保持されてい
るアドレスを修飾するリターンアドレス修飾手段とを含
んで構成される。
(実施例)
次に本発明について図面を参照して詳細に説明する。
第1図は本発明の一実施例を示すブロック図である。
第1図のマイクロフロフラノ・制御データ処理装置は、
マイクロ命令を格納する制御!!8憶装置11と、マイ
クロ命令を一時格納するマイクロ命令し・ジスタ12と
、マイクロ命令を解読し制御信号を発生するマイクロ命
令デコーダ13と、実行するマイクロ命令のアドレスを
一時格納するアドレスレジスタ14と、入力するアドレ
スデータKlを加算するプラス1回路15と、リターン
アドレスを一時格納づ゛るリターンアドレスレジスタ1
7と、リターンアドレスの修飾の挟合を衣示するりり一
ンアドレス修飾フリップンロツプ18と、リターンアド
レスを修飾するりターンアドレス修飾回路19と、入力
する3つのアドレスから指定されたアドレスを選択する
アドレスタガ択回路16とを含んで構成される。
マイクロ命令を格納する制御!!8憶装置11と、マイ
クロ命令を一時格納するマイクロ命令し・ジスタ12と
、マイクロ命令を解読し制御信号を発生するマイクロ命
令デコーダ13と、実行するマイクロ命令のアドレスを
一時格納するアドレスレジスタ14と、入力するアドレ
スデータKlを加算するプラス1回路15と、リターン
アドレスを一時格納づ゛るリターンアドレスレジスタ1
7と、リターンアドレスの修飾の挟合を衣示するりり一
ンアドレス修飾フリップンロツプ18と、リターンアド
レスを修飾するりターンアドレス修飾回路19と、入力
する3つのアドレスから指定されたアドレスを選択する
アドレスタガ択回路16とを含んで構成される。
次に本実施例の動作について説明する。
制御記憶装置llから読み出されたマイクロ命令ハ、マ
イクロ命令レジスタ12にセントされる。
イクロ命令レジスタ12にセントされる。
マイクロ命令レジスタ12にセットされたマイクロ命令
は、マイクロ命令デコーダ”13でデコードされて各マ
イクロ命令に対応した制御信号が出力される。第1図で
れマイクロ命令のデコーダ出力として、サブルーチンコ
ール命令デコード信号21とサブルーチンリターン命令
テコード信号22との2本のみが示されている。
は、マイクロ命令デコーダ”13でデコードされて各マ
イクロ命令に対応した制御信号が出力される。第1図で
れマイクロ命令のデコーダ出力として、サブルーチンコ
ール命令デコード信号21とサブルーチンリターン命令
テコード信号22との2本のみが示されている。
アドレスレジスタ14には、現在マイクロ命令レジスタ
12に保持されているマイクロ命令の制御記憶装fli
llにおりるアドレスかセットされている。
12に保持されているマイクロ命令の制御記憶装fli
llにおりるアドレスかセットされている。
アドレスレジスタ14の出力はプラス1回路15で1加
算されて、アドレス選択回路16及びIJ l−ンアド
レスレジスタ17へ入力される。
算されて、アドレス選択回路16及びIJ l−ンアド
レスレジスタ17へ入力される。
リターンアドレスレジスタ17の出力は、リターンアド
レス修飾回路19に入力される。仁こでアドレス修飾を
行なうかどうかは、リターンアドレス修飾フリップフロ
ップ18の状態による。リターンアドレス修飾フリップ
フロップ18がセットされていれけ、リターンアドレス
修飾回路19でアドレス修飾されてアドレス選択回路1
6へ入力される。リターンアドレス修飾フリップフロッ
プ18がセットされていなければ、アドレス修飾回路1
9では何らアドレス修飾が行なわれずにアドレス選択回
路16に入力される。
レス修飾回路19に入力される。仁こでアドレス修飾を
行なうかどうかは、リターンアドレス修飾フリップフロ
ップ18の状態による。リターンアドレス修飾フリップ
フロップ18がセットされていれけ、リターンアドレス
修飾回路19でアドレス修飾されてアドレス選択回路1
6へ入力される。リターンアドレス修飾フリップフロッ
プ18がセットされていなければ、アドレス修飾回路1
9では何らアドレス修飾が行なわれずにアドレス選択回
路16に入力される。
アドレス選択回路16では次に実行されるマイクロ命令
アドレスを選択し、その出力はアドレスレジスタ14と
制御記憶装置11とに入力される。
アドレスを選択し、その出力はアドレスレジスタ14と
制御記憶装置11とに入力される。
分岐やサブルーチンコール、サブルーチンリターンなど
が行なわれないとき、マイクロ命令シーケンスはアドレ
スが1つずつ増加していく。つまシアドレスレジスタ1
4の値に1が加算されたものが次のマイクロ命令アドレ
スとなって制御記憶装[11に印加されると同時にアド
レス選択回路16で選択されて、アドレスレジスタ14
にセットされる。
が行なわれないとき、マイクロ命令シーケンスはアドレ
スが1つずつ増加していく。つまシアドレスレジスタ1
4の値に1が加算されたものが次のマイクロ命令アドレ
スとなって制御記憶装[11に印加されると同時にアド
レス選択回路16で選択されて、アドレスレジスタ14
にセットされる。
さて、マイクロ命令レジスタ12にサブルーチンコール
命令が読み出されるとマイクロ命令デコーダ13でデコ
ードされてサブルーチンコール命令デコード信号21が
1にセットされ、アドレス選択回路16ではマイクロ命
令アドレスレジスタ12の出力の一部である分岐アドレ
ス信号23が選択されてアドレスレジスタ14にセット
されると同時に制御記憶装置11に印加される。サブル
ーチンコール命令は命令の一部にサブルーチンへの分岐
先のアドレスを有しておシ、これが分岐アドレス信号2
3となる。アドレスレジスタ14の出力がプラス1回路
15で加算されてリターンアドレスレジスタ17にセッ
トされるのは、サブルーチンコール命令だけである。こ
れでリターンアドレスレジスタ17にはサブルーチンコ
ール命令の次のアドレスがセットされた事になる。
命令が読み出されるとマイクロ命令デコーダ13でデコ
ードされてサブルーチンコール命令デコード信号21が
1にセットされ、アドレス選択回路16ではマイクロ命
令アドレスレジスタ12の出力の一部である分岐アドレ
ス信号23が選択されてアドレスレジスタ14にセット
されると同時に制御記憶装置11に印加される。サブル
ーチンコール命令は命令の一部にサブルーチンへの分岐
先のアドレスを有しておシ、これが分岐アドレス信号2
3となる。アドレスレジスタ14の出力がプラス1回路
15で加算されてリターンアドレスレジスタ17にセッ
トされるのは、サブルーチンコール命令だけである。こ
れでリターンアドレスレジスタ17にはサブルーチンコ
ール命令の次のアドレスがセットされた事になる。
マイクロ命令レジスタ12にサブルーチンリターン命令
が読み出されると、マイクロ命令デコーダ13でデコー
ドされてサブルーチンリターン命令デコード信号22が
セットされ、アドレス選択回路16ではリターンアドレ
ス修飾回路19の出力が選択される。
が読み出されると、マイクロ命令デコーダ13でデコー
ドされてサブルーチンリターン命令デコード信号22が
セットされ、アドレス選択回路16ではリターンアドレ
ス修飾回路19の出力が選択される。
このときリターンアドレス修飾フリップフロップ18が
セットされていれば、リターンアドレス修飾回路19で
リターンアドレスが修飾される。
セットされていれば、リターンアドレス修飾回路19で
リターンアドレスが修飾される。
修飾の方法としてはアドレスの特定のビットを反転する
方法、アドレスに一定の値を加算する方法郷がある。こ
れによってメインルーチンからサブルーチンへ分岐した
ときに、リターンアドレスレジスタ17にセットされた
リターンアドレスとは異なるアドレスに戻る事になる。
方法、アドレスに一定の値を加算する方法郷がある。こ
れによってメインルーチンからサブルーチンへ分岐した
ときに、リターンアドレスレジスタ17にセットされた
リターンアドレスとは異なるアドレスに戻る事になる。
リターンアドレス修飾ツリツブフロップ18がセットさ
れていなければ、リターンアドレスレジスタ17の出力
がそのtまアドレス選択回路16に入力され、サブルー
チンコール命令の次のアドレスのマイクロ命令アドレス
が制御記憶装置11に印加される。
れていなければ、リターンアドレスレジスタ17の出力
がそのtまアドレス選択回路16に入力され、サブルー
チンコール命令の次のアドレスのマイクロ命令アドレス
が制御記憶装置11に印加される。
リターンアドレス修飾フリップフロップ18はサブルー
チンリターンを実行するとリセットされ、サブルーチン
内でセットする必要が生じるとセットされる。セットす
る方法としてはマイクロ命令によってセットされる構成
や、エラーや例外条件をハードウェアが検出しそのハー
ドウェアがセットする構成等がとれる。
チンリターンを実行するとリセットされ、サブルーチン
内でセットする必要が生じるとセットされる。セットす
る方法としてはマイクロ命令によってセットされる構成
や、エラーや例外条件をハードウェアが検出しそのハー
ドウェアがセットする構成等がとれる。
以トのように本実施@1ではサブルーチン机理終了後は
サブルーチン処理中に修飾されたリターンアドレスを使
用することによシ、メインルーチンに戻って最初のマイ
クロ命令から必俄な処理を開始することができる。
サブルーチン処理中に修飾されたリターンアドレスを使
用することによシ、メインルーチンに戻って最初のマイ
クロ命令から必俄な処理を開始することができる。
(発明の効果)
本発明には、サブルーチンからのリターンアドレスを修
飾する回路を持つ事によりサブルーチン処理中に修飾さ
れたリターンアドレスを使用し、メインルーチンへ戻っ
た後のマイクロ命令処理を高速化できるという効果があ
る。
飾する回路を持つ事によりサブルーチン処理中に修飾さ
れたリターンアドレスを使用し、メインルーチンへ戻っ
た後のマイクロ命令処理を高速化できるという効果があ
る。
第1図は本発明の一実施例を示すブロック図である。
11・・・・・・制御記憶装置、12・・・マイクロ命
令レジスタ、13・・・・・・マイクロ命令デコーダ、
14・・・・・・アドレスレジスタ、15・・・・・プ
ラス1回路、16・・・・・・アドレス選択回路、17
・・・・・・リターンアドレスレジスタ、18・・・・
・・リターンアドレス修飾フリップフリップ、19・・
・・・・リターンアドレス修飾回路。 代理人 弁理士 内 原 晋 第1回
令レジスタ、13・・・・・・マイクロ命令デコーダ、
14・・・・・・アドレスレジスタ、15・・・・・プ
ラス1回路、16・・・・・・アドレス選択回路、17
・・・・・・リターンアドレスレジスタ、18・・・・
・・リターンアドレス修飾フリップフリップ、19・・
・・・・リターンアドレス修飾回路。 代理人 弁理士 内 原 晋 第1回
Claims (1)
- 複数のマイクロ命令を格納する記憶手段と、前記記憶手
段から読み出されたマイクロ命令を保持するマイクロ命
令レジスタと、マイクロ命令のサブルーチンへ分岐する
ときに前記サブルーチンからの戻シアドレスを保持する
リターンアドレスレジスタと、前記サブルーチンから戻
るとき前記リターンアドレスレジスタに保持されている
アドレスを修飾して前記記憶手段から次に読み出すマイ
クロ命令のアドレスとするかl前記リターンアドレスレ
ジスタに保持されているアドレスを修飾しないでそのま
ま前記記憶手段から次に読み出すマイクロ命令のアドレ
スとするかを指示するリターンアドレス修飾指示手段と
、前記リターンアドレス修飾指示手段の指示に従って前
記リターンアドレスレジスタに保持されているアドレス
を修飾するリターンアドレス修飾手段とを含むことを特
徴とするマイクロプログラム制御データ処理装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP9316084A JPS60237536A (ja) | 1984-05-10 | 1984-05-10 | マイクロプログラム制御デ−タ処理装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP9316084A JPS60237536A (ja) | 1984-05-10 | 1984-05-10 | マイクロプログラム制御デ−タ処理装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS60237536A true JPS60237536A (ja) | 1985-11-26 |
Family
ID=14074798
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP9316084A Pending JPS60237536A (ja) | 1984-05-10 | 1984-05-10 | マイクロプログラム制御デ−タ処理装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS60237536A (ja) |
-
1984
- 1984-05-10 JP JP9316084A patent/JPS60237536A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1594014A (en) | Microprogramme system with fixed jump addressing | |
US4251862A (en) | Control store organization in a microprogrammed data processing system | |
KR940003695B1 (ko) | 데이터 처리장치 | |
JP3237858B2 (ja) | 演算装置 | |
US4635188A (en) | Means for fast instruction decoding for a computer | |
JPS60237536A (ja) | マイクロプログラム制御デ−タ処理装置 | |
US5053954A (en) | Microprogram process for single cycle jump instruction execution | |
JPS6339928B2 (ja) | ||
EP0290467A1 (en) | Apparatus and method for a microprogrammed data processing system having a plurality of control stores | |
JPS63245523A (ja) | マイクロプログラム処理装置 | |
JPS6053334B2 (ja) | マイクロプログラム制御方式 | |
JP2758624B2 (ja) | マイクロプログラムの調速方式 | |
JPH03288228A (ja) | 情報処理装置 | |
KR950006585B1 (ko) | 마이크로프로그램 제어장치 및 그 제어방법 | |
JPH04251331A (ja) | 情報処理装置 | |
EP0359823A1 (en) | Method and apparatus for controlling the execution of microprogram | |
JP3117214B2 (ja) | シーケンサのマイクロプログラム制御方式 | |
JPH0133852B2 (ja) | ||
JPH01175632A (ja) | マイクロプログラム制御装置 | |
JPS6232500B2 (ja) | ||
JPH0792902A (ja) | プログラマブルコントローラ | |
JPH0239812B2 (ja) | ||
JPS62184538A (ja) | マイクロプログラム制御装置 | |
JPS6122820B2 (ja) | ||
JPS5943444A (ja) | マイクロプログラム制御方法およびその装置 |