JPS6022693Y2 - 水平出力装置 - Google Patents

水平出力装置

Info

Publication number
JPS6022693Y2
JPS6022693Y2 JP10742776U JP10742776U JPS6022693Y2 JP S6022693 Y2 JPS6022693 Y2 JP S6022693Y2 JP 10742776 U JP10742776 U JP 10742776U JP 10742776 U JP10742776 U JP 10742776U JP S6022693 Y2 JPS6022693 Y2 JP S6022693Y2
Authority
JP
Japan
Prior art keywords
circuit
voltage
transistor
capacitor
horizontal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP10742776U
Other languages
English (en)
Other versions
JPS5325235U (ja
Inventor
正弘 竹下
富 吉見
Original Assignee
松下電器産業株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 松下電器産業株式会社 filed Critical 松下電器産業株式会社
Priority to JP10742776U priority Critical patent/JPS6022693Y2/ja
Publication of JPS5325235U publication Critical patent/JPS5325235U/ja
Application granted granted Critical
Publication of JPS6022693Y2 publication Critical patent/JPS6022693Y2/ja
Expired legal-status Critical Current

Links

Landscapes

  • Details Of Television Scanning (AREA)

Description

【考案の詳細な説明】 本考案はテレビジョン受像機の水平出力装置に関するも
のである。
従来の水平出力装置の回路例を第3図に示す。
この回路は第1図に示される並列方式のスイッチングレ
ギュレータと第2図に示される水平偏向回路を一体化し
たものであり、いずれも公知のものである。
第1図のスイッチングレギュレータには入力としてVi
なる直流電圧が加えられる。
これは脈流であってもよい。
この直流電圧はコンバータトランス1の一次巻線2とス
イッチング素子としてのトランジスタ3との直列回路の
両端に加えられる。
コンバータトランス1の二次巻線4の一端は接地され、
他端はフライホイールダイオード5のアノードに接続さ
れている。
フライホイールダイオード5のカソードとアース間には
平滑コンデンサ6が接続されている。
7は負荷であり、出力としてVoなる直流電圧が生じる
トランジスタ3のベースには図示のような矩形波が加え
られ、トランジスタ3はスイッチング動作をする。
トランジスタ3のオン時に一次巻線2にエネルギーが蓄
えられ、オフ時にこのエネルギーは二次巻線4よりダイ
オード5を介してコンデンサ6を充電し、負荷7に電圧
を与える。
ここでViの変化あるいは負荷の変化を検出して、検出
電圧でトランジスタ3のベースに加える波形を制御して
トランジスタ3のオンオフ期間を制御すれば出力電圧V
oを安定化することができる。
第2図の水平偏向回路は入力としてVoが加えられ偏向
コイル8に所定の偏向電流を流すべく動作する。
一方、陰極線管のアノード電圧としての高圧はフライバ
ックトランス9の二次巻線10より与えられ、フライバ
ックパルスを整流することによって得られる。
一次巻線11はACカットのチョークトランスとして動
作する。
第3図の回路は第1図の回路と第2図の回路を組合せた
ものであり、第1図のViと同じ非安定の直流電圧がコ
ンバータートランス16の一次巻線18に加えられる。
スイッチング素子としてのトランジスタ17のベースに
矩形波が加えられ、オン時には一次巻線18にエネルギ
ーが蓄えられ、オフ時に二次巻線19より偏向回路にダ
イオード30を介してエネルギーが供給される。
水平偏向回路は第2図と同様の動作をする。
ダイオード21は偏向電流の後半をトランジスタ17に
流してやるものである。
この結果コンバータトランス16の巻線には第4図に示
す波形が生じる。
定常状態で25なる波形がコンバータートランス16の
一次巻線18に生じているとして、Viが増大した場合
波形は26の如くなり、又減少した場合は27の如くな
る。
13はダンパーダイオード、14は共振コンデンサ、8
は偏向コイル、15は5字補正コンデンサ、24は直流
カットコンデンサ、9はフライバックトランス、10は
二次巻線、11は一次巻線、22は低圧巻線、23は低
圧整流用ダイオード、29は高圧整流ダイオードであり
、トランジスタ12以外の第2図相当部分は同一番号を
付しておく。
また第4図すはフライバックトランス9より得られるフ
ライバックパルスである。
この回路をテレビジョン受像機の回路として用いたもの
を第5図に示す。
第3図と同一物は同一番号を付して説明を省略する。
ブロックIは交流電源より直流電圧Viを得るための整
流平滑回路であり、ブリッジ型整流回路31と、抵抗3
2、コンデンサ33よりなる平滑回路により構成されて
いる。
ブロック■は第3図の偏向出力回路、ブロック■はパル
ス幅制御回路である。
ブロック■はブロック■の出力パルス電圧を増幅し、偏
向出力トランジスタ17のベース電流を供給する水平ド
ライブ回路である。
この水平ドライブ回路はドライブトランジスタ49と、
一次巻線51と二次巻線53とを持つドライブトランス
52とコンデンサ50と抵抗54より構成され、ドライ
ブトランス52の二次巻線よりトランジスタ17のベー
スに信号が供給される。
パルス幅制御回路■は水平AFC発振回路37が設けら
れ、この出力はコンデンサ38を介してトランジスタ3
9のベースに加えられている。
このトランジスタ39のコレクタは抵抗44を介して接
地されるとともにコンデンサ45を介してドライブトラ
ンジスタ49のベースに接続されている。
上記トランジスタ39のベースには抵抗43を介してト
ランジスタ42のコレクタが接続され、このトランジス
タ42のエミッタはツェナーダイオード41を介して接
地され、ベースは可変抵抗47の可動端子に接続されて
いる。
この可変抵抗47の一端は抵抗48を介して接地され、
他端は抵抗48を介して上記ブロック■のコンデンサ2
4に接続されている。
ブロックIの直流電圧を抵抗34を介してツェナーダイ
オード35とコンデンサ36の並列回路に加え、得られ
た電圧を上記発振回路37、トランジスタ39、抵抗4
0を介してツェナーダイオード41に加えている。
第6図a、 b、 C,d、 eは第5図の各部の波形
を示す。
第5図はa、b、C,d、eを付し、第6図の波形a、
b、 C,a、 eがその場所に生じることを示して
おく。
水平発振回路37の出力波形(第6図a)はコンデンサ
38と抵抗43とトランジスタ42で微分され、第6図
すに示す三角波となってトランジスタ39のベースに加
えられる。
こは微分の量はトランジスタ42の内部インピーダンス
で変化し、点線のようにもなる。
この内部インピーダンスはトランジスタ42のベース電
圧すなわち、コンデンサ24の電圧Voによって決定さ
れる。
出力電圧Voが増加するとトランジスタ42の内部イン
ピーダンスが減少し、微分時定数が小さくなり、トラン
ジスタ39のコレクタに生ずるパルス電圧は第6図Cの
実線から点線のようにパルス幅が増加する。
この波形はトランジスタ49で反転増幅され、dに示す
パルス電圧となり、トランジスタ17のベースにはeに
示すパルス電圧が加わる。
この結果、トランジスタ17の導通期間が短かくなり、
トランス16に蓄積されるエネルギーが減少し、出力電
圧Voは低下して、一定値に安定化される。
第5図の回路においてパルス幅制御回路■、水平ドライ
ブ回路■およびフライバックトランス9の2次側を非接
地とし、整流平滑回路11フライバツクトランス9の2
次側を除く偏向出力回路■のみを接地することが要望さ
れており、また、負荷回路にショートが起った場合、コ
ンデンサ24の電圧が低下するので、スイッチングレギ
ュレータ作用によりこの電圧を増加させようとして出力
トランジスタ17のオン期間が増大し、大電流がトラン
ジスタ17に流れてトランジスタ17が破壊されること
になる。
本考案は上記の要望を満すとともに出力トランジスタを
保護しようとするものであり、以下本考案の実施例につ
いて図面とともに説明する。
第7図にその一実施例であり、第5図と同一部分は同一
番号を付して説明を省略する。
第7図において、パルス幅制御回路■、水平ドライブ回
路■およびフライバックトランス9の2次側を非接地し
、整流平滑回路11フライバツクトランス9の2次側を
除く偏向出力回路■のみを接地する。
このために、交流電源電圧が1次側に加えられたトラン
ス55を設け、第1の2次巻線56を設け、この巻線5
6の出力をダイオード57で整流し、コンデンサ58で
平滑し、ダイオード59を介して水平AFC発振回路3
7の電源回路、トランジスタ39のコレクタ、抵抗40
に加える。
また、電源トランス56の第2の2次巻線60の出力を
ダイオード61.62で全波整流し、コンデンサ63で
平滑し、ダイオード64、巻線51を介してドライブト
ランジスタ49のコレクタに加える。
フライバックトランス9の巻線22に接続されたダイオ
ードの出力電圧をコンデンサ65で平滑し、得られた直
流電圧を他の回路の電源電圧として使用するとともに抵
抗46に加え、また水平AFC回路37、トランジスタ
39、抵抗40にも加える。
第5図ではコンデンサ24の電圧Voを抵抗46に加え
たが、ダイオード23の出力を平滑した電EEVOに相
当する電圧となるので同様に動作する。
また、フライバックトランス9゜に巻線66を設け、こ
の巻線の出力をダイオード67で整流し、コンデンサ7
4で平滑し、得られた直流電圧を巻線51を介してトラ
ンジスタ49のコレクタに加える。
このように構成することにより非接地、接地の回路を構
成することができる。
電源スィッチを投入したときには、ダイオード59.6
4を通して電源電圧が加えられて回路が始動し、回路が
動作するとダイオード23,67を通して安定化された
電圧が電源電圧として加えられることになる。
この回路において、ダイオード23の出力電圧のリップ
ル成分を少なくするために帰還ループの利得を向上させ
ることが考えられるが利得を大きくすると回路が発振を
起す可能性がある。
そこでコンデンサ63に得られたリップル成分を抵抗6
9を介して抵抗47と48との接続点に加えて、リップ
ル成分の帰還量を多くして出力電圧の安定化をはかつて
いる。
コンデンサ68のアース側端子をダイオード23とコン
デンサ65の接続点に接続し、(コンデンサ65のアー
ス側端子に接続してもよい。
)、コンデンサ65のアース側端子を抵抗70を介して
接地するとともにサイリスタ71のカソードに接続する
サイリスタ71のアノードはドライブトランジスタ49
のベース回路に接続され、カソードは抵抗72を介して
接地され、ゲートも抵抗73を介して接地されている。
通常動作時にはサイリスタ71はカットオフ状態にあっ
てサイリスタ71は回路動作に全く影響を与えない。
ところが、ダイオード23.67の負荷回路がショート
すると、カソードに供給される負電圧が太き(なってサ
イリスタ71が導通し、駆動トランジスタ49をカット
オフ状態とし、この結果水平出力トランジスタ17もカ
ットオフ状態となる。
このようにして、負荷がショートすると水平出力トラン
ジスタ17がカットオフとなって水平出力トランジスタ
17に大電流が流れないようにし、水平出力トランジス
タ17の破壊を防止するものである。
上記サイリスタ71の代りに他のスイッチング回路を用
いてもよく、負荷が一度ショートすると導通した状態を
保持するものであればよい。
以上のように、本考案によれば、スイッチングレギュレ
ータと水平偏向回路を一体化した回路において、整流平
滑回路、フライバックトランスの2次側を除いた水平出
力回路を接地回路に、水平ドライブ回路およびパルス巾
制御回路を非接地回路に構成しておのおの分離すること
ができ、かつ負荷ショート時にこれを検出して水平駆動
トランジスタをカットオフすることにより、水平出力ト
ランジスタの破壊を防止することができ、そしてこの保
護回路も非接地回路内で構成できるため、回路を簡単に
構成できるものである。
【図面の簡単な説明】
第1図、第2図はそれぞれ従来の電源回路および水平出
力回路の回路図、第3図は第1図の回路と第2図の回路
を合皮した装置の回路図、第4図a、 bは同装置説明
のための波形図、第5図は同装置を用いたテレビジョン
受像機の水平出力装置の回路図、第6図at b? C
9d9 eは同装置説明のための波形図、第7図は本考
案の一実施例における水平出力装置の回路図である。 ■・・・・・・整流平滑回路、■・・・・・・偏向出力
回路、■・・・・・・水平ドライブ回路、■・・・・・
・パルス幅制御回路、16・・・・・・コンバータトラ
ンス、17・・・・・・水平出力トランジスタ、9・・
・・・・フライバックトランス、24・・・・・・コン
デンサ、49・・・・・・駆動トランジスタ、24,6
7・・・・・・整流用ダイオード、65゜68・・・・
・・平滑コンデンサ、70・・・・・・抵抗、71・・
・・・・サイリスタ。

Claims (1)

    【実用新案登録請求の範囲】
  1. 交流電源電圧を整流平滑する整流平滑回路と、この整流
    平滑回路の出力電圧がコンバータトランスの一次巻線を
    介して出力電極に加えられる水平出力トランジスタなら
    びにフライバックトランスの一次巻線に接続された直流
    カットコンデンサを備え、上記水平出力トランジスタが
    カットオフしたときに上記コンバータトランスの二次巻
    線から上記フライバックトランスの一次巻線を介して上
    記直流カットコンデンサを充電するように構威した水平
    出力回路と、上記水平出力トランジスタを駆動する信号
    を出力する水平駆動トランジスタを有する水平ドライブ
    回路を設け、上記フライバックトランスの二次側に設け
    た巻線に整流用コンデンサと平滑用コンデンサよりなる
    第2の整流平滑回路を構威し、上記直流カットコンデン
    サの電圧変化に相当する電圧を上記第2の整流平滑回路
    より検出し、この検出電圧にて上記水平駆動トランジス
    タのベースに加えられるパルス信号のパルス幅を制御す
    るパルス巾制御回路を設け、上記交流電源電圧が一次側
    に加えられる電源トランスを設け、この電源トランスの
    二次側より出力される整流平滑電圧を逆流防止用ダイオ
    ードを介して上記水平ドライブ回路およびパルス巾制御
    回路に加えように構威し、かつ上記フライバックトラン
    スの二次側の第2の整流平滑回路より得られる整流平滑
    電圧を上記水平ドライブ回路およびパルス巾制御回路に
    加えるようにして電源投入時は上記電源トランス側で得
    られた整流平滑電圧を、定常動作時には上記フライバッ
    クトランス側の第2の整流平滑回路より得られた整流平
    滑電圧を電源電圧として上記水平ドライブ回路およびパ
    ルス巾制御回路に加えるようにするとともに、上記第2
    の整流平滑回路のコンデンサのアース側端子とアース間
    に抵抗を接続し、上記水平駆動トランジスタのベース回
    路とアース間にスイッチング素子を接続し、上記抵抗の
    両端の電圧にて上記スイッチング素子のオン・オフを制
    御するようにした水平出力装置。
JP10742776U 1976-08-10 1976-08-10 水平出力装置 Expired JPS6022693Y2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10742776U JPS6022693Y2 (ja) 1976-08-10 1976-08-10 水平出力装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10742776U JPS6022693Y2 (ja) 1976-08-10 1976-08-10 水平出力装置

Publications (2)

Publication Number Publication Date
JPS5325235U JPS5325235U (ja) 1978-03-03
JPS6022693Y2 true JPS6022693Y2 (ja) 1985-07-05

Family

ID=28717463

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10742776U Expired JPS6022693Y2 (ja) 1976-08-10 1976-08-10 水平出力装置

Country Status (1)

Country Link
JP (1) JPS6022693Y2 (ja)

Also Published As

Publication number Publication date
JPS5325235U (ja) 1978-03-03

Similar Documents

Publication Publication Date Title
JPS6024664B2 (ja) スイツチング形電源回路
JPS6022693Y2 (ja) 水平出力装置
JPH0681498B2 (ja) スナバ回路
JPS6031325Y2 (ja) 水平出力装置
JPS644307Y2 (ja)
JP3171068B2 (ja) スイッチング電源
JPH0435937Y2 (ja)
JPS5910842Y2 (ja) テレビジヨン受像機
JPS5855703Y2 (ja) 水平発振開始用電源装置
JPH0537666Y2 (ja)
JPS6135564B2 (ja)
JPH09182425A (ja) Dc−dcコンバータ
JPH0635670Y2 (ja) 可飽和リアクトルを含む整流回路
JP3469510B2 (ja) 自励式スイッチング電源回路
JPH066674Y2 (ja) 自励型コンバ−タの過電流保護回路
JPS6053505B2 (ja) 水平出力装置
JPS6238951B2 (ja)
JPH0713431Y2 (ja) 電源回路
JPS5935540B2 (ja) 水平偏向装置
JPH0214315Y2 (ja)
JPH019270Y2 (ja)
JPH089644A (ja) スイッチングレギュレータ
JPH0315260Y2 (ja)
JPS6223270Y2 (ja)
JPS585432Y2 (ja) Dc−dcコンバ−タ