JPS60201785A - クランプ回路 - Google Patents

クランプ回路

Info

Publication number
JPS60201785A
JPS60201785A JP59057919A JP5791984A JPS60201785A JP S60201785 A JPS60201785 A JP S60201785A JP 59057919 A JP59057919 A JP 59057919A JP 5791984 A JP5791984 A JP 5791984A JP S60201785 A JPS60201785 A JP S60201785A
Authority
JP
Japan
Prior art keywords
circuit
primary color
voltage drop
input terminal
equal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP59057919A
Other languages
English (en)
Other versions
JPH0795846B2 (ja
Inventor
Maki Ikeda
眞樹 池田
Shigeru Kagawa
香川 茂
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, Nippon Electric Co Ltd filed Critical NEC Corp
Priority to JP59057919A priority Critical patent/JPH0795846B2/ja
Publication of JPS60201785A publication Critical patent/JPS60201785A/ja
Publication of JPH0795846B2 publication Critical patent/JPH0795846B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/025Systems for the transmission of digital non-picture data, e.g. of text during the active part of a television frame
    • H04N7/035Circuits for the digital non-picture data signal, e.g. for slicing of the data signal, for regeneration of the data-clock signal, for error detection or correction of the data signal

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Picture Signal Circuits (AREA)
  • Television Systems (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (発明の技術分野) 本発明はテレビ信号のクランプ回路に関するもので、特
に文字多重放送を受信するテレビ受像機に接続される文
字多重インターフェイスにおけるペデスタルクランプ回
路に関するものである。
(従来技術) まず、第1図を用いて文字多重インターフェイスの簡単
な説明を行う。1はクロマ拳ビデオ信号処理回路、2は
輝度制御信号入力端子、3はテレビの原色信号入力端子
、4はシャドウコントロール回路(利得制御回路)、5
は増幅回路、6は切換回路、7はシャドウパルス入力端
子、8は文字多重信号入力端子% 9は切換パルス入力
端子、10はコンデンサ、11は文字多重デコーダー、
12は出力端子である。
原色信号はブライトコントロール2により設定された直
流電位でクロマ・ビデオ信号処理回路から出力され、入
力端子3を通り、シャドウコントロール回路4に入力さ
れる。シャドウコントロール回路4は、通常のテレビ放
送の画面に文字多重放送の画面を重ね合わせて映した場
合に、文字多重放送の画面を見やすくするために、通常
のテレビ放送の信号を減衰させるもので、文字多重デコ
ーダー11からのシャドウパルスが入力されたときのみ
原色信号を減衰させる。
原色信号はシャドウコントロール回路4を通った後、切
換回路6に入力される。文字多重信号はコンデンサ10
を介して入力端子8に入力され、テレビの原色信号とレ
ベルを合わせるための増幅回路5を通り、切換回路6に
入力される。切換回路6は文字多重デコーダからの切換
パルスにより原色信号と文字多重信号のどちらかを出力
端子12に出力する。
以上のように、文字多重インターフェイスは信号処理を
行うが原色信号と文字多重信号を切り換えた特にその動
作点が違っていると画面の明るさが変わり見づらくなっ
てし味う。したがって原色信号と文字多重信号のペデス
タルレベルをそろえる必要があり、またシャドウコント
ロール回路4が動作した場合にもペデスタルレベルが変
動しないようにしなければならない。よって第1図では
省略したがクランプ回路が必要となる。
第2図にクランプ回路も含めた従来例を示す。
第1図と同一の部分は同一の参照符号をつけて出す。原
色信号入力端子3から出力での極性を合わせるための反
転回路13を通りトランジスタ15のベースに接続され
る。トランジスタ15ト16のベースにはクランプ回路
14が接続され、トランジスタ16のベースは外部端子
38に接続されコンデンサ40を介して接地される。ト
ランジスタ15と16のエミ、りはそれぞれ抵抗17.
18を介して接地され、双差動接続されたトランジスタ
20〜23の共通エミッタの一方(20,21’)がト
ランジスタ15のコレクタに接続され、他方(22,2
3)がトランジスタ16のコレクタに接続される。トラ
ンジスタ20と23のコレクタは共通接続され、抵抗2
5を介して電源26に、また抵抗24を介してトランジ
スタ21のコレクタに接続されており、トランジスタ2
2のコレクタは電源26に接続される。シャドウパルス
入力端子7には波形整形回路19が接続され、波形整形
回路19からトランジスタ20.23の共通ベースとト
ランジスタ21.22の共通ベースにそれぞれ接続され
る。文字多重入力端子8にはコレクタが電源26に接続
されたトランジスタ30のベースとクランプ回路36が
接続され、クランプ回路36の他端はバイアス源37と
トランジスタ29のベースに接続される。トランジスタ
29のエミッタはトランジスタ32のコレクタに、トラ
ンジスタ30のエミッタはトランジスタ33のコレクタ
に接続され、トランジスタ29と30のエミッタは抵抗
31により接続される。トランジスタ32゜33のエミ
ッタは抵抗34.35を介してそれぞれ接地される。
トランジスタ29のコレクタは抵抗28を介して電源2
6に接続されており、トランジスタ21のコレクタと共
にそれぞれ比較回路27と切換回路6に接続される。比
較回路27の出力は外部端子39とトランジスタ32.
33のベースに接続され、外部端子39はコンデンサ4
1を介して接地される。42はゲートパルス入力端子で
比較回路27クランプ回路14.36にそれぞれ接続さ
れている。
次に第2図の動作を説明する。
入力端子3から入力された原色信号は反転回路により極
性が反転した後、トランジスタ15のベースに入力され
る。クランプ回路14はゲートパルス入力期間のみ動作
し、入力された原色信号のペデスタルレベルを外付のコ
ンデンサ40に充電し。
トランジスタ15と16のベース電位をそろえる。
−例として、抵抗17と18の抵抗値を等しくし、抵抗
24.25の抵抗値をその半分にしてあく。
シャドウパルスが入力されていない場合には、トランジ
スタ20.23のベース電位に比べてトランジスタ21
.22のベース電位の方が高いため、トランジスタ20
.23は導通せず、トランジスタ21.22が導通する
。このため、トランジスタ15を流れる電流がトランジ
スタ21を通り負荷抵抗24.25に流れる。したかっ
てシャドウ回路4は利得″′1”の反転増幅器として動
作する。
次にシャドウパルスが入力された場合、波形整形回路1
9の出力が反転し、トランジスタ21゜22が導通せず
、トランジスタ20.23が導通するため、トランジス
タ15を流れる電流がトランジスタ20を通して負荷抵
抗25に流れる。したがってシャドウ回路の出力におい
て原色信号はしに減衰する。また負荷抵抗25にはトラ
ンジスタ23を通しトランジスタ16に流れる電流が流
れるためシャドウコントロール動作時にも出力の動作点
が変わらない。
文字多重信号はコンデンサ10を介してトランジスタ3
0のベースに入力されており、クランプ回路36は、ゲ
ートパルス入力期間バイアス源37の電位をコンデンサ
lOに蓄積し、トランジスタ29と30のベース電位を
そろえているため文字多重信号は抵抗28と31によっ
て決まる利得倍され増幅器5より出力される。シャドウ
コントロール回路4と増幅器5の出力は比較回路27に
入力されており、−比較回路27はゲートパルス入力期
間動作し、その出力をコンデンサ41に充電し、トラン
ジスタ32.33のベースに帰還をかけ、原色信号のペ
デスタル電位に文字多重信号のペデスタル電位をあわせ
ている。したがって原色信号と文字多重信号は動作点と
レベルをあわせて切換回路6に入力される。
以上のように、第2図に示す従来例ではシャドウコント
ロールが動作した時に出力の動作点が変化しないように
する補正電圧を作るためのクランプ回路14と原色信号
と文字多重信号のペデスタル電位をそろえるための比較
回路27を含む帰還ループと増幅器5のバイアスを作る
ためのクランプ回路36の3つの回路と2ピンの外部端
子(38゜39)とが必要となってくる。したがって、
従来例では回路の複雑化に伴い、クランプ回路自体での
誤差による動作点のずれも増え、また素子数の増加によ
り電流も増えピンも増加するという欠点がある。
(発明の目的) 本発明の目的は、以上の欠点をなくし半導体集積化に適
したクランプ回路を提供するものである。
(発明のI7ケ成) 本発明によれば%原色信号を一方の電流、源トランジス
タに加えてシャドーパルスで切換える収差゛ 動増幅器
の他方の電流隙トランジスターこ、クランプされた文字
を生信号を出力する差動増幅器の出力と双差動増幅器の
出力との比較結果を差動増幅器の電流源トランジスタと
ともに加えるクランプ回路を得る。
(発明の実施例) 次に、図面を参照して本発明をより詳細に説明する。
本発明による一実施例を第3図に示す。第2図と同一の
部分は同一の参照符号をつけて説明は省略する。入力端
子から受ける原色信号を反転する反転回路13の出力を
トランジスタ15のベースに、比較回路27の出力をト
ランジスタ32.33と16のベースに接続している。
クランプ回路14およびそのコンデンサ40は必要がな
くなっている。
次に、第3図の動作の説明を行う。説明を簡単にするた
め抵抗17,18,28,34.35を同一の抵抗値、
抵抗24.25をその半分の抵抗値とする。
シャドウパルスが入力端子7から入力されてない場合、
第2図の場合と同様にトランジスタ21゜22が導通し
、抵抗17の電圧降下と抵抗24と25とを合わせた電
圧降下が等しく、シャドウコントロール回路4は利得@
1”の反転増幅器となる。
また比較回路27はゲートパルスにより動作し、抵抗2
4と25を合わせた電圧降下と抵抗28の宵、圧降下を
等しくするようにコンデンサ41に電。
荷を充電する。また、クランプ回路36により。
トランジスタ29と30のベース電位が等しいため、抵
抗28と抵抗34,35及び18の電圧降下が等しくな
る。したがって、トランジスタ15と16に流れる電流
が等しくなり、シャドウパルスか入力された場合でも利
得は半分になるが、シャドウコントロール回路4の出力
の動作点は変化せず、原色信号と文字多重信号のペデス
タルレベルとを等しくすることができる。
したがって、上述したような構成をとれば外部端子を1
ピンへらすことができ回路の単純化によりクランプ回路
の誤差による動作点のずれを低減でき、素子数及び回路
電流もへらすことができる。
以上、本発明によればシャドウコントロール時にも原色
信号の動作点が変化せず原色信号と文字多重信号のペデ
スタルレベルを等しくでき、回路素子数も少ない半導体
集積回路に好適なりランプ回路を提供できる。
【図面の簡単な説明】
第1図は文字多重インターフェイスを説明する簡単なブ
ロック図、第2図はりランプ回路の従来例を示す回路図
、第3図は本発明による一実施例を示す回路図である。 1・・・・・・クロマ・ビデオ信号処理回路、2・・・
・・・輝度制御信号入力端子、3・・・・・・原色信号
入力端子、4・・・・・・シャドウコントロール回路、
5・・・・・・増幅回路、6・・・・・・切換回路、7
・・・・・・ツヤドウパルス入力端子、8・・・・・・
文字多重信号入力端子、9・・・・・・切換パルス入力
端子、11・・・・・・文字多重デコーダー、12・・
・・・・出力端子、13・・・・・・反転回路、14,
36・・・・・・クランプ回路、19・・・・・・波形
整形回路、27・・・・・・比較回路、15,16,2
0,21,22,23,29,30゜32.33・・団
・トランジスタ、17,18,24,25゜28.31
,34.35−川・・抵抗、10,40,41・旧・・
:+ンテンサ% 26・・・・・・電源、37・・・・
・・バイアス源、38.39・・・・・・外部端子、4
2・・団・ゲートパルス入力端子。

Claims (1)

    【特許請求の範囲】
  1. 第1の入力端子と原色信号を受ける第2の入力端子とを
    有し、これら第1および第2の入力端子からの信号をシ
    ャドーパルスで切り換える第1の切換回路と、一方の入
    力端子がバイアスされ、他方の入力端子に文字多重信号
    を受ける差動増幅器と、文字多重信号をクランプするク
    ランプ回路と、前記第1の切換回路の出力と前記差動増
    幅器の出力とを切り換える第2の切換回路と、前記第1
    の切換回路の出力と前記差動増幅器の出力とを比較し、
    その出力を前記第1の入力端子および前記差動増幅器の
    電流源トランジスタのベースとに供給する比較回路とを
    含むことを特徴とするクランプ回路。
JP59057919A 1984-03-26 1984-03-26 クランプ回路 Expired - Lifetime JPH0795846B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59057919A JPH0795846B2 (ja) 1984-03-26 1984-03-26 クランプ回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59057919A JPH0795846B2 (ja) 1984-03-26 1984-03-26 クランプ回路

Publications (2)

Publication Number Publication Date
JPS60201785A true JPS60201785A (ja) 1985-10-12
JPH0795846B2 JPH0795846B2 (ja) 1995-10-11

Family

ID=13069403

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59057919A Expired - Lifetime JPH0795846B2 (ja) 1984-03-26 1984-03-26 クランプ回路

Country Status (1)

Country Link
JP (1) JPH0795846B2 (ja)

Also Published As

Publication number Publication date
JPH0795846B2 (ja) 1995-10-11

Similar Documents

Publication Publication Date Title
US3909738A (en) Amplifier device
JPH0532948B2 (ja)
EP0074081B1 (en) Signal processing unit
US4275417A (en) Aperture correction signal processing circuit
JPS60201785A (ja) クランプ回路
US4502079A (en) Signal sampling network with reduced offset error
US3534168A (en) Gamma-correction circuit
JPH07105899B2 (ja) デジタル・ビデオ信号処理装置
US4346400A (en) Matrix circuits
US5148055A (en) Holding circuit for providing a large time constant by using a base current to charge the capacitor
JP2973910B2 (ja) 信号のコアリング閾値を調整する回路
US4278954A (en) Suppressed carrier modulator using differential amplifier
US5448188A (en) Signal processing device for providing a signal corresponding to an input signal and for providing a signal which does not correspond to the input signal
KR100244668B1 (ko) 컬러 텔레비젼 장치에서의 색차신호 매트릭스 및 버퍼회로
GB2135847A (en) Amplifier arrangement
CA2055858C (en) Holding circuit
JPH1041750A (ja) 利得制御周波数変換回路
JPS6336715B2 (ja)
JPH0139014Y2 (ja)
JPH0325050B2 (ja)
JPH0410767B2 (ja)
JPS6352515B2 (ja)
JPH0832989A (ja) レベルシフト回路
JPH0518307B2 (ja)
JPH0491593A (ja) 外部rgb出力回路