JPS601660A - ダビングプロテクト装置 - Google Patents

ダビングプロテクト装置

Info

Publication number
JPS601660A
JPS601660A JP10964783A JP10964783A JPS601660A JP S601660 A JPS601660 A JP S601660A JP 10964783 A JP10964783 A JP 10964783A JP 10964783 A JP10964783 A JP 10964783A JP S601660 A JPS601660 A JP S601660A
Authority
JP
Japan
Prior art keywords
signal
pcm
digital
data
dubbing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP10964783A
Other languages
English (en)
Inventor
Mitsunori Adachi
足達 満則
Teruo Furukawa
輝雄 古川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP10964783A priority Critical patent/JPS601660A/ja
Publication of JPS601660A publication Critical patent/JPS601660A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/00086Circuits for prevention of unauthorised reproduction or copying, e.g. piracy
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10527Audio or video recording; Data buffering arrangements

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 この発明はダビングプロテクト装置に関し、さらに詳し
くはPCM化されたオーディオ信号を記録再生する場合
に、オーディオ信号をA 、/ D変換して得られるデ
ィジタルデータ以外のデータを、PCMデータの記録再
生データ中に記録再生することが可能に設計されたVT
Rにおいて、オーディオPCMディジタルデータのダビ
ングを防止する装置に関するものである。
この種のVTRは映像信号とオーディオ信号をPCM符
号化し、時分割方式で同一のヘッドを用い′T:lia
録再生する機能を持つように構成されている。
まず第1図ないし第3図を用いてこのようなVTRで記
録再生することができるオーディオPCMディジタル信
号の形式を説明する。
ビデオ信号V+は第1図(イ)に示す垂直周波数信号(
NTSG=’30Hzンの極性により、各極性に応じて
第1図(ハ)に示すv1領域と第1図(ニ)に示すVi
領領域分離され、2つの回転ヘッドで記録再生される。
一方オーディオPCM信号は、フィールド時間(1/6
0秒)単位でA/DTl!換され、標準化された所定の
方式で誤り訂正符号、誤り検査符号が加えられて、第1
図(ロ)に示すように垂直周波数信号の極性反転に同期
するゲート区間Gl (以下PCMゲートと称する)に
時間軸圧縮され、第1図(ハ)および(ニ)に示すよう
に各ビデオ信号v1領域に先行するオーディオ信号のた
めのAu領域に各ヘーツドで記録される。再生時におい
ては、Au領域に記録されたPCM信号のみについて考
察すると、第1図(ロ)に示したPCMゲート区間G1
に間欠的にデータが再生され、以後誤り検出、誤り訂正
などが行なわれ、D/A変換されて元のオーディオ信号
となる。
第1図(ハ〉および(ニ)に示したAu領域のPCMデ
ータの内容を示したものが第2図である。
各Au領域の始めには再生データを復調するために必要
なプリアンプルデータpreが設けられ、再生PLL 
(Phas 1ocked LOOI) )がZ(D期
間にロックする。次いで(F−0)〜(F〜131)と
して示す132個のフレームデータが設けられている。
各フレームデータ(F−0)〜(F−131>は第2図
(へ)に示す構成をとる。すなわちまず3ビツトのフレ
ーム同期信号SYがあり、次にフレームアドレスデータ
Add(n>(但しn=o〜131)があり、このアド
レス値△dd(n>はフレームデータ(F−0)〜(F
−131)に対応してO〜131まで順次更新される。
前記アドレス値Δdd(n)に続いて80ビツト長(7
) 固定mデータDa (n 、 O) 〜Da (n
 、 9)(但しn=o〜131)があり、次に前記フ
レーム同期信号および各データを含めた16ビツトの誤
り検査符号(CRC−1−ド、 Cyclic Red
undancy Checkコード)が付加されている
。前記固定長データDa (n 、 O) 〜Da (
n 、 9)は8ビツトの基本ワードデータが8個と2
種類の誤り訂正符@P、Qパリティ(各8ビツト)が挿
入されており、このP、Qパリティは他のフレームデー
タを含めた誤り訂正を行なうことができる。
なお第3図は、PCMゲート区間Qiに設定された各A
u領域全体のPCMデータを、理解を容易にするためフ
レーム単位に2次元表示したデータマツプである。各フ
レームに対して、上述のデータフォーマットが施され、
さらにこの中のたとえば、固定長データDa(51n>
およびDa (0゜n>(各n=o 〜131)はPお
よびQパリティとして設定され、このPおよびQパリテ
ィは十数フレームごと離れた8個または9個、のワード
データの誤りを訂正することができる。
ところで前記データマツプで表わした固定長データのう
ち、Da (0,1>、Da (1,1>。
Da (49,1)、Da (45,1)およヒDa(
88,1>の5ワードはVTRを操作するユーザに開放
されており、ユーザが自由に用いることができるユーザ
ワードとなっている。また固定長データDa (8−9
,1)は機器のコントロールに使用され、その他の固定
長データはすべてオーディオ信号をA/D変換したディ
ジタルデータのために用いられる。
上述のような内容からなるオーディオPCMデータがV
TRを利用して記録再生されるが、次にこのような従来
装置におけるディジタルダビング信号を得るための要部
回路を第4図のブロック図を用いて説明する。同図にお
いて、オーディオ信号をPCM化して処理するためにV
TR1にPCMオーディオアダプタ2が接続される。こ
のアダプタ2はVTR1から出力された再生信号に対し
て復号器3.誤り訂正回路4およびD/A変換器5を順
次接続して構成され、ディジタルダビングのための出力
信号は前記誤り訂正回路4の出力端に設けられた端子6
から引出され、D/Δ変換される以前の信号がPCMオ
ーディオディジタルダビング信号として導出される。す
なわちVTR1のヘッドから得られる再生信号は変調さ
れているため、まず復号器3を通すことによってディジ
タルデータに復号され、続いて誤り訂正回路4で誤り訂
正される。誤り訂正された信号はD/A変換器5に入力
されてアナログ信号に変換されるとともに、PCMオー
ディオディジタルダビング端子6に出力され、ダビング
動作に供されていた。
上述のように従来のVTRアダプタ方式におけるPCM
記録再生は、ディジタルダビング出力として、D/A変
換器5への入力となるディジタル信号をそのままディジ
タルダビング端子6に導出する構成をとっている。その
ためVTR1から再生されたPCMオーディオ信号が何
ら制限されることなくアイジタルダビング端子6に導出
されることになり、このような回路偶成、団よび動作は
他の機器へのディジタルダビングを無条件に許し冑るこ
とになって、著f’l’−権の侵害などの問題を生じる
欠点があった。
それゆえにこの発明の主たる目的は、VTRアダプタ方
式のPCM録音機がもつ上述の問題点を解消して、無条
件な複写を防止するディジタルダビングプロテクト回路
を提供することである。
この発明の上述の目的およびその他の目的と特徴は図面
を参照して行なう以下の詳細な説明から一層明らかとな
ろう。
この発明を要約すれば、VTRアダプタ方式によるpc
6+記録再生において、VTRの再生信号に設定された
PCM領域について、記録過程で、このP CM fR
域内のユーザワードとして設定されている領域のり”べ
であるいは−郡を利用して予め定めたダビング防止コー
ドを記録し、再生装置にこのダビング防止コードを検出
する回路を段1プることにより、pcxt化されたオー
ディオ倍角を再生覆る過程で検出されたダビング防止コ
ードの内容に応じて、再生装置からディジタルダビング
端子への信号の導出を制!111 L、、無茶f’tな
複写を防止するものである。
第5図はこの発明の一実施例にお()るVTRでのPC
Mオーディオ信号の記録系を示すブロック図である。記
録系では従来装置と同様にオーディオ入力信号をPCM
化して記録するとともに、ダビング防止のために、P 
CM領域のユーザワードにダビング防止コードを記録づ
る。そのため第5図に示すように、音声入力端子7から
入力されたアナログ入力信qはまずP CMアダプタ8
に入力される。このPCMアダプタ8は増幅器9を備え
、入力されたアナログ信号を適当に増幅してA/D変換
器10に与え、ディジタル信号に変換する。
PCMアダプタ8はさらにA/D変換器10から出力さ
れたディジタル信号を符号化するための符号器11、お
よび変調器12を含んで構成され、A/D変換されたデ
ィジタル信号にV T R1での記録に適した変調を施
した後アダプタ8の出力としてVTR13に与えられて
記録される。
前記P CrViアダプタ8は上述のよ−うにVTR1
3へ記録するための信号を形成するが、同信号処理の過
程てUf ’tiてディジタルダビングを防止するだめ
の信号処理をも実行する。このようなディジタルダビン
グ防止のため、PCMアダプタ8の符号器11の入力段
にデータ設定器14が設けられ、前記A/D変換器10
から出ノJされたディジタル信号に対してダビング防止
コードを付加して符号化のための信号とする。
すなわち、V 1’ R13へ記録信号を入力するに先
立って、データ設定器14により、たとえば8ビツトか
らなる1 0011001のコードがダビング防止コー
ドとして、前記第3図に示し?、: P 0Mデータマ
ツプ中の5ワードを要して設定されたユーザワードDa
 (0,1)、Da (1,1)。
Da (44,1>、Da (45,1>および1)a
(88,1)に割当てられる。前記ダビング防止のため
に設定される8ビツトコードは前記例に限られることな
く任意でよく、また5つのユーザワードすべてに異なる
データを任意に割当てて実施することもできる。要は新
たな領域を設けることなくPCMデータ中に設定された
ユーザワードを利用してダビング防止コードを記録する
A/D変換器10から出力されたディジタル信号および
ダビング防止のために設定されたディジタル信号は符号
器11に入力され、符号化に続いて従来回路と同様に所
定の方式で誤り訂正符号、誤り検査符号が付加され、変
調器12で変調されてVTR13に記録される。上述の
ような構成の記録系に対して、PCMオーディオ信号の
再生系を第6図ブロック図に示す。
すなわちVTR13に対して、このVTRでのPCM再
生を可能にするためPCMオーディオアダプタ23が接
続され、VTR13から読出されたPCMオーディオデ
ィジタル信号をアナログ音声信号に再生して出力づる。
再生系のPCMオーディオアダプタ23は、復号器15
、誤り訂正回路16およびD/A変換器17を順次接続
して構成され、誤り訂正回路16の出力段にPC〜1オ
ーディオディジタルダビング端子18が設(Jられてい
る。しかしこのダビング端子18−と誤り訂正回。
路16の出力端との間にはスイッチ回路1つが挿入され
、このスイッチ回路19のインA)によってディジタル
ダビング端子18へのPCMオーディオディジタル信号
の導出が1IilJtllされる。前記スイッチ回路1
9のオンオフを、前記記録系のダビング防止コードの内
容に対応して制御するため、PCMオーディオアダプタ
23は前記誤り訂正回路16による誤り訂正されたデー
タからユーザワードを検出J°るためのユーザワード検
出器20が設けられている。検出器20で検出されたユ
ーザワードの信号はアダプタ23からダビング防止のた
めのコード出力と1ノで導出され、一致検出器21に一
方の入力信号として与えられる。一致検出器21の他方
の入力端にはデータ設定器22からディジタルテ゛−夕
が設定値として与えられ、両人力信号の一致状態を比較
する。一致検出器21の出力信りは前記スイッチ回路1
9に与えられて、ディジタルダビング信号の導通路のオ
ンオフを、一致検出結果に基づいて制御する。
すなわちVTR13よりの再生信号はp Qへベオーデ
ィオ用アダプタ23に入力され、tI号器15および誤
りバT正回路16を経て信号処理され、PCMオーディ
オディジタルデータ×としてD7./Δ変換器17に入
力される、このディジタルデータXは開時にディジタル
ダビング用信号と1.てスイッチ回路19にも入力され
る、一方ユーザワード検出器20は、前記誤り訂正回路
16において誤り訂正されたデータからユーザワード(
z二の実施例では10011001)を検出し、検出し
たユーザワードYを一致検出回路21に出力する。一致
検出回路21はディジタルデータ設定器22で設定され
た設定値(たとえば10011001)信号2とユーザ
ワードに記録されたコードを比較する。比較の結果一致
した場合、一致信号を出力してスイッチ回路19をオフ
にし、ディジタルダビング端子18へのディジタルダビ
ング用信号Xの出力を遮断し、不一致の場合(たとえば
100i1ooi叙外のコードをディジタルデータ設定
器22で設定した場合)スイッチ回路19をオンにして
、ディジタルダビング用信号〜Xをディジタルダビング
端子18に出力する。
上述のように記録系における設定器15で設定されたコ
ードど再生器の設定器22における設定値が一致した場
合にディジタルダビングが阻止される。したがって記録
系の設定値としては、ディジタルダビングを防止する場
合には再生系の設定値と同一値を記録し、ディジタルダ
ビングを実行する場合には再生系の設定と異なる設定値
を記録する。
前記実施例はユーザワードに記録するディジタルダビン
グ防止コードと再生系の設定器による設定値との一致に
よりスイッチ回路19をオフ、不一致によりオンとした
が、記録系でのユーザワードの記録コードと再生系の設
定値との不一致によりスイッチ回路19をオン、一致に
よりオフの動作を行なわせる回路構成をとる場合でも、
ディジタルダビングを防止する場合記録系のコードを再
生系の設定値と異なるコードとし、ディジタルダビング
を実行でる場合両者が同一コードになるように記録する
ことにより、前記実施例と同じ効果が行られる。
以上のようにこの発明によれば、PCMデータ領域に設
けられたユーザワードを利用することにより、VTRを
用いたPCM記録再生装置にお)プるディジタルダビン
グの無条件の複写を防ぐことができる。
【図面の簡単な説明】
第1図はVTRアダプタ方式のPCM機器における信号
波形図である。第2図はPCMデータの内容を説明プる
ための図である。第3図はPCMデータのデータマツプ
である。第4図は従来装置のディジタルダビングを説明
するためのブロック図である。第5図はこの発明の一実
施例による記録系を示すブロック図である。第6図はこ
の発明の一実施例による再生系を示すブロック図である
。 図において、8は記録系PCMオーディオアダプタ、I
C1tA/D変換器、13はVTR114はデータ設定
器、17はD/A変換器、18はディジタルダビング端
子、19はスイッチ回路、20はユーザワード検出器、
21は一致検出器、22はデータ設定器、23は再生系
F CMオーディオアダプタを示す。 代理人 大 岩 増 雄 第1図 第2図 − 兜3図 ! 1 ′ L−〜

Claims (1)

  1. 【特許請求の範囲】 PCM化されたA−デイオ信号を記録再生する装置にお
    いて、 記録系に設けられて、オーディオ信号をA/D変換して
    形成された第1のディジタルデータおよびこの第1のデ
    ィジタルデータとは異なる第2のディジタルデータをP
    CMデータと−して記録する手段と、 再生系に設けられて、前記第2のディジタルデータを検
    出する検出器と、 ディジタルデータを設定するためのデータ設定器と、 前記データ設定器による設定値と前記検出器の出力との
    一致を比較する一致検出器と、再生されたディジタルダ
    ビング信号の導出路に挿入され、かつ前記一致検出器の
    出力に基づいてオンオフ制御されるスイッチ回路とを備
    えてなるダビングプロテクト装置。
JP10964783A 1983-06-17 1983-06-17 ダビングプロテクト装置 Pending JPS601660A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10964783A JPS601660A (ja) 1983-06-17 1983-06-17 ダビングプロテクト装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10964783A JPS601660A (ja) 1983-06-17 1983-06-17 ダビングプロテクト装置

Publications (1)

Publication Number Publication Date
JPS601660A true JPS601660A (ja) 1985-01-07

Family

ID=14515584

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10964783A Pending JPS601660A (ja) 1983-06-17 1983-06-17 ダビングプロテクト装置

Country Status (1)

Country Link
JP (1) JPS601660A (ja)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0224929A2 (en) * 1985-12-04 1987-06-10 Sony Corporation Apparatus and method for preventing unauthorized dubbing of a recording signal
JPS631079A (ja) * 1986-06-20 1988-01-06 Hitachi Ltd 半導体受光素子およびその製造方法
JPS63112870A (ja) * 1986-10-28 1988-05-17 Toshiba Corp 記録再生装置
JPS63112871A (ja) * 1986-10-28 1988-05-17 Toshiba Corp 記録再生装置
EP0298691A2 (en) * 1987-07-08 1989-01-11 Matsushita Electric Industrial Co., Ltd. Method and apparatus for protection of signal copy
JPH01237742A (ja) * 1988-03-17 1989-09-22 Mitsubishi Electric Corp メモリ保護回路
US5418853A (en) * 1992-07-24 1995-05-23 Sony Corporation Apparatus and method for preventing unauthorized copying of video signals
US6496591B1 (en) 1993-11-18 2002-12-17 Digimarc Corporation Video copy-control with plural embedded signals

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0224929A2 (en) * 1985-12-04 1987-06-10 Sony Corporation Apparatus and method for preventing unauthorized dubbing of a recording signal
JPS62132233A (ja) * 1985-12-04 1987-06-15 Sony Corp ダビング方式
JPS631079A (ja) * 1986-06-20 1988-01-06 Hitachi Ltd 半導体受光素子およびその製造方法
JPS63112870A (ja) * 1986-10-28 1988-05-17 Toshiba Corp 記録再生装置
JPS63112871A (ja) * 1986-10-28 1988-05-17 Toshiba Corp 記録再生装置
EP0298691A2 (en) * 1987-07-08 1989-01-11 Matsushita Electric Industrial Co., Ltd. Method and apparatus for protection of signal copy
US4979210A (en) * 1987-07-08 1990-12-18 Matsushita Electric Industrial Co., Ltd. Method and apparatus for protection of signal copy
US5073925A (en) * 1987-07-08 1991-12-17 Matsushita Electric Industrial Co., Ltd. Method and apparatus for the protection of signal copy
JPH01237742A (ja) * 1988-03-17 1989-09-22 Mitsubishi Electric Corp メモリ保護回路
US5418853A (en) * 1992-07-24 1995-05-23 Sony Corporation Apparatus and method for preventing unauthorized copying of video signals
USRE36763E (en) * 1992-07-24 2000-07-04 Sony Corporation Apparatus and method for preventing unauthorized copying of video signals
US6496591B1 (en) 1993-11-18 2002-12-17 Digimarc Corporation Video copy-control with plural embedded signals

Similar Documents

Publication Publication Date Title
US4497055A (en) Data error concealing method and apparatus
US5159502A (en) Data recording apparatus
JPS601660A (ja) ダビングプロテクト装置
JPH0447569A (ja) ディジタル記録再生装置
US4274115A (en) Apparatus for detecting recording and reproducing state
JPH05347744A (ja) ディジタル記録再生装置
JPS6341651Y2 (ja)
KR0179113B1 (ko) 디브이씨알의 오디오 더빙장치 및 방법과 이의 더빙오디오 재생방법
JP2822786B2 (ja) 音声モード識別信号発生回路
JP3137798B2 (ja) ディジタル信号処理装置
JPH04370583A (ja) ディジタル信号記録再生装置
JPS6036663B2 (ja) 信号補正装置
JPS6329377A (ja) 記録再生方法及び装置
JPH0198168A (ja) 記録再生装置
EP0624977A2 (en) Digital data processing apparatus
JPS59217215A (ja) アドレス設定装置
JPH0668660A (ja) デジタルデータ記録方式
US4573085A (en) Video disc system having true and complemented digital auxiliary information codes
KR100188662B1 (ko) 디지탈 비디오 테이프 레코더의 오디오 에러 정정 장치
JPH0252350B2 (ja)
JPH03116586A (ja) 記録再生装置および記録再生システム
JPH09162752A (ja) ディジタルデータ出力装置
JPH027720A (ja) ディジタル信号受信装置
JPS62239487A (ja) デイジタルオ−デイオ信号の記録装置
JPH0729360A (ja) ディジタルデータ記録再生装置