JPS6015437Y2 - コンバ−タ装置 - Google Patents

コンバ−タ装置

Info

Publication number
JPS6015437Y2
JPS6015437Y2 JP1975050887U JP5088775U JPS6015437Y2 JP S6015437 Y2 JPS6015437 Y2 JP S6015437Y2 JP 1975050887 U JP1975050887 U JP 1975050887U JP 5088775 U JP5088775 U JP 5088775U JP S6015437 Y2 JPS6015437 Y2 JP S6015437Y2
Authority
JP
Japan
Prior art keywords
gto
current
load
circuit
thyristor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP1975050887U
Other languages
English (en)
Other versions
JPS51128217U (ja
Inventor
孝 戸田
正之 寺島
Original Assignee
株式会社明電舎
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社明電舎 filed Critical 株式会社明電舎
Priority to JP1975050887U priority Critical patent/JPS6015437Y2/ja
Publication of JPS51128217U publication Critical patent/JPS51128217U/ja
Application granted granted Critical
Publication of JPS6015437Y2 publication Critical patent/JPS6015437Y2/ja
Expired legal-status Critical Current

Links

Landscapes

  • Rectifiers (AREA)
  • Dc-Dc Converters (AREA)

Description

【考案の詳細な説明】 本考案はダイオードより成る整流回路の出力側に負荷と
直列に少くとも1個のスイッチング素子を接続したコン
バータ装置に係り、特にスイッチング素子としてゲート
ターンオフサイリスタを適用する事により装置自体の動
作が非常に安定化する新規なコンバータ装置を提供する
事にある。
非常に簡略化されたコンバータ装置として従来に於ては
第1図に示す如き回路例が知られている。
同図でeは交流入力電源、Loは回路上に存在するイン
ダクタンス、1は整流回路で図示する如くダイオードD
1〜D4で構成される。
DFはフライホイールダイオード、Lは負荷、2は整流
回路1の直流出力側に設けられるスイッチング素子で、
この従来例ではスイッチング素子として一般にサイリス
タが適用される。
この様に構成される従来例の動作は負荷りに供給する直
流電力の制御をスイッチング素子2の0N−OFF制御
並びに素子2の通流期間を適宜制御する事により、所望
の直流電力を負荷りに供給する様にしたものであるが、
この従来例に於ける定常運転時に於ては、例えばサイリ
スクの転流が自然転流であって、しかも消弧時にサイリ
スタのアノードカソード間に逆電圧がかからない事によ
り転流余裕角が小となり転流失敗を生ずる恐れが多分に
ある。
これは特に負荷電流が大きくなり重なり角が大になった
時に生ずるものである。
本考案はこの点な鑑みて考案されたものであって、例え
ば主回路に介挿されるスイッチング素子としてゲートタ
ーンオフサイリスタ(以下GTOと称する。
)を適用せしめ、このGTOは入力交流電流或いは直流
出力電流の零点、及びGTOの端子間電圧の零点を共に
検出した時点でOFFする事により、GTOの破壊を防
止でき、しかも転流失敗を生ずる事なく動作上非常に安
定化する新規なコンバータ装置を提供する事にある。
次に第2図に示す本考案による一実施例に関して詳述す
る。
同図で第1図と同一のものは同一符号を附しである。
3は零電流、電圧検出回路でこの回路を介してGTOが
OFFされる。
CTは交流入力電流を検出する検出用センサー、C,R
はGTOの端子間に設けられるコンデンサ、抵抗で、こ
れ等C,HによりGTOに印加されるサージが吸収され
る。
さてこの様に構成される本願の動作を述べると、GTO
は周知の如く例えば正のゲート信号を与えると導通する
事は一般のサイリスタと同様であるが、一般のサイリス
タは消弧せしめんがために逆電圧を印加しなければなら
ないのに対して、GTOは負のゲート信号を与えるのみ
でOFFできる利点がある。
しかしてGTOに正或いは負のゲート信号を供給してG
TOを0N−OFF制御し、負荷りに所望の直流電力を
供給する事は従来例と何ら変わらないが、本考案に於て
は特にGTOをOFFにする手段に特徴を有するもので
ある。
即ちGTOをOFFせんが為に任意の時点でOFFパル
ス信号をGTOに与えたと仮定するならば、GTOは大
きな負荷電流Iを遮断する事になり、回路に存在する親
のエネルギー(1/2LI2)をCR回路で吸収せねば
ならない。
従ってCの電圧が過大となりこの過電圧によりGTOを
破壊する恐れが充分にある。
この点本願に於ては、例えば交流入力側に設けられた検
出センターCTを介して交流入力電流を常時検出し、こ
の電流検出信号とGTOの端子間電圧を検出する電圧検
出信号とを夫々零電流、電圧検出回路3に導入して、こ
の回路3にて各検出信号の零点を検出した時点にGTO
にOFFパルス信号、即ち負のゲート信号を供給してG
TOをOFFする様にしている。
従って負荷電流の最小点でGTOをOFFする様にした
ものであるから、GTOのOFF時の過渡期に生ずる過
電圧は最小値に柳制せられGTOの破壊は確実に防止で
きるものである。
なお本願に於ては交流入力電流の零点と、GTO端子間
電圧の零点とのAND条件が成立した時点のみGTOを
OFFする様にしているが、何もこの実施例に限定する
事なく、例えば整流回路2出力側の直流電流を検出しこ
の検出信号に基づきGTOをOFFせしめても同様の効
果は期待できるものである。
更に本願に於ては電流の検出センサーとしてCTを適用
した例を述べたが、例えば周知のホール素子を用いても
何ら支障はない。
第3図は本願の他の実施例を示し、この実施例は例えば
三相の整流回路でアームを省略した整流回路に適用する
様にしたものである。
同図では第1図、第2図と同一のものは同一符号を附し
である。
上述せる如く本考案に於ては、例えば単相或いは三相で
1アーム或いは2アームを省略した整流回路の出力側に
負荷と直列接続せるGTOを設け、このGTOを交流入
力電流或いは直流電流の零点を検出した時点でOFFせ
しめる様にしたものであるから、従来の如きスイッチン
グ素子としてサイリスタを適用したものに比し、転流失
敗を生ずる事なく動作上、非常に安定化し信頼性の向上
化が図れるばかりでなく、GTO−OFF時の過渡期に
生ずる過電圧よりGTOを保護できるので装置自体の簡
素化と相俟って、コンバタ−装置自体のより一層有用性
が図れる等種々の利点を有するものである。
【図面の簡単な説明】
第1図は従来のコンバータ装置を示す具体的な回路図、
第2図は本考案による一実施例を示す単相コンバータ装
置の具体的回路例、第3図は本考案による他の実施例を
示す三相コンバータ装置の具体的回路例。 1は整流回路、2はスイッチング素子、3は零電流、電
圧検出回路、D1〜D、はダイオード、塊、Lはインダ
クタンス及び負荷、CTは検出センサー。

Claims (1)

    【実用新案登録請求の範囲】
  1. ダイオードよりなる単相整流回路、或はダイオードより
    なる三相整流回路で1アームの負極側の素子がない整流
    回路と、この回路より所望の直流電力が供給される誘導
    性負荷と、この負荷と整流回路との主回路に介挿され負
    荷に供給する直流電力を制御するゲートターンオフサイ
    リスタと、誘導性負荷と並列接続されるフライホイール
    ダイオードと、交流入力電流或は直流電流の零点を検出
    した信号と、上記サイリスタの端子間電圧の零点を検出
    した信号との論理積をとってゲートターンオフサイリス
    タにOFFパルス信号を送出する零電流−零電圧検出回
    路とでそれぞれ構成したことを特徴とするコンバータ装
    置。
JP1975050887U 1975-04-15 1975-04-15 コンバ−タ装置 Expired JPS6015437Y2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1975050887U JPS6015437Y2 (ja) 1975-04-15 1975-04-15 コンバ−タ装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1975050887U JPS6015437Y2 (ja) 1975-04-15 1975-04-15 コンバ−タ装置

Publications (2)

Publication Number Publication Date
JPS51128217U JPS51128217U (ja) 1976-10-16
JPS6015437Y2 true JPS6015437Y2 (ja) 1985-05-15

Family

ID=28195132

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1975050887U Expired JPS6015437Y2 (ja) 1975-04-15 1975-04-15 コンバ−タ装置

Country Status (1)

Country Link
JP (1) JPS6015437Y2 (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS424422Y1 (ja) * 1964-12-16 1967-03-10

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS424422Y1 (ja) * 1964-12-16 1967-03-10

Also Published As

Publication number Publication date
JPS51128217U (ja) 1976-10-16

Similar Documents

Publication Publication Date Title
JP4096656B2 (ja) 整流装置
JPS5855749B2 (ja) ゲ−トタ−ンオフサイリスタの保護装置
JPS6015437Y2 (ja) コンバ−タ装置
JP2560530B2 (ja) 電力変換器
JPH02119530A (ja) インバータ
JPH0624393U (ja) Igbtインバータ回路
JPH07107751A (ja) インバータ回路
JPH0638707B2 (ja) 逆導通形ゲートターンオフ形サイリスタの制御方法
JP2563806B2 (ja) ア−ム短絡検出装置
JPS6348213U (ja)
JP2875563B2 (ja) ブリッジ形変換回路
SU1185595A1 (ru) Выключатель переменного тока
JPS639234Y2 (ja)
JPH0430825Y2 (ja)
JPS61140174A (ja) ゲ−トタ−ンオフサイリスタ
JPS583322A (ja) リレ−回路
JPH01286777A (ja) 交流直流変換装置の保護装置
JPH0716176Y2 (ja) 三相負荷スイッチ
JPH0631229U (ja) 半導体スイッチ
JPS62201058A (ja) スナバ回路
JPS61180576A (ja) Mos・fetのインバ−タ回路
JPS5852429B2 (ja) ゲ−トタ−ンオフサイリスタノセイギヨソウチ
JPS60156220A (ja) インバ−タ装置
JPS6291456U (ja)
JPS6062232A (ja) 半導体断続回路