JPS60145730A - A/d変換装置 - Google Patents
A/d変換装置Info
- Publication number
- JPS60145730A JPS60145730A JP136084A JP136084A JPS60145730A JP S60145730 A JPS60145730 A JP S60145730A JP 136084 A JP136084 A JP 136084A JP 136084 A JP136084 A JP 136084A JP S60145730 A JPS60145730 A JP S60145730A
- Authority
- JP
- Japan
- Prior art keywords
- output
- frequency
- low
- converter
- filter
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
本発明はアナログ信号をデジタルデータに変換するA/
D変換装置(以下ADCと記す)に関する。
D変換装置(以下ADCと記す)に関する。
従来のADCは第1図に示す如く、人力アナログ信号と
ローパスフィルタ1を介してサンプルアンドホールド回
路2に供給し、サンプルアンI・ボールド回&Pi2の
出力をA/D変換器3に供給してアナログ信号をデジタ
ル信号に変換している。第1図において4はサンプルア
ン1ホールト回I282にサンプリングパルスを送出し
、A / I)変換器3を制御する制御部である。
ローパスフィルタ1を介してサンプルアンドホールド回
路2に供給し、サンプルアンI・ボールド回&Pi2の
出力をA/D変換器3に供給してアナログ信号をデジタ
ル信号に変換している。第1図において4はサンプルア
ン1ホールト回I282にサンプリングパルスを送出し
、A / I)変換器3を制御する制御部である。
しかるに、ローパスフィルタ1は+Jiり返し雑音を避
けるために、サンプリング周波数Isの2の周波数に入
力の帯域を制限している。
けるために、サンプリング周波数Isの2の周波数に入
力の帯域を制限している。
しかし入力帯域幅BWとサンプリング周波数Isの2の
周波数とがかなり近い場合、ローパスフィルタは急峻な
′a断時特性ものが必要であり、遮…i周波数付近で急
激に位相回転が生したり、通過帯域でリップルが生じた
りして、正確なA/D変換を妨害する欠点があった。
周波数とがかなり近い場合、ローパスフィルタは急峻な
′a断時特性ものが必要であり、遮…i周波数付近で急
激に位相回転が生したり、通過帯域でリップルが生じた
りして、正確なA/D変換を妨害する欠点があった。
またローパスフィルタに急峻な遮断特性を持たないとき
は周波数fs/2以上の周波数成分がA/D変換器に供
給されることになり折り返し雑音、所謂エリアシリング
が発生してしまう欠点があった。
は周波数fs/2以上の周波数成分がA/D変換器に供
給されることになり折り返し雑音、所謂エリアシリング
が発生してしまう欠点があった。
本発明は上記にかんがみなされたもので、入力のローパ
スフィルタの遮W1特性を緩かなものにして1」−パス
フィルタの位相回転等による悪影響を減らし、かつ折り
返し雑音等の問題が生しないADCを提供することを目
的とする。
スフィルタの遮W1特性を緩かなものにして1」−パス
フィルタの位相回転等による悪影響を減らし、かつ折り
返し雑音等の問題が生しないADCを提供することを目
的とする。
以下、本発明を実施例により説明する。
第2図は本発明の一実施例の構成を示すブロック図であ
る。
る。
人力アナログ信号はローパスフィルタ1oを介し°ζジ
°ンプルアンIボールド回路211に供給し、9・ンプ
ルアンドボールド回路2nの出力はA/D変換器3曾に
供給しである。一方、制御部4r+はサンプルアンドホ
ールト回路2oにサンプリングパルスを供給し、A/D
変換器3゜を制御する。
°ンプルアンIボールド回路211に供給し、9・ンプ
ルアンドボールド回路2nの出力はA/D変換器3曾に
供給しである。一方、制御部4r+はサンプルアンドホ
ールト回路2oにサンプリングパルスを供給し、A/D
変換器3゜を制御する。
ここご制御部46からは従来のサンプリング周波数fS
のN倍(Nは2以−ヒの整数)の周波数のサンプリング
パルスが出力される。以下本実施例ではN=2の場合を
例に説明する。ここで制御部46から出力されるサンプ
リングパルスの周波数(S’= 2 fsである。
のN倍(Nは2以−ヒの整数)の周波数のサンプリング
パルスが出力される。以下本実施例ではN=2の場合を
例に説明する。ここで制御部46から出力されるサンプ
リングパルスの周波数(S’= 2 fsである。
A/D変換器36の出力はローパス特性を有するデジタ
ルフィルタ5に供給し、デンタルフィルタ5の出力はデ
ジタルフィルタ5を介して出力されたデータを1つおき
に取出す間引き処理回路6に供給する。ここで間引き処
理回路6は一般に(N−1)おきにデジタルフィルタを
介して出力されたデータを取り出す。
ルフィルタ5に供給し、デンタルフィルタ5の出力はデ
ジタルフィルタ5を介して出力されたデータを1つおき
に取出す間引き処理回路6に供給する。ここで間引き処
理回路6は一般に(N−1)おきにデジタルフィルタを
介して出力されたデータを取り出す。
以上の如く構成した本発明の一実施例において、入力ア
ナロ°グ信号はローパスフィルタlFlを介してサンプ
ルアンドホールト回路211に供給されて、制御部4゜
からのサンプリングパルス(周波1Qfs′= 2 f
s)でサンプリングされ、A/D変換器3゜でデジタル
信号に変換される。
ナロ°グ信号はローパスフィルタlFlを介してサンプ
ルアンドホールト回路211に供給されて、制御部4゜
からのサンプリングパルス(周波1Qfs′= 2 f
s)でサンプリングされ、A/D変換器3゜でデジタル
信号に変換される。
そこでローパスフィルタ16の帯域幅はローパスフィル
タ1の2倍にまですることができる。すなわち、第1図
に示した如〈従来例の場合では入力アナログ信号の最大
周波数fin(M^X)がfs/2に近すいていたため
ローパスフィルタ1に急峻な遮11i特性を必要とした
が、本発明の一実施例におい−ζはサンプリングパルス
の周波数を2fsとしたためL:I−バスフィルタIn
の(11域幅を2倍にまで広げることができ、従来と同
一の通過帯域幅としたときはその通過帯域幅と同一幅の
緩かな遮断特性にすることができる。なお第3図は第1
図に示した従来の場合におけるA/D変換器311の周
波数スベクi−ル分布を示し、第4図は本発明の一実施
例におりるA/D変換器311の周波数スペクトル分布
を示している。
タ1の2倍にまですることができる。すなわち、第1図
に示した如〈従来例の場合では入力アナログ信号の最大
周波数fin(M^X)がfs/2に近すいていたため
ローパスフィルタ1に急峻な遮11i特性を必要とした
が、本発明の一実施例におい−ζはサンプリングパルス
の周波数を2fsとしたためL:I−バスフィルタIn
の(11域幅を2倍にまで広げることができ、従来と同
一の通過帯域幅としたときはその通過帯域幅と同一幅の
緩かな遮断特性にすることができる。なお第3図は第1
図に示した従来の場合におけるA/D変換器311の周
波数スベクi−ル分布を示し、第4図は本発明の一実施
例におりるA/D変換器311の周波数スペクトル分布
を示している。
Δ/D変1負器33.の出力はデジタルフィルタ5に供
給され、デジタルフィルタ5によって入力アナログ信号
の最大周波数f in (MAX )以上の不要な周波
数成分が遮断される。デジタルフィルタ5の遮断特性は
アナログフィルタのそれとは異なり急峻な減衰特性を有
し、位相回転がきわめて少なく、かつリップルを少なく
することができる。デジタルフィルタ5から得られた2
fsのザ゛ンブリング周波数で入力帯域幅がfs’ /
4 (−fs/ 2 )以下のデジタルデータは、間
引き処理回路6によって1つおきに取り出される。した
がって間引き処理回路6から、周波数がfsのサンプリ
ングパルスでサンプリングした信号のデジタルデータを
得ることができる。
給され、デジタルフィルタ5によって入力アナログ信号
の最大周波数f in (MAX )以上の不要な周波
数成分が遮断される。デジタルフィルタ5の遮断特性は
アナログフィルタのそれとは異なり急峻な減衰特性を有
し、位相回転がきわめて少なく、かつリップルを少なく
することができる。デジタルフィルタ5から得られた2
fsのザ゛ンブリング周波数で入力帯域幅がfs’ /
4 (−fs/ 2 )以下のデジタルデータは、間
引き処理回路6によって1つおきに取り出される。した
がって間引き処理回路6から、周波数がfsのサンプリ
ングパルスでサンプリングした信号のデジタルデータを
得ることができる。
なお、第5図はデジタルフィルタ5の出力の周波数スペ
クトル分布図を、第6図は間引き処理回路6の出力の周
波数スペクトル分布図である。
クトル分布図を、第6図は間引き処理回路6の出力の周
波数スペクトル分布図である。
上記の如く本発明の一実施例においてサンプルアンドホ
ールト回路26の出力そのままでは、刃ンプリング周波
数が従来の2倍になっているので無駄な帯域が多く、他
の機器と接続する場合に支障を来たすが、本発明の一実
施例の場合にはザンプルアント°ホールド回路26の出
力データを1つおきに取り出されるため実質的にサンプ
リング周波数がfsの場合と同様になる。また、サンプ
リング周波数が従来の2倍にしてサンプリングされた信
号をデジタルデータに変検したA/D変換器3 t+の
出力データ中にはサンプリング周波fll (sの2以
上の入力信号を含んでいるため、単純に出力データを1
つおきに取り出す間引きを行なった場合には、周波数「
s/2より高い入力アナログ信号の周波数成分は周波数
fs/2を中心にして対称に低域へ折り返されてしまう
が、本実施例においてはデジタルフィルタ5が挿入しで
あるためf in (M^×)以上の不要な周波数成分
は遮Itiされることになり、周波数fs/2より高い
人力アナログ信号の周波数成分が周波数fs/2を中心
にして低域へ折り返されることはない。
ールト回路26の出力そのままでは、刃ンプリング周波
数が従来の2倍になっているので無駄な帯域が多く、他
の機器と接続する場合に支障を来たすが、本発明の一実
施例の場合にはザンプルアント°ホールド回路26の出
力データを1つおきに取り出されるため実質的にサンプ
リング周波数がfsの場合と同様になる。また、サンプ
リング周波数が従来の2倍にしてサンプリングされた信
号をデジタルデータに変検したA/D変換器3 t+の
出力データ中にはサンプリング周波fll (sの2以
上の入力信号を含んでいるため、単純に出力データを1
つおきに取り出す間引きを行なった場合には、周波数「
s/2より高い入力アナログ信号の周波数成分は周波数
fs/2を中心にして対称に低域へ折り返されてしまう
が、本実施例においてはデジタルフィルタ5が挿入しで
あるためf in (M^×)以上の不要な周波数成分
は遮Itiされることになり、周波数fs/2より高い
人力アナログ信号の周波数成分が周波数fs/2を中心
にして低域へ折り返されることはない。
以−L説明した如く本発明によれば、必要とするサンプ
リング周波数のN倍で入力アナログ信号をサンプリング
するようにし、N倍のサンプリング周波数でサンプリン
グした人力をA/D変換するA/D変換器の出力にデジ
タルフィルタを接続し、デジタルフィルタの出力を(N
−1)おきにデータを間引くようにしたため、アナログ
の入力ローパスフィルタの遮断特性を緩かなものにする
ことができるとともに、急激な位相回転およびり、プル
が生じても、エリアシリングの問題がないADCを実現
することができる。
リング周波数のN倍で入力アナログ信号をサンプリング
するようにし、N倍のサンプリング周波数でサンプリン
グした人力をA/D変換するA/D変換器の出力にデジ
タルフィルタを接続し、デジタルフィルタの出力を(N
−1)おきにデータを間引くようにしたため、アナログ
の入力ローパスフィルタの遮断特性を緩かなものにする
ことができるとともに、急激な位相回転およびり、プル
が生じても、エリアシリングの問題がないADCを実現
することができる。
第1図は従来のADCのブ1:Iツク図、第2図は本発
明の一実施例の構成を示すブロック図、第3図はA/D
変換器3の出力の周波数スペクトル分布図、第4図はA
/I)変換器37.の出力の周波数スペクトル分布図、
第5図はデジタルフィルタの出力の周波数スペクトル分
布図、第6図は間引き処理回路の出力の周波数スペクト
ル分布図である。 le・・・ローパスフィルタ、28・・・サンプルアン
ドボールド回路、3o・・・A/D変換器、4 t+・
・・制御部、5・・・デジタルフィルタ、6・・・間引
き処理回路。 特許出願人 パイオニア株式会社 J15図 第6図
明の一実施例の構成を示すブロック図、第3図はA/D
変換器3の出力の周波数スペクトル分布図、第4図はA
/I)変換器37.の出力の周波数スペクトル分布図、
第5図はデジタルフィルタの出力の周波数スペクトル分
布図、第6図は間引き処理回路の出力の周波数スペクト
ル分布図である。 le・・・ローパスフィルタ、28・・・サンプルアン
ドボールド回路、3o・・・A/D変換器、4 t+・
・・制御部、5・・・デジタルフィルタ、6・・・間引
き処理回路。 特許出願人 パイオニア株式会社 J15図 第6図
Claims (1)
- 人力アナログ信号を周波数fsでサンプリングし、デジ
タルデータに変換するA/D変換装置において、人力ア
ナログ信号を濾波するアナログローパスフィルタと、該
アナログローパスフィルタの出力を周波数Nfs(Nは
2以上の自然数)でサンプリングしてデジタルデータに
変換するA/D変換手段と、該A/D変換手段からの出
力データが供給される遮断周波数fsのローパスデジタ
ルフィルタと、該ローパスデジタルフィルタから出力さ
れる出力データを(N−1>おきに出力させる間引き処
理回路とを備えてなることを特徴とするA/1〕変換装
置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP136084A JPS60145730A (ja) | 1984-01-10 | 1984-01-10 | A/d変換装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP136084A JPS60145730A (ja) | 1984-01-10 | 1984-01-10 | A/d変換装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS60145730A true JPS60145730A (ja) | 1985-08-01 |
Family
ID=11499324
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP136084A Pending JPS60145730A (ja) | 1984-01-10 | 1984-01-10 | A/d変換装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS60145730A (ja) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63113256U (ja) * | 1987-01-13 | 1988-07-21 | ||
JPS6464411A (en) * | 1987-09-04 | 1989-03-10 | Kenwood Corp | Receiver for digital signal processing system |
JPH02117216A (ja) * | 1988-10-27 | 1990-05-01 | Nec Corp | オーバーサンプル符号化装置 |
JPH03109821A (ja) * | 1989-09-25 | 1991-05-09 | Fuji Electric Co Ltd | A―d変換方法 |
JPH0593742A (ja) * | 1991-02-15 | 1993-04-16 | Crystal Semiconductor Corp | 比率コンバータ型回路の妨害信号及び雑音に対する感度を減少させる方法及び装置 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5414908A (en) * | 1977-07-04 | 1979-02-03 | Tokuyama Soda Co Ltd | Preparation of ethers |
JPS57118421A (en) * | 1981-01-14 | 1982-07-23 | Fuji Electric Co Ltd | Filter |
JPS5933927A (ja) * | 1982-08-19 | 1984-02-24 | Victor Co Of Japan Ltd | A/d変換装置 |
-
1984
- 1984-01-10 JP JP136084A patent/JPS60145730A/ja active Pending
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5414908A (en) * | 1977-07-04 | 1979-02-03 | Tokuyama Soda Co Ltd | Preparation of ethers |
JPS57118421A (en) * | 1981-01-14 | 1982-07-23 | Fuji Electric Co Ltd | Filter |
JPS5933927A (ja) * | 1982-08-19 | 1984-02-24 | Victor Co Of Japan Ltd | A/d変換装置 |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63113256U (ja) * | 1987-01-13 | 1988-07-21 | ||
JPS6464411A (en) * | 1987-09-04 | 1989-03-10 | Kenwood Corp | Receiver for digital signal processing system |
JPH02117216A (ja) * | 1988-10-27 | 1990-05-01 | Nec Corp | オーバーサンプル符号化装置 |
JPH03109821A (ja) * | 1989-09-25 | 1991-05-09 | Fuji Electric Co Ltd | A―d変換方法 |
JPH0593742A (ja) * | 1991-02-15 | 1993-04-16 | Crystal Semiconductor Corp | 比率コンバータ型回路の妨害信号及び雑音に対する感度を減少させる方法及び装置 |
US5579247A (en) * | 1991-02-15 | 1996-11-26 | Crystal Semiconductor Corporation | Method and apparatus for decreasing the interference and noise sensitivity of a ratiometric converter type of circuit |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0390531B1 (en) | Sampling rate converter | |
US6169506B1 (en) | Oversampling data converter with good rejection capability | |
JP3044739B2 (ja) | デジタル信号のサンプリング周波数の変換方法 | |
JPS60145730A (ja) | A/d変換装置 | |
JP2918857B2 (ja) | デジタルセンターラインフィルタ | |
JPS604324A (ja) | サンプリングレ−ト変換装置 | |
JPS63252015A (ja) | D/a変換装置 | |
JPS6439122A (en) | Digital data demodulating circuit | |
JPH02211720A (ja) | A/d変換装置 | |
JPH05292133A (ja) | ディジタル復調回路 | |
JPH0515087B2 (ja) | ||
US4600915A (en) | Digital-to-analog converter circuit | |
JP2973736B2 (ja) | ディジタル電話用codec | |
JPH01186019A (ja) | D/a変換装置 | |
US5453741A (en) | Sampling frequency converter | |
JPH0121361Y2 (ja) | ||
JPS63256018A (ja) | A/d変換装置 | |
JPS6326033A (ja) | Ad変換装置 | |
JPH0254624A (ja) | ディジタルアナログ変換回路 | |
JPH08162905A (ja) | ディジタルフィルタ回路 | |
JPS62146003A (ja) | デイジタル信号処理装置 | |
JPH08139606A (ja) | 信号処理回路 | |
JPS63274214A (ja) | ディジタル・アナログ変換回路 | |
JPH0194726A (ja) | オーバーサンプル形アナログ・ディジタル変換器の入力回路 | |
JPS5945710A (ja) | デイジタルフイルタ |