JPS5980939A - 全自動ワイヤリング装置 - Google Patents

全自動ワイヤリング装置

Info

Publication number
JPS5980939A
JPS5980939A JP57191640A JP19164082A JPS5980939A JP S5980939 A JPS5980939 A JP S5980939A JP 57191640 A JP57191640 A JP 57191640A JP 19164082 A JP19164082 A JP 19164082A JP S5980939 A JPS5980939 A JP S5980939A
Authority
JP
Japan
Prior art keywords
wiring
height
chip
pad
actuator
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP57191640A
Other languages
English (en)
Other versions
JPH0210574B2 (ja
Inventor
Yutaka Makino
豊 牧野
Takeichi Yoshida
吉田 竹一
Akira Nakada
明良 中田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP57191640A priority Critical patent/JPS5980939A/ja
Publication of JPS5980939A publication Critical patent/JPS5980939A/ja
Publication of JPH0210574B2 publication Critical patent/JPH0210574B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05552Shape in top view
    • H01L2224/05554Shape in top view being square
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48463Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
    • H01L2224/48465Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area being a wedge bond, i.e. ball-to-wedge, regular stitch
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • H01L2224/49171Fan-out arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/78Apparatus for connecting with wire connectors
    • H01L2224/788Means for moving parts
    • H01L2224/78801Lower part of the bonding apparatus, e.g. XY table
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • H01L2224/922Connecting different surfaces of the semiconductor or solid-state body with connectors of different types
    • H01L2224/9222Sequential connecting processes
    • H01L2224/92242Sequential connecting processes the first connecting process involving a layer connector
    • H01L2224/92247Sequential connecting processes the first connecting process involving a layer connector the second connecting process involving a wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01039Yttrium [Y]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Wire Bonding (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、半導体組立工程においてトランジスタ、IC
5LHDなどの半導体素子の電極と外部引き出し電極間
を能率よくかつ品質よく、微細なワイヤで結線する全自
動ワイヤリング装置に関するものである。
従来例の構成とその問題点 半導体組立工程に訃いて、第1図φ)および(B)に示
す素子本体1(以下チップと称す)の内部電極2(以下
パッドと称す)と外部引出し電極3(以下リードと称す
)を全線、アルミ線などの微細なワイヤ4によってワイ
ヤリングするための現在数多く実現されているワイヤリ
ング装置においては、ワイヤリングツールは、第2図に
示すようにあらかじめ設定された軌跡で上下動をする。
すなわち、この軌跡はワイヤリングツールを所定位置ま
で高速で上下させる位置制御域1.■、■、■と、ワイ
ヤ先端をパッド2あるいはり一ド3に接触させるため、
低速で下降させる速度制御域■、■およびワイヤを固着
させるため一定の荷重を加える荷重制御域■、■で構成
されている。したがって、1ワイヤ丈イクル(I〜・■
)の時間短縮を図るためには、速度制御域■、■を如何
に短縮するかが1つの太き秦法題であり、そのためには
速度制御域■、■でのワイヤリングツール下降量りを可
能な限り小さくすること、すなわち位置制御域終点6.
7をそれぞれ速度制御域終点6.8に如何に近づけるか
あるいは同一にするかがポイントとなる。第3図に示す
ように、チップ1はリード3に接着剤9で固定されてい
るが、そのためリード3の高さは同一であってもチップ
の高さHの不ぞろいや傾き(第3図Bに示す)を生じ、
結果としてパッド2の高さのばらつき(Hl、H2)と
なっている。
従来、ワイヤリング装置においてはワイヤ先端のっぷれ
や、チップの割れ、がけを防ぐため低速でワイヤ先端を
パッド2やリード3に接触させる必要があり、そのため
ワイヤリングツールの位置制御域終点6の高さを、前記
パッド高さのばらつき(Hl、H2)を考慮してパッド
面よりがなり上に設定せざるを得なかった。そのため速
度制御域■が長くなっていた。また、ワイヤリング完了
後の品質確保のため、ワイヤリングミスの検査をすチェ
ック)が提起されている。
しかしこれらの方法はワイヤのパッド側およびリード側
の両側を検出することは困難であり、かつワイヤ固着の
際発生する形状不良(第3図(A))による半導体回路
1oのショート不良部11はほとんど検出不可であり、
従来はワイヤリング完了後作業者が目視により全数チェ
ックあるいは抜き取りチェックを行なっており、極めて
非能率的であった。
発明の目的 本発明は、上記従来の欠点を解消するとともに品質の確
保および、省人化をはかるものである。
発明の構成 本発明は、被ワイヤリング物を保持および移送する治具
と、ワイヤリングするツールを有したディジタル制御で
きるヘッド部と、前記治具あるいは、ヘッド部を塔載し
移動出来るx−Yテーブルと、被ワイヤリング物中の半
導体素子の高さを読み取る手段と、それらを制御するコ
ンビーータ(以下CPUと称す)を有し、前記半導体素
子の高さの読取り量から当該素子上の全パッドの実際高
さを当該コンビーータによって演算し、このディジタル
情報に基づいて前記ワイヤリングツールを位置決めさせ
てワイヤリングを行うことにより、ワイヤリングスピー
ドの向上をはかることが出来、さらには、ワイヤリング
形状の良否を判定出来る認識手段を備えており、ワイヤ
リング後のボンディングの良否を判定することが出来、
品質の確保と作業者の削減が出来、価格低下へきわめて
有利である。
実施例の説明 以下に本発明の一実施例 を図で説明する。第4図は本
発明のワイヤリング装置の全体図を示している。13は
リードフレームであり、定ピツチでチップ12が接着さ
れた、このリードフレーム13を移送あるいは保持する
治具23がx−Yテーブル24に塔載されている。一方
ヘッド部16はディジタル制御できるアクチュエータ1
7に連結され、ガイド18によって案内され上下に摺動
可能に取りつけられたスライダー9およびスライダに固
定されたワイヤリングツール20と、チップ12上のパ
ッド位置を認識するテレビカメラ21(以下ITVと称
す)で構成され、ベース22上に固定されている。また
ヘッド部16の前ポジションにはチップの高さおよび上
下の傾きを計測する検出器23が設置され、後ポジショ
ンにはワ、イヤの固着状態を検査するITV24とその
検査結果をリードフレームに表示する装置26が設置さ
れ1いる。
まずリードフレーム13は移載ユニ°ット(図示せず)
で治具内の高さ計測ポジションにセットされる。この位
置においてリードフレーム13上のチップ12の表面を
高さ検出器23(例えば既知の触針による高さ検出ある
いは光ファイバーを使用した無接触形の高さ検出器)に
よって、すぐなくとも2ポジシヨン後で行なっているX
−Yテーブル移動のワイヤリングデータ(最初の場合は
、標準ワイヤリングデータ)によって3点以上爾さ測定
を行い、その3点の高さ測定゛した位置と、高さデータ
をCPUでx−Y方向の傾き量に演算しメモリに収納さ
れる。さらには、この高さを検出した時の3点以上の位
置の最初の点のX、Y方向の原点からの座標値は、ワイ
ヤリングデータによってあきらかであシ、その数値もメ
モリーに収納される。次にこのチップは位置認識ポジシ
ョンへ前述の移載ユニットにて移載される。ここでIT
V21によりチップをパターン認識し、チップの標準位
置からのずれ量が計測され、その量によってあらかじめ
登録されている標準パッド位置(ワイヤリングの基準デ
ータ)からの補正量がCPUで演算され各パッドの原点
からの座標が判明するとともにさらに第一パッド位置の
原点からのX・Y座標値と高さ計測ポジションで計測し
メモリーへ入力した傾き量と、高さ検出の最初の点め座
標値とによって、各パッドの高さがCPUによって演算
される。この様にして得られた当該チップの各パッドの
高さデータは、制御部を介してデジタル制御出来るアク
チーエータ17へ、各パッドの最適座標はXYテーブル
13のアクチェータへそれ指令される。
そこでこのX−Yテーブルの作動開始と同期してワイヤ
リングツール20がアクチェータ16によって上下動し
パッド、リード間にワイヤリングするが、ワイヤリング
ツール20の位置制御終点6は、前記高さ計測ポジショ
ンで計測演算された各パッドの真の高さ情報によって指
定される。このため位置制御終点6が荷重制御始点6と
同一高さになるため、速度制御域をなくすことができそ
の分だけ時間短縮が図れるものである。
次にワイヤリングされたチップは移載ユニットによって
検査ポジションに移載される。この位置において検査用
I TV24によって各パッド、各リードにワイヤリン
グされたワイヤの各々の固着状態の情報が集収されパタ
ーン認識によりチェックされる。その結果1チツプ内の
ワイヤリングされたワイヤボンディング状態が1つでも
悪ければ不良品として表示装置26によfてマーキング
される。この検査ポジションにおけるチップの移動パタ
ーンは、ワイヤリングポジションにおけるチップの移動
パターンと同一のため(同−X−Yテーブルによる移動
)新たな移動ノくターンをCPUに入力する必要はない
。このように一連の作業は次々と連続して行なわれ′る
とともに、同−X−Yテーブルの動きで行なわれるため
一つの移動ノくターンを入力すればよく極めて能率よい
ものとなる。
発明の効果 以上のように高さ計測を自動化して、その情報によって
ワイヤリングすることにより、ワイヤリング時間の短縮
が図れ、またワイヤリング検査を自動化することにより
作業者の目視チェックを必要としなくなり、生産性の向
上、品質の安定等実用上の効果は極めて大きい。
【図面の簡単な説明】
第1図(A’lは封止前のリードフレームの斜視図、(
J3)は同拡大斜視図、第2図はワイヤリングツールの
高さ一時間関係図、第3図(A)はワイヤリング後のチ
ップの拡大断面図、CB)はチップが傾いて接着された
状態を示すチップの拡大断面図、第4図は本発明の一実
施例におけるワイヤリング装置の概略図である。 1・・・・・・チップ、2・・・・・・ノ(ラド、3・
・・・・・IJ −)”、4・・・・・・ワイヤ、13
・・・・・・リードフレーム、14・・・・・・治具、
15・・・・・・x、yテーブル、2o・・・・・・ワ
イヤリングツール、21・・・・・・位置計測ITVカ
メラ、17・・・・・・ディジタル制御アクチュエータ
、23・・・・・・高さ検出器、24・・・・・・検査
用ITV、25・・・・・・表示装置。

Claims (2)

    【特許請求の範囲】
  1. (1)被ワイヤリング物を保持および移送する治具と、
    ワイヤリングするツールを有したヘッド部と、前記治具
    あるいはヘッド部を塔載したX−Yテーブルと、被ワイ
    ヤリング物中の半導体素子の高さを読み取る読取り手段
    と、この読取り手段により読みとった情報によシあらか
    じめ前記ヘッド部を所定の位置に配するようコントロー
    ルするコンビーータとを備えた全自動ワイヤリング装置
  2. (2)前記ヘッド部によりワイヤリングした後、ワイヤ
    リング形状の良否を判定出来る認識手段と、その判定結
    果を表示出来る手段を備えた特許請求の範囲第1項記載
    の全自動ワイヤリング装置。
JP57191640A 1982-10-29 1982-10-29 全自動ワイヤリング装置 Granted JPS5980939A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57191640A JPS5980939A (ja) 1982-10-29 1982-10-29 全自動ワイヤリング装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57191640A JPS5980939A (ja) 1982-10-29 1982-10-29 全自動ワイヤリング装置

Publications (2)

Publication Number Publication Date
JPS5980939A true JPS5980939A (ja) 1984-05-10
JPH0210574B2 JPH0210574B2 (ja) 1990-03-08

Family

ID=16278015

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57191640A Granted JPS5980939A (ja) 1982-10-29 1982-10-29 全自動ワイヤリング装置

Country Status (1)

Country Link
JP (1) JPS5980939A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006294710A (ja) * 2005-04-06 2006-10-26 Nec Corp 傾き補正方法、ワイヤボンディング方法及びワイヤボンディング装置
JP2020119988A (ja) * 2019-01-23 2020-08-06 三菱電機株式会社 ワイヤボンディング装置、ワイヤボンディング方法および半導体装置の製造方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS568832A (en) * 1979-06-30 1981-01-29 Shinkawa Ltd Bonding plane height detector
JPS57183047A (en) * 1981-05-07 1982-11-11 Nec Corp Method for wire bonding and device thereof

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS568832A (en) * 1979-06-30 1981-01-29 Shinkawa Ltd Bonding plane height detector
JPS57183047A (en) * 1981-05-07 1982-11-11 Nec Corp Method for wire bonding and device thereof

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006294710A (ja) * 2005-04-06 2006-10-26 Nec Corp 傾き補正方法、ワイヤボンディング方法及びワイヤボンディング装置
JP2020119988A (ja) * 2019-01-23 2020-08-06 三菱電機株式会社 ワイヤボンディング装置、ワイヤボンディング方法および半導体装置の製造方法

Also Published As

Publication number Publication date
JPH0210574B2 (ja) 1990-03-08

Similar Documents

Publication Publication Date Title
US6542783B2 (en) Tool position measurement method, offset measurement method, reference member and bonding apparatus
KR100336017B1 (ko) 본딩방법 및 그 장치
JP3335826B2 (ja) はんだバンプの測定装置
KR20050029689A (ko) 다이본더의 본드헤드를 정렬시키는 방법
JP3848007B2 (ja) はんだバンプの測定方法
KR960002996B1 (ko) 와이어루프 굴곡검사방법 및 그 장치
JPS5980939A (ja) 全自動ワイヤリング装置
JP2570585B2 (ja) プローブ装置
US5097406A (en) Lead frame lead located for wire bonder
JPH067561B2 (ja) 半導体ウエハチツプの位置合わせ方法
JP2501613B2 (ja) ウエハプロ―バ
JP2534912B2 (ja) ワイヤボンディング装置
CN111883447A (zh) 线互连部高度的测量方法
US6114711A (en) Contact position sensor with optical feedback
JPH0582741B2 (ja)
US7705473B2 (en) Methods and apparatus for determining pad height for a wire-bonding operation in an integrated circuit
JPH0680711B2 (ja) ウエハプローバ
TW201709370A (zh) 半導體裝置之測定方法
JPS62136845A (ja) ウエ−ハプロ−ビングマシンのプロ−ビング方法
JP2568125B2 (ja) ボンディング装置のツールとカメラとのオフセット量検出機構並びにその方法
JPH0445063B2 (ja)
JPH0732176B2 (ja) ウエハプローバ
JPH0238450Y2 (ja)
KR100219611B1 (ko) 웨이퍼 테스트 장치의 위치 에러 보정 방법
JPH03116742A (ja) ワイヤボンディング装置