JPS5966759A - 固定デイスク操作装置 - Google Patents
固定デイスク操作装置Info
- Publication number
- JPS5966759A JPS5966759A JP57177371A JP17737182A JPS5966759A JP S5966759 A JPS5966759 A JP S5966759A JP 57177371 A JP57177371 A JP 57177371A JP 17737182 A JP17737182 A JP 17737182A JP S5966759 A JPS5966759 A JP S5966759A
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- processing
- main processor
- fixed disk
- fixed disc
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Human Computer Interaction (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Debugging And Monitoring (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
子計p機システムに関し、総合的な処理速度の向上を目
的とするものである。
的とするものである。
電子計算機システムにおいて最近メインプロセッサにマ
イクロプロセ,ザが広く使用されている。
イクロプロセ,ザが広く使用されている。
しかしながら、割り込み処理を行なわないメインプロセ
ッサでは、固定ディスク装置の動作状態検出回路を常時
動作させて、固定ディスク装置の終了を待たなければ次
の処理に移るととができない。
ッサでは、固定ディスク装置の動作状態検出回路を常時
動作させて、固定ディスク装置の終了を待たなければ次
の処理に移るととができない。
この状態では、メインプロセッサはアイドル状態になっ
ている。すなわち、他の入出力装置゛の処理があっても
他の入出力装置の処理d、行なわれない。
ている。すなわち、他の入出力装置゛の処理があっても
他の入出力装置の処理d、行なわれない。
このためこのようなメインプロセッサにおいては、総合
的な処P11速度が遅くなるという欠点がある。
的な処P11速度が遅くなるという欠点がある。
本発明は一F記のような従来の欠点に鑑みてなされたも
のであり、固定ディスクからの読み出し及び碧き込み時
に行なうエラーチェックを、割り込み処刑により行ない
、メインプロセッサの処理速度の向上を削るものである
。
のであり、固定ディスクからの読み出し及び碧き込み時
に行なうエラーチェックを、割り込み処刑により行ない
、メインプロセッサの処理速度の向上を削るものである
。
第1図は、従来のエラーチェックを行なう処理状態を示
しだフローチャートであり、命令解析からエラーの発生
がなくなる壕でメインプロセッサはアイドル状態である
。このため効率のよい処理が行なわれなかった。
しだフローチャートであり、命令解析からエラーの発生
がなくなる壕でメインプロセッサはアイドル状態である
。このため効率のよい処理が行なわれなかった。
以下図面を参照しつつ本発明の詳細な説明する。
第2図は本発明によるエラーチェ、りの処理状態を示す
フローチャート、第3図は本発明によりメインプロセッ
サが行なう処理状態を示すフローチャート、第4図は本
発明による固定ディスク操作装置のブロック図である。
フローチャート、第3図は本発明によりメインプロセッ
サが行なう処理状態を示すフローチャート、第4図は本
発明による固定ディスク操作装置のブロック図である。
804図において、(1)はディスクが装」刺された固
定ディスク装w(2)に対して制御データが格納されて
いるメインプロセッサ、(3)は固定ディスク装置゛(
2)から読み出されたデータを格納及び固定ディスク装
置(2)ヘデータを読み出すメモリ、(4)は固定ディ
スク装置(2)を初期状態にするためのす十、ト信号を
発生するリセット回路、(5)は固定ディスク装置(2
)に所定のエラーチェック動作を行なわせるための命令
信号を発生する命令起動回路、(6)は固定ディスク装
置(2)の処理データからエラーを検出するとともに処
理の終了を検出する検出回路、(7)Vi予め設定され
た値とエラー回数とを比較し所定の制御信号を発生する
比較回路、(8)は検出回路(6)からのエラー信号に
よりエラー回数を計数するエラ御信号及びタイミング信
号を発η−する制御回路である。
定ディスク装w(2)に対して制御データが格納されて
いるメインプロセッサ、(3)は固定ディスク装置゛(
2)から読み出されたデータを格納及び固定ディスク装
置(2)ヘデータを読み出すメモリ、(4)は固定ディ
スク装置(2)を初期状態にするためのす十、ト信号を
発生するリセット回路、(5)は固定ディスク装置(2
)に所定のエラーチェック動作を行なわせるための命令
信号を発生する命令起動回路、(6)は固定ディスク装
置(2)の処理データからエラーを検出するとともに処
理の終了を検出する検出回路、(7)Vi予め設定され
た値とエラー回数とを比較し所定の制御信号を発生する
比較回路、(8)は検出回路(6)からのエラー信号に
よりエラー回数を計数するエラ御信号及びタイミング信
号を発η−する制御回路である。
固うiテディスク装置1ゲ(2)のディスクからII力
み出し又は該ディスクへのフFき込みを行なう際に、廿
ず、データ転送の前処理がメインプロセッサ(1)で行
なわわ、制御回路(9)に実行信号が送られると、制御
回路(9)から命令起動回路(5)に割り込み処理が終
了し/こ時に終了フラグを受は入れるだめの終了フラグ
リセットが杓なわれる。
み出し又は該ディスクへのフFき込みを行なう際に、廿
ず、データ転送の前処理がメインプロセッサ(1)で行
なわわ、制御回路(9)に実行信号が送られると、制御
回路(9)から命令起動回路(5)に割り込み処理が終
了し/こ時に終了フラグを受は入れるだめの終了フラグ
リセットが杓なわれる。
1/ζ、命令j宵析された命令化上は制御回路(9)を
介して昂令起動回路(5)に送られ、命令起動回路(5
)でri’贋1定ディスク装置(2)に対してハ!’i
’hlのエラーチェックを行なうだめの蔀令テーブルが
作成される。
介して昂令起動回路(5)に送られ、命令起動回路(5
)でri’贋1定ディスク装置(2)に対してハ!’i
’hlのエラーチェックを行なうだめの蔀令テーブルが
作成される。
そしで、メインプロセッサCl1frよ所定の命令(g
−号を制御回路(9)に送ると割り込み処理が終了−す
るまで他の処理が実行可能な状態になる。
−号を制御回路(9)に送ると割り込み処理が終了−す
るまで他の処理が実行可能な状態になる。
固定ディスク装置M I2+では、命令起動回路(5)
からの命冷テーブルにもとづいター9Fのエラーチェッ
ク処胛を実行し、固定ディスク装置r((2Jから検出
回路(6)へ処理データが速決転送されてエラー検出が
行なわれるとともに処理が終了すると終了情報が送られ
て検出回路(6)からエラー回数カウンタ(8)に処理
実行中に検出されたエラー信号が送られる。
からの命冷テーブルにもとづいター9Fのエラーチェッ
ク処胛を実行し、固定ディスク装置r((2Jから検出
回路(6)へ処理データが速決転送されてエラー検出が
行なわれるとともに処理が終了すると終了情報が送られ
て検出回路(6)からエラー回数カウンタ(8)に処理
実行中に検出されたエラー信号が送られる。
そして、エラー回数カウンタ(8)で一連の処理ごとに
計数されたエラー信号は比較回路(力で設定値と比較さ
れ、再実行可能なエラー同数であれば命令起動回路(5
)に信号を送り、命令起動回路(5)から新たな命令テ
ーブルが作成される。そして新だな命令テーブルは固定
ディスク装置″(2)へ転送され、再び次のエラー7−
:rツク処理が実行されることになる。以後、上記の
処理が繰り返えされて検出回路(6)で検出されるエラ
ー発生が無くなると、制御回路(9)は検出回路(6)
からの信号を受は取り命令起動回路(5)に終了フラグ
をセットする。またこのときに、制御回路(9)からメ
インプロセッサ(1)へ割り込み処理終了を通知する信
号を送り、メインプロセッサ(11は固定ディスク装置
(2)に対してディスク処理をり帰することになる。
計数されたエラー信号は比較回路(力で設定値と比較さ
れ、再実行可能なエラー同数であれば命令起動回路(5
)に信号を送り、命令起動回路(5)から新たな命令テ
ーブルが作成される。そして新だな命令テーブルは固定
ディスク装置″(2)へ転送され、再び次のエラー7−
:rツク処理が実行されることになる。以後、上記の
処理が繰り返えされて検出回路(6)で検出されるエラ
ー発生が無くなると、制御回路(9)は検出回路(6)
からの信号を受は取り命令起動回路(5)に終了フラグ
をセットする。またこのときに、制御回路(9)からメ
インプロセッサ(1)へ割り込み処理終了を通知する信
号を送り、メインプロセッサ(11は固定ディスク装置
(2)に対してディスク処理をり帰することになる。
一方、実行不用能なエラー回数が生じたときには必要に
応じて比較回路(7)から制御回路(9)を介してリセ
ット回路(4)に制御43号が送られて固定ディスク装
置〆f (’l)を初期化する。
応じて比較回路(7)から制御回路(9)を介してリセ
ット回路(4)に制御43号が送られて固定ディスク装
置〆f (’l)を初期化する。
所定のエラーチェック処刑が終了するとメインプロセッ
サ(1)は固定ティスフ装@(27に所定の’di制御
テータデーXL、メモリ(3)に対し固定ティスフ装f
tff1(2Jのディスクからのデータの詰、み出し処
理またはメモリ(3)からディスクへの店き込み処理が
行なわれることになる、。
サ(1)は固定ティスフ装@(27に所定の’di制御
テータデーXL、メモリ(3)に対し固定ティスフ装f
tff1(2Jのディスクからのデータの詰、み出し処
理またはメモリ(3)からディスクへの店き込み処理が
行なわれることになる、。
上記のようにオ″発明の固定ティスフ操作装置によれば
、メインブ「ゴセ、すは固定テベスク装(行で行なって
いるエラーヂエック処311!の終了を常時監視してい
る必璧がなくなり、イtl)、の入出力装七■−に対す
る処理をエラーチューツク処理と同時に平行して実行で
きるため、処■Il速度を向上させることができる。
、メインブ「ゴセ、すは固定テベスク装(行で行なって
いるエラーヂエック処311!の終了を常時監視してい
る必璧がなくなり、イtl)、の入出力装七■−に対す
る処理をエラーチューツク処理と同時に平行して実行で
きるため、処■Il速度を向上させることができる。
第1図は従来のエラーチェックを行なう処fil状態を
示すフローチャート、第2図は本発明によるエラーチェ
、りの処理状態を示すフ[l−チャート、第3図は本発
明によりメインプロセッサが行なう処理状態を示すフロ
ーチャート、第4図は本発明による固定ディスク操作装
置のブロック図である。 (1) メインプロセッサ (2)固定ディスク装置
(3) メモリ (4) リセット回
路(5)命令起動回路 (6)検出回路(力 比較
回路 (8)エラー回数カウンタ(9)制御回
路 第1図 363− 第3 Z
示すフローチャート、第2図は本発明によるエラーチェ
、りの処理状態を示すフ[l−チャート、第3図は本発
明によりメインプロセッサが行なう処理状態を示すフロ
ーチャート、第4図は本発明による固定ディスク操作装
置のブロック図である。 (1) メインプロセッサ (2)固定ディスク装置
(3) メモリ (4) リセット回
路(5)命令起動回路 (6)検出回路(力 比較
回路 (8)エラー回数カウンタ(9)制御回
路 第1図 363− 第3 Z
Claims (1)
- メインプロセッサと、固定ディスク装置に命令信号を送
る命令起動回路と、該固定ディスク装置の動作状態を検
出する検出回路と、該検出回路の出力信号により動作す
るエラー回数カウンタと、該エラー回数カウンタの出力
と予め定められた設定値とを比較する比較回路と、上記
検出回路の出力にもとづいて上記固定ディスク装置にリ
セット信号を出力するリセット回路とを備え、上記命令
起動回路が上記メインプロセッサからの割り込み信号に
よシ動作することを特徴とする固定ティスフ操作装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP57177371A JPS5966759A (ja) | 1982-10-08 | 1982-10-08 | 固定デイスク操作装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP57177371A JPS5966759A (ja) | 1982-10-08 | 1982-10-08 | 固定デイスク操作装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS5966759A true JPS5966759A (ja) | 1984-04-16 |
Family
ID=16029781
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP57177371A Pending JPS5966759A (ja) | 1982-10-08 | 1982-10-08 | 固定デイスク操作装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5966759A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005535446A (ja) * | 2002-08-19 | 2005-11-24 | マイクロステイン・エルエルシー | チューブ |
-
1982
- 1982-10-08 JP JP57177371A patent/JPS5966759A/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005535446A (ja) * | 2002-08-19 | 2005-11-24 | マイクロステイン・エルエルシー | チューブ |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5038275A (en) | Status transfer structure within a data processing system with status read indication | |
TWI295011B (ja) | ||
JPH07141176A (ja) | コマンドリトライ制御方式 | |
JPH02196355A (ja) | 記憶処理システム | |
JPS5966759A (ja) | 固定デイスク操作装置 | |
WO1988007238A1 (en) | High-speed floating point operation system | |
JPS5917653A (ja) | 磁気デイスク制御装置のデ−タ転送方式 | |
JPS6212538B2 (ja) | ||
JPS61127026A (ja) | 光デイスク制御装置 | |
JPH04232559A (ja) | システムのプロセッサ間対話方法及び該方法を実施するためのシステム | |
JPS5938852A (ja) | 障害処理方式 | |
JPS61259334A (ja) | デ−タ転送方式 | |
JPS6118032A (ja) | 外部メモリ制御装置 | |
EP0363087A2 (en) | Status transfer within a data processing system | |
JPS58171724A (ja) | 磁気デイスク・テ−プにおけるコピ−制御装置 | |
JP2524620B2 (ja) | 入出力制御方法 | |
JPH03156659A (ja) | ダイレクトメモリアクセスコントローラ | |
JPH05241852A (ja) | 情報処理システムの割り込み発生装置 | |
JPS5919375B2 (ja) | デ−タバッフア制御方式 | |
JPS5880757A (ja) | デ−タ転送制御方法 | |
JPS5922147A (ja) | 再試行処理のチエツク方式 | |
JPS5954091A (ja) | 電子計算機 | |
JPS6113259B2 (ja) | ||
JPS58169614A (ja) | バス制御方式 | |
JPH0619827A (ja) | 周辺制御装置 |