JPS596559Y2 - バブルメモリパツケ−ジ - Google Patents

バブルメモリパツケ−ジ

Info

Publication number
JPS596559Y2
JPS596559Y2 JP1977014925U JP1492577U JPS596559Y2 JP S596559 Y2 JPS596559 Y2 JP S596559Y2 JP 1977014925 U JP1977014925 U JP 1977014925U JP 1492577 U JP1492577 U JP 1492577U JP S596559 Y2 JPS596559 Y2 JP S596559Y2
Authority
JP
Japan
Prior art keywords
solenoid coil
bubble
inner solenoid
coil
memory package
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP1977014925U
Other languages
English (en)
Other versions
JPS53112239U (ja
Inventor
順一 田代
俊明 助田
實晴 古市
Original Assignee
富士通株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 富士通株式会社 filed Critical 富士通株式会社
Priority to JP1977014925U priority Critical patent/JPS596559Y2/ja
Publication of JPS53112239U publication Critical patent/JPS53112239U/ja
Application granted granted Critical
Publication of JPS596559Y2 publication Critical patent/JPS596559Y2/ja
Expired legal-status Critical Current

Links

Description

【考案の詳細な説明】 本考案はバブルメモリパッケージの構或に関するもので
ある。
バブルメモリを駆動する方法として種々の方法があるが
、2つのソレノイドコイルを直交させ、それぞれのコイ
ルに適当に位相をずらした正弦波電流を印加し、平面内
回転磁界を発生させる方法が一般的である。
このようなコイルにおいて、搭載基板に複数個のバブル
素子を搭載しようとする場合、一平面内におさめようと
すれば、コイル面積が増大し、実効インダクタンス、実
効抵抗が増す。
この結果、駆動回路に大きな負相を与えるとともに高速
駆動における大きな障害となる。
本考案はこのような弊害をなくすとともに小型コンパク
トなバブルメモリ装置を提案するものであり、以下本考
案を図面により詳細に説明する。
第1図は従来の方式による一平面内に搭載した場合の実
装形態の一例を示したものである。
このような形態においては図の如くバブル素子1′を搭
載した基板2′が端子出しのためのスペースを要し、し
かもこれに伴い回転磁界発生用コイル3’, 4’の形
状が大きくなるため、実効インダクタンス、実効抵抗が
増大し、駆動回路に必要以上の負担をかける。
またコイルで熱発生が増して、バブルの動作の安定性信
頼性を低下することになる。
第2図は本考案の一実施例を示すものである。
基板2はバブル素子を搭載するためのセラミックスプリ
ント板等からなるもので2枚の基板2は対称形をなして
いる。
またそれぞれの基板は適当な幅と深さを持った溝5を有
する。
基板上にはバブル素子1が搭載されており、例えばワイ
ヤボンデイング法等によって基板2のパターンと電気的
に接続されている。
バブル素子1を搭載した基板2は、回転磁界を発生する
ための長方形断面を有する内側ソレノイドコイル3の両
開口部から挿入され、該コイル3内で2段積層となるよ
うに実装される。
この場合両側にそれぞれの基板の外部接続端子6が出で
デュアルインパッケージを構或する。
さらにコイル3をおおうように外側ソレノイドコイル4
を直交させて挿入する。
このような実装形態を採用することによって、一平面内
にバブルチップを搭載する従来形態と比較して、コイル
の面積を大幅に小さくすることが可能であり、二段積層
にすることによってソレノイドに断面積が幾分増大する
ことを考慮したとしても電気的特性は向上する。
したがって高速駆動が可能となり熱発生も減少させるこ
とが可能となる。
また本考案の基板はコイル挿入用溝5を設けてコイルの
無効部分をさらに減少させており、このことによる電気
的熱的特性の向上も大である。
【図面の簡単な説明】
第1図は従来のバブルメモリパッケージの実装形態を説
明するための斜視図、第2図は本考案にかかるバブルメ
モリパッケージの一実施例の分解斜視図である。 図において、1はバブル素子、2はバブル素子搭載基板
、3,4は回転磁界発生用ソレノイドコイル、5は溝、
6は外部接続端子である。

Claims (1)

    【実用新案登録請求の範囲】
  1. 回転磁界発生用の内側のソレノイドコイルと、該内側の
    ソレノイドコイルの両端開口から挿入され該内側のソレ
    ノイドコイル内に積層配置されるバブル素子搭載基板と
    、該バブル搭載基板の外部接続端子部と該内側のソレノ
    イドコイル端面との間に該端面と並行せる溝部を設けて
    該バブル素子搭載基板と該内側ソレノイドコイルを含ん
    で外部に該溝方向に挿入される回転磁界発生用の外側の
    ソレノイドコイルからなるバブルメモリーパツケージ。
JP1977014925U 1977-02-10 1977-02-10 バブルメモリパツケ−ジ Expired JPS596559Y2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1977014925U JPS596559Y2 (ja) 1977-02-10 1977-02-10 バブルメモリパツケ−ジ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1977014925U JPS596559Y2 (ja) 1977-02-10 1977-02-10 バブルメモリパツケ−ジ

Publications (2)

Publication Number Publication Date
JPS53112239U JPS53112239U (ja) 1978-09-07
JPS596559Y2 true JPS596559Y2 (ja) 1984-02-29

Family

ID=28835715

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1977014925U Expired JPS596559Y2 (ja) 1977-02-10 1977-02-10 バブルメモリパツケ−ジ

Country Status (1)

Country Link
JP (1) JPS596559Y2 (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS50161129A (ja) * 1974-05-16 1975-12-26 Western Electric Co

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS50161129A (ja) * 1974-05-16 1975-12-26 Western Electric Co

Also Published As

Publication number Publication date
JPS53112239U (ja) 1978-09-07

Similar Documents

Publication Publication Date Title
JPS596559Y2 (ja) バブルメモリパツケ−ジ
JPS6079770U (ja) 積層型ハイブリツドic
JPH051205U (ja) プリントコイル型トランスおよび電気回路
JPH0314009Y2 (ja)
JP2001155934A (ja) トランス
JPH05315153A (ja) 積層型コイル
JPS5983010U (ja) 積層複合インダクタ
JP2548871Y2 (ja) 半導体素子収納用パッケージ
JPS5945985U (ja) 櫛型磁性回路板
JPS622390B2 (ja)
JPS60166137U (ja) コモンモ−ドコイル
JPH0234810Y2 (ja)
JPS61158923U (ja)
JPS60103275U (ja) ステ−タコイル装置
JPH05315152A (ja) 積層型コイル
JPS6041036U (ja) 受動素子
JPH0327561A (ja) 半導体装置
JPH055692Y2 (ja)
JPS59135599U (ja) 磁気バブルメモリ装置
JP2007059840A (ja) Lc複合部品
JPS5948122U (ja) ノイズフイルタ
JPS6041035U (ja) 受動素子
JPS58147219U (ja) チツプ状コイル装置
JPH062657U (ja) 薄形トランス
JPS6344398A (ja) 磁気バブルメモリ装置