JPS5950489A - 文字表示装置 - Google Patents
文字表示装置Info
- Publication number
- JPS5950489A JPS5950489A JP57161928A JP16192882A JPS5950489A JP S5950489 A JPS5950489 A JP S5950489A JP 57161928 A JP57161928 A JP 57161928A JP 16192882 A JP16192882 A JP 16192882A JP S5950489 A JPS5950489 A JP S5950489A
- Authority
- JP
- Japan
- Prior art keywords
- display
- microcomputer
- output
- signal
- clock pulse
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Digital Computer Display Output (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
「産業−にの利用分野」
この発明は、CR’I”表示装置に文字を表示するよう
にした文字表示装置に関する。
にした文字表示装置に関する。
「背景技術とその間照点J
従来では、CRT表示装置i?に文字を表示するのに、
ビデオラムを用いている。このビデオラムはコスト的に
間W4があった。そこで、マイクロコンピュータのソフ
トウェアによって表示信号を発生することが考えられて
いる。この方法によると。
ビデオラムを用いている。このビデオラムはコスト的に
間W4があった。そこで、マイクロコンピュータのソフ
トウェアによって表示信号を発生することが考えられて
いる。この方法によると。
マイクロコンピュータの動作速度が遅いために。
ドツトマトリクスの/ドツトが大きくなってしまう欠点
がある。
がある。
一例として、llビットのマイクロコンピュータの1凸
合、/個の命令の実行時間が/μ賞とし、/(174の
ドツトのデータの転送及び出力に4個の命令を用いると
すると、/ドツトに4’/jsr<、/文字(jドツト
)に、20μ宴の時間が必要となる。
合、/個の命令の実行時間が/μ賞とし、/(174の
ドツトのデータの転送及び出力に4個の命令を用いると
すると、/ドツトに4’/jsr<、/文字(jドツト
)に、20μ宴の時間が必要となる。
CRT表示装什゛tの/水平期間が乙3.5μ覧である
ので、上述の方法によると、7画面の横方向に3文字し
か表示することができない。
ので、上述の方法によると、7画面の横方向に3文字し
か表示することができない。
「発明の目的」
この発明は、マイクロコンピュータのソフトウェアによ
ってCRT表示装置に対する表示信号を形成すると共に
、従来のソフトウェアで表示できるものより小さなドツ
トを表示することを可能とするものである。
ってCRT表示装置に対する表示信号を形成すると共に
、従来のソフトウェアで表示できるものより小さなドツ
トを表示することを可能とするものである。
「発明の概要」
この発明は、マイクロコンピュータの49 小のパルス
幅の出力f、”59と、この出力14壮に同(すjした
よj) 小3いパルスll’Thiのクロックパルスと
を合成してCRT表示N i?’tに対する表示信号を
彫成し1表示文字に対1.i、; して」二部マイクロ
コンピュータにヨリ。
幅の出力f、”59と、この出力14壮に同(すjした
よj) 小3いパルスll’Thiのクロックパルスと
を合成してCRT表示N i?’tに対する表示信号を
彫成し1表示文字に対1.i、; して」二部マイクロ
コンピュータにヨリ。
l nly出カイ「(すとクロックパルスとの絹合わυ
を指定するようにしたものである。
を指定するようにしたものである。
「実III’li例」
以下1図面を勾照してこの発明の一実施例について、?
9明する。
9明する。
第1図において、1で示されるのがtビットのマイクロ
フンピユータでアリ、マイクロコンピュータ1には、C
RT表示装置の偏向回路をドライブする垂i自同期信号
及び水平同期信号が供給される。また、マイクロコンピ
ュータ1は、j個の出力端子4A、4B、4C,4D、
4Eをイ1:11えている0 また、5は、マイクロコンピュータ1に対するシステム
クロックCKが供給される端子である。
フンピユータでアリ、マイクロコンピュータ1には、C
RT表示装置の偏向回路をドライブする垂i自同期信号
及び水平同期信号が供給される。また、マイクロコンピ
ュータ1は、j個の出力端子4A、4B、4C,4D、
4Eをイ1:11えている0 また、5は、マイクロコンピュータ1に対するシステム
クロックCKが供給される端子である。
このシステムクロックCKの周1すITは1例えばりC
Kにより、g’rの期間でマイクロコンピュータ1が/
命令を実行し、また、/ドツトの表示データを発生、出
力するにt命令が必要とされるかう、マイクロコンピュ
ータ1の出力信号の最小ハルレス中1,1が/乙Tとな
る。
Kにより、g’rの期間でマイクロコンピュータ1が/
命令を実行し、また、/ドツトの表示データを発生、出
力するにt命令が必要とされるかう、マイクロコンピュ
ータ1の出力信号の最小ハルレス中1,1が/乙Tとな
る。
システムクロックCKが分V、1回路6に供給され。
JTの周期のクロックパルスP、が形成され、これが分
周回路7に供給され、/乙Tの周期のクロックパルスP
、が形成される。これと共に、システムクロックCKが
分周回路8に供給され1.27Tの周tu+のクロック
パルスP、が形成される。これらの分周回路6.7.8
は1例えばカウンタの ′1、゛パシ成である。マ
イクロコンピュータ1の出力端子4八〜4Eの夫々は、
ANDゲート9A、9丁3゜9C,9D、9Fの入力端
子と接続される。ANDゲート9Aには、クロックパル
スP1が供給され。
周回路7に供給され、/乙Tの周期のクロックパルスP
、が形成される。これと共に、システムクロックCKが
分周回路8に供給され1.27Tの周tu+のクロック
パルスP、が形成される。これらの分周回路6.7.8
は1例えばカウンタの ′1、゛パシ成である。マ
イクロコンピュータ1の出力端子4八〜4Eの夫々は、
ANDゲート9A、9丁3゜9C,9D、9Fの入力端
子と接続される。ANDゲート9Aには、クロックパル
スP1が供給され。
ANDゲート9Bには、クロックパルスP、が1=l
OT回路10により反転されたクロックパルス巴入びP
、が供給され、ANDゲー)9Cには。
OT回路10により反転されたクロックパルス巴入びP
、が供給され、ANDゲー)9Cには。
クロックパルスP、が供給され、l\N Dゲート9D
には、クロックパルスP、がN OT till路11
に」:り反φ・、されたクロックパルス「、及びP3が
(!’: 給FEれ、ANi)ゲート91弓には、クロ
ックパルスP1が(11、給される。このA NDアゲ
−9A〜9 IIの出力がORゲート12にイ1(、給
され、この0Ftl’−)12から出力端子13が、!
l出される。
には、クロックパルスP、がN OT till路11
に」:り反φ・、されたクロックパルス「、及びP3が
(!’: 給FEれ、ANi)ゲート91弓には、クロ
ックパルスP1が(11、給される。このA NDアゲ
−9A〜9 IIの出力がORゲート12にイ1(、給
され、この0Ftl’−)12から出力端子13が、!
l出される。
この出力=’?、、j −113に取り出された表示信
号がCRT表示装置1!にイ1(給される。
号がCRT表示装置1!にイ1(給される。
7−rりrJシコンュータ1内の1(Δ)、〈には7/
画1+′+iの全て又は/ I’l1分のデータかり)
き込まれている。
画1+′+iの全て又は/ I’l1分のデータかり)
き込まれている。
そして+ !’jflj千2及び3の夫々から供給され
るZli’: it+r同]iJl fri号及び水平
同期信号によって1表示<(r1’(7を知るためのカ
ウンタがスタートされる。このカウンタの出力によって
1表示位置の/番地に来ることが分かると、この/番地
と対応するデータがRAMから読出され、出力端子4A
〜4Eのうちのデータと対応する何れか7個に出力信号
が現れる。次に1表示位置を知るためのカウンタが歩進
して」二連と同様の動作が繰り返される。−例として、
/文字の表示のために必要な水平方向のドツト数を70
ドツトとし、/ラインに20文字を表示する場合には、
ドツトクロックのカウンタ値が200を越えたら、カウ
ンタがリセットされ1次に水平同期信号が供給されると
、再びカウンタがスタートされる。
るZli’: it+r同]iJl fri号及び水平
同期信号によって1表示<(r1’(7を知るためのカ
ウンタがスタートされる。このカウンタの出力によって
1表示位置の/番地に来ることが分かると、この/番地
と対応するデータがRAMから読出され、出力端子4A
〜4Eのうちのデータと対応する何れか7個に出力信号
が現れる。次に1表示位置を知るためのカウンタが歩進
して」二連と同様の動作が繰り返される。−例として、
/文字の表示のために必要な水平方向のドツト数を70
ドツトとし、/ラインに20文字を表示する場合には、
ドツトクロックのカウンタ値が200を越えたら、カウ
ンタがリセットされ1次に水平同期信号が供給されると
、再びカウンタがスタートされる。
この発明の一実施例の動作について更に説明すると、マ
イクロコンピュータ1の出力端子4Aに現れる出カイ、
1号は、第2図Aに示すように、/名′1′のパルス1
[・、、1のものとなり、り「JツタパルスP。
イクロコンピュータ1の出力端子4Aに現れる出カイ、
1号は、第2図Aに示すように、/名′1′のパルス1
[・、、1のものとなり、り「JツタパルスP。
が第、! rN Bに示すように1gTの周期であるた
め。
め。
A N Dゲート91(から取り出される表示信号・は
。
。
第、2図Cに示すものとなる。マイクロコンピュータ1
の出力S′11配千4Bに第31’W Aに示す出力信
号が発生ずると、第31”& Bに示ずクロックパルス
巴及びf′E31)でCに示すクロックパルスP s
トJ’<にA N Dゲート9Bに供給され、ANDゲ
ー)9Bから取り出される表示信号が第3図りに示すも
のとなる。
の出力S′11配千4Bに第31’W Aに示す出力信
号が発生ずると、第31”& Bに示ずクロックパルス
巴及びf′E31)でCに示すクロックパルスP s
トJ’<にA N Dゲート9Bに供給され、ANDゲ
ー)9Bから取り出される表示信号が第3図りに示すも
のとなる。
第を図A及び第1図Bに夫々示されるマイクロコンピュ
ータ1の出力部1子4Cに現れる出カイR号及びクロッ
クパルスP2がA N Dゲー)9Cに供給され、第1
L11ゾICに示す表示信号が形成される。
ータ1の出力部1子4Cに現れる出カイR号及びクロッ
クパルスP2がA N Dゲー)9Cに供給され、第1
L11ゾICに示す表示信号が形成される。
2A J” l’4 Aに示すマイクロコンピュータ1
の出力端子4Dに現れる出力信号、M’r!;図Bに示
ずクロックパルス巴及び第51M Cに示すクロックパ
ルスP3がAI・IDゲート9I)に供給され、第5図
りに示ず表示信号が形成される。第乙図Aに示ジーマイ
クロフンピユータ1の出力端子4Eに現れる出力信号及
び第乙図Bに示すクロックパルスP3がA N D ’
t’ −) 9 Eに供給され、第乙図Cに示ず表示イ
1(じが形成される。
の出力端子4Dに現れる出力信号、M’r!;図Bに示
ずクロックパルス巴及び第51M Cに示すクロックパ
ルスP3がAI・IDゲート9I)に供給され、第5図
りに示ず表示信号が形成される。第乙図Aに示ジーマイ
クロフンピユータ1の出力端子4Eに現れる出力信号及
び第乙図Bに示すクロックパルスP3がA N D ’
t’ −) 9 Eに供給され、第乙図Cに示ず表示イ
1(じが形成される。
上述のA I=l Dゲー)9A〜9Eの夫々から得ら
れる表示信けによって、第7図に示す表示パターンがC
RT表示装置の画面に生じる。表示パターン14Aは、
ANDゲー)9Aがらの表示信号(第2図C)による方
の1表示パターン14Bは。
れる表示信けによって、第7図に示す表示パターンがC
RT表示装置の画面に生じる。表示パターン14Aは、
ANDゲー)9Aがらの表示信号(第2図C)による方
の1表示パターン14Bは。
ANDゲー)9Bからの表示信号(第3図D)によるも
の1表示パターン14Cは、ANDゲート9Cからの表
示信号(第を図C)によるもの1表示信号(第、!;図
D)によるもの1表示パターン14Eは、ANDゲート
9Eからの表示信号(第乙図C)によるものである。こ
れらの表示パターン14j(〜14Eは、/文字の7行
のエレメントとなるものである。そして、この表示パタ
ーンを組合わせることにより、第g図に示すように、O
〜9の70個の数字を表示することができる。(111
えば数字の/は1図示のように、5個の表示パターン1
4B、14C,14B、14B、14Bを組み合わせる
ことで表示できる。
の1表示パターン14Cは、ANDゲート9Cからの表
示信号(第を図C)によるもの1表示信号(第、!;図
D)によるもの1表示パターン14Eは、ANDゲート
9Eからの表示信号(第乙図C)によるものである。こ
れらの表示パターン14j(〜14Eは、/文字の7行
のエレメントとなるものである。そして、この表示パタ
ーンを組合わせることにより、第g図に示すように、O
〜9の70個の数字を表示することができる。(111
えば数字の/は1図示のように、5個の表示パターン1
4B、14C,14B、14B、14Bを組み合わせる
ことで表示できる。
また、上jホの一実施例と同様にマイクロコンピュータ
1の出力’?、’r5千4八〜4Eに現れるパルス幅/
乙Tの出力信号に対し2組合わせるクロックパルスの周
期及び極性を変更することによって、第9図に示す表示
パターン15A、15B、15C。
1の出力’?、’r5千4八〜4Eに現れるパルス幅/
乙Tの出力信号に対し2組合わせるクロックパルスの周
期及び極性を変更することによって、第9図に示す表示
パターン15A、15B、15C。
15D、15Bを形成するようにしても良い。この表示
パターン15A〜15Fを組合わせて第10図に示すよ
うな表示パターンの数字表示を行なうことができる。例
えば数字の2は1図示のように、5個の表示パターン1
5F、15D、15D。
パターン15A〜15Fを組合わせて第10図に示すよ
うな表示パターンの数字表示を行なうことができる。例
えば数字の2は1図示のように、5個の表示パターン1
5F、15D、15D。
15C,15Eを、1g1み合わせることで表示できる
。
。
「his川例用
!+’、yカ?のいくつかのアルファベットも、上述の
実′1、+’+i例によって表示することが可能である
。ヤてのアノ1フアベツトを表示したい場合には、より
多くの種類のクロックパルスをマイクロコンピュータ1
の出力信号と組合わせれば良い。
実′1、+’+i例によって表示することが可能である
。ヤてのアノ1フアベツトを表示したい場合には、より
多くの種類のクロックパルスをマイクロコンピュータ1
の出力信号と組合わせれば良い。
また、この発明は、キー人力で発生したデータを表示す
るJJ、L合の他に、テレビジョン受像機の画商にダニ
信チャンネル或いは時刻を表示する場合や。
るJJ、L合の他に、テレビジョン受像機の画商にダニ
信チャンネル或いは時刻を表示する場合や。
V T Rの再生出力をテレビジョン受像(畿に供E1
°1する11&にv q’ nの11/IIE /it
力にチャンネル番号などの衣示信7.Hを混合する場合
に適用することができる、。
°1する11&にv q’ nの11/IIE /it
力にチャンネル番号などの衣示信7.Hを混合する場合
に適用することができる、。
[清明の効)(1」
この発明に依れば、マイクロコンピュータの出力信号に
対し、これと同1υ1しているより高い周波シ々のりj
+フッタルスを組み合わせることにより。
対し、これと同1υ1しているより高い周波シ々のりj
+フッタルスを組み合わせることにより。
出力信号のパルスi(□、iを実質的に細くすることが
できるので9表示文承数を増加させることができる。
できるので9表示文承数を増加させることができる。
また、この発明は、ビデオラムを用いないですむので、
ハードウェアのコストを下げることができる。
ハードウェアのコストを下げることができる。
り[J3it’llのriii 115な説明第1図は
この発明の一実施例の構成を示す1)S′続+4 、プ
(’s 2 IJ 、第3図、第を図、第5図及び第4
図(Jこの発明の一実施例の動作説明に用いる波形図。
この発明の一実施例の構成を示す1)S′続+4 、プ
(’s 2 IJ 、第3図、第を図、第5図及び第4
図(Jこの発明の一実施例の動作説明に用いる波形図。
第7図及び第g図はこの発明の一実施例におけるイl(
示パターンを示ず線1i及びこれを用いた数字表示パタ
ーンを示す線図、第り図及び第10図はこのhh +!
Itの他の実施例における表示パターンを示ず?r;l
1(1及びこれを用いた数字表示パターンを示す線図で
ある。
示パターンを示ず線1i及びこれを用いた数字表示パタ
ーンを示す線図、第り図及び第10図はこのhh +!
Itの他の実施例における表示パターンを示ず?r;l
1(1及びこれを用いた数字表示パターンを示す線図で
ある。
1・・・・ マイクロコンピュータ、2.3・・ ・・
垂I「を同期信号、水平同期信号が供れ′)される、7
;ra子。
垂I「を同期信号、水平同期信号が供れ′)される、7
;ra子。
4A〜4F・・・・・・マイクロコンピュータの出力端
子、6,7.8・・・・・・分周回路、13・・・・・
・出力端子。
子、6,7.8・・・・・・分周回路、13・・・・・
・出力端子。
代理人 杉 浦 ■−知
14Bキーi i :
14cm口士づ : j
14D〜4−用一口)
14E−はt寸白 j
第2図
第3図
、−■六
第4図 4T
1−8 T−1
第5図
B 而
A (4E)
15A−j−曲:j
1SE−Cオニを力 i
第8図
1.4B
第10図
手続補正書(自発)
昭和5フイl’、I Ill 5 II’I’、’+
、I’1lilQ信 若 杉 和 夫 殿1
中f’lの表、]ぐ 昭和5フイI #li、i’l’ I!;・1′I第1
61928 シじ2 発明の’(+ 称文字表示
装置 3 1山IIをすると ・II I’lとの関(系 ’4.’r 、;’+
: + ’、 +幀人4代理人 8 捕市の内容 (1)明#lI!書中、−第5頁10
行〜同H’?i 6 L”16行、「マイクロコンピュ
ータ1内のRAMには、・・・・・−スタートされる。
、I’1lilQ信 若 杉 和 夫 殿1
中f’lの表、]ぐ 昭和5フイI #li、i’l’ I!;・1′I第1
61928 シじ2 発明の’(+ 称文字表示
装置 3 1山IIをすると ・II I’lとの関(系 ’4.’r 、;’+
: + ’、 +幀人4代理人 8 捕市の内容 (1)明#lI!書中、−第5頁10
行〜同H’?i 6 L”16行、「マイクロコンピュ
ータ1内のRAMには、・・・・・−スタートされる。
」な削除する。
以上
Claims (1)
- 【特許請求の範囲】 CRT表示装置にマイクロコンピュータの出力漬けを供
給して文字を表示する構成の文字表示装置において、上
記マイクロコンピュータの最小のパルスlI++、iの
出力漬けとこの出力漬けに同期したよす小さいパルス幅
のクロックパルスとを合成して上+!l! CR’1’
表示装置に対する表示信号を形成し。 表示文字に対応してJ−記マイクロコンピュータにより
、上記出力信号とクロックパルスとの紹介U−を指定す
るようにした文字表示装置Yl 。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP57161928A JPS5950489A (ja) | 1982-09-17 | 1982-09-17 | 文字表示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP57161928A JPS5950489A (ja) | 1982-09-17 | 1982-09-17 | 文字表示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS5950489A true JPS5950489A (ja) | 1984-03-23 |
Family
ID=15744696
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP57161928A Pending JPS5950489A (ja) | 1982-09-17 | 1982-09-17 | 文字表示装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5950489A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62267120A (ja) * | 1986-05-16 | 1987-11-19 | Showa Denko Kk | 多層インフレ−シヨンフイルム製造用ダイ |
-
1982
- 1982-09-17 JP JP57161928A patent/JPS5950489A/ja active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62267120A (ja) * | 1986-05-16 | 1987-11-19 | Showa Denko Kk | 多層インフレ−シヨンフイルム製造用ダイ |
JPH0524811B2 (ja) * | 1986-05-16 | 1993-04-09 | Showa Denko Kk |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4032972A (en) | Piggy back row grabbing system | |
US4450442A (en) | Display processor for superimposed-picture display system | |
USRE32776E (en) | Piggy back row grabbing system | |
JP2570344B2 (ja) | 画像表示装置 | |
US4868656A (en) | Method and apparatus for reducing visibility of scanning lines in television picture | |
US3623005A (en) | Video display apparatus employing a combination of recirculating buffers | |
JPS5950489A (ja) | 文字表示装置 | |
SU1508272A1 (ru) | Устройство дл отображени информации на экране телевизионного индикатора | |
JPS61113092A (ja) | コンピユ−タ・デイスプレイ・システム | |
SU1109787A1 (ru) | Устройство дл отображени информации на экране телевизионного индикатора | |
SU1455357A1 (ru) | Устройство дл отображени информации на экране телевизионного индикатора | |
JPS6078478A (ja) | キヤラクタ表示装置 | |
JPS5811991A (ja) | キヤラクタ表示装置 | |
JP2657917B2 (ja) | 水平同期波形発生装置 | |
JP3083031B2 (ja) | 文字放送装置 | |
JPS63223691A (ja) | カラ−液晶表示用コントロ−ラ・ドライバ回路 | |
JPH04204491A (ja) | Lcd表示素子の表示モード切換装置 | |
JPS62269197A (ja) | 液晶表示装置 | |
JPH07104660B2 (ja) | ビデオramアクセス制御方式 | |
JPS5857116B2 (ja) | 陰極線管表示装置の制御回路 | |
JPS6064382A (ja) | 文字画像表示制御装置 | |
JPH1023459A (ja) | アップコンバートビデオ信号処理装置 | |
JPS639383A (ja) | フイ−ルド再生装置のパルス発生回路 | |
JPS6284792A (ja) | テレビゲ−ム機における広告方法 | |
JPS6212284A (ja) | 信号処理回路 |