JPS5946056A - 混成集積回路の保護装置 - Google Patents
混成集積回路の保護装置Info
- Publication number
- JPS5946056A JPS5946056A JP15788682A JP15788682A JPS5946056A JP S5946056 A JPS5946056 A JP S5946056A JP 15788682 A JP15788682 A JP 15788682A JP 15788682 A JP15788682 A JP 15788682A JP S5946056 A JPS5946056 A JP S5946056A
- Authority
- JP
- Japan
- Prior art keywords
- output
- hybrid
- conductor
- circuit
- current
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/58—Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
- H01L23/62—Protection against overvoltage, e.g. fuses, shunts
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
Landscapes
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Semiconductor Integrated Circuits (AREA)
- Protection Of Static Devices (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
(イ)技術分野
本発明は混成集積回路の保護装置、特に熱的に検出を行
う保護装置に関する。
う保護装置に関する。
(ロ)従来技術
出力回路の保護装置としては第1図に示す如く、コンプ
リメンタリ−出力トランジスタの夫々のエミッタに直列
に接続したエミッタ抵抗の電圧■P】、vE′を検出し
、電圧vP)、VE’が一定値を超えると保護回路を働
かせてコンプリメンタリ−出力トランジスタを遮断する
方法が拌C1れている。
リメンタリ−出力トランジスタの夫々のエミッタに直列
に接続したエミッタ抵抗の電圧■P】、vE′を検出し
、電圧vP)、VE’が一定値を超えると保護回路を働
かせてコンプリメンタリ−出力トランジスタを遮断する
方法が拌C1れている。
斯る方法では正常状態にも拘らず′大信号入力11.1
1等に出力回路に過大?11流が滞れで保1漁回路が動
作する場合がある。これはftHIF検出方法番こ2[
る保護装置は応答速度がきわめで速いこI−に起因して
いる。
1等に出力回路に過大?11流が滞れで保1漁回路が動
作する場合がある。これはftHIF検出方法番こ2[
る保護装置は応答速度がきわめで速いこI−に起因して
いる。
G/→ 発明の開示
本発明は断点に桝みてなされ、ン11.^1r(検出方
法(こよる混成集積回路の保護装置を提1.ILするも
のである。
法(こよる混成集積回路の保護装置を提1.ILするも
のである。
本発明の第1の目的は適度の感応速度を有する混成集積
回路の保護装置を提供するものであろう本発明の第2の
目的は集積回路化に適する混成集積回路の保護装置を提
供するものである。
回路の保護装置を提供するものであろう本発明の第2の
目的は集積回路化に適する混成集積回路の保護装置を提
供するものである。
に)実施例
本発明に依る保護装置Nは第21″’41こ示す如く、
コンプリメンタリ−出力トランジスタ+1.1f21の
エミッタを接続した導電路上に感温半導体素子(3)を
叶青し、感温半導体素子(3)の変動H↑[Fを検出回
路(4)で検出し、検出回路(4)の出力によりコンプ
リメンタリ−出力トランジスタ+11 +21を流れる
電流を遮断する様に構成されている。
コンプリメンタリ−出力トランジスタ+1.1f21の
エミッタを接続した導電路上に感温半導体素子(3)を
叶青し、感温半導体素子(3)の変動H↑[Fを検出回
路(4)で検出し、検出回路(4)の出力によりコンプ
リメンタリ−出力トランジスタ+11 +21を流れる
電流を遮断する様に構成されている。
出力トランジスタ+11 +21は第3図および第4図
から明らかな様に、絶縁処理したアルミニウム板等の混
成集積回路基板0〔上に設けた所望のパターンIこエツ
チングした銅箔より成る導電路σ1)上にヒートシンク
(12)を介して固着されている。出力トランジスタ(
11(2+のエミッタ電極は隣接する導電路(1旧こボ
ンディング細線により接続されている。
から明らかな様に、絶縁処理したアルミニウム板等の混
成集積回路基板0〔上に設けた所望のパターンIこエツ
チングした銅箔より成る導電路σ1)上にヒートシンク
(12)を介して固着されている。出力トランジスタ(
11(2+のエミッタ電極は隣接する導電路(1旧こボ
ンディング細線により接続されている。
エミッタ電極に接続された導電路(11)には中挟の検
出部0争が形成されている。検出部0には通常の巾を2
罪とすると、巾0.8 flに形成される。
出部0争が形成されている。検出部0には通常の巾を2
罪とすると、巾0.8 flに形成される。
感温半導体素子(3)としてはシリコンプレーナー型ト
ランジスタあるいはシリコンダイオード等を用いる。P
N接合のもつ−2m V / 1=の温度係数を利用し
ているからである。この感温半導体素子(3)は上述し
た検出部(1彊こ銀ペースト等を用いて接着される。な
お検出部++3)との電気的絶縁を要するときは薄いエ
ポキシ樹脂層を設けると良い。
ランジスタあるいはシリコンダイオード等を用いる。P
N接合のもつ−2m V / 1=の温度係数を利用し
ているからである。この感温半導体素子(3)は上述し
た検出部(1彊こ銀ペースト等を用いて接着される。な
お検出部++3)との電気的絶縁を要するときは薄いエ
ポキシ樹脂層を設けると良い。
検出回路(4)は感温半導体素子(3)の温ハT変化(
こよる電圧変動を検出し、その出力番こより出方トラン
ジスタ(11(21を流れる電流を遮断?J−ろ杵に働
く。具体的には出力トランジスタ(2)とそのドライバ
一段の間の電源ラインにリレー(5)を11n人【7、
検出回路(4)の出力でこのリレーを駆順1する。
こよる電圧変動を検出し、その出力番こより出方トラン
ジスタ(11(21を流れる電流を遮断?J−ろ杵に働
く。具体的には出力トランジスタ(2)とそのドライバ
一段の間の電源ラインにリレー(5)を11n人【7、
検出回路(4)の出力でこのリレーを駆順1する。
次に木発明に依る保護装置のffi、11作唄理につい
て説明する。出力トランジスタtlH2iに過大電流が
流れると、検出部+13)でジュール熱による温度上昇
が発生ずる。この温度上昇は直ちに感を1半導体素子(
3)で検知され、検出回路(4)の出力番こよりリレー
(5)が遮断される。この結果ドライバ一段のトランジ
スタがOFFされるので、出力トランジスタ(I l
F21を流れる電流は遮断されて保護!r1.11作す
る。
て説明する。出力トランジスタtlH2iに過大電流が
流れると、検出部+13)でジュール熱による温度上昇
が発生ずる。この温度上昇は直ちに感を1半導体素子(
3)で検知され、検出回路(4)の出力番こよりリレー
(5)が遮断される。この結果ドライバ一段のトランジ
スタがOFFされるので、出力トランジスタ(I l
F21を流れる電流は遮断されて保護!r1.11作す
る。
第5図に具体化された検出回路を示す。ツェナー電圧を
抵抗R,およびR2で分圧し−C検出用P +−,I
PトランジスタC■のベースを所定の(lid、謹動作
γ席円に対応する電圧にバイアスしている。拾出部(1
1)の流& 上昇に伴いPNP )ランジスタ(21n
のペースエミッタ間電圧vBbが減少し設定田[1;以
下になると。
抵抗R,およびR2で分圧し−C検出用P +−,I
PトランジスタC■のベースを所定の(lid、謹動作
γ席円に対応する電圧にバイアスしている。拾出部(1
1)の流& 上昇に伴いPNP )ランジスタ(21n
のペースエミッタ間電圧vBbが減少し設定田[1;以
下になると。
1’NP )ランジスタ例が導通し、リレー(5)は遮
断する様に働く。
断する様に働く。
(ホ)効 果
本発明に依れば出力トランジスタ+1.1 +2+の過
大電流を検出部(1mからの発熱によって検出している
ので、過大電流を検知するまで若干の猶予ができ瞬間的
大信号入力時の過大電流に対して働くおそれはなくなり
過保護を防止できる。また従来用いた高ワツトのセメン
ト抵抗を不要とし保護装置を大巾に簡略化でき、混成集
積回路基板への集積化が容易にできる。
大電流を検出部(1mからの発熱によって検出している
ので、過大電流を検知するまで若干の猶予ができ瞬間的
大信号入力時の過大電流に対して働くおそれはなくなり
過保護を防止できる。また従来用いた高ワツトのセメン
ト抵抗を不要とし保護装置を大巾に簡略化でき、混成集
積回路基板への集積化が容易にできる。
第1図は従来例を説明する回路図、第2図は本発明を説
明する回路図、第3図および第4図は木発明の詳細な説
明する上面図および断面図、第5図は本発明の検出回路
を説明する回路図である。 主な図番の説明 (1) +2+は出力トランジスタ、(3)は感温半導
体素子、(4)は検出回路、(5)はリレーである。 斧5図 5 第4図 281 →−
明する回路図、第3図および第4図は木発明の詳細な説
明する上面図および断面図、第5図は本発明の検出回路
を説明する回路図である。 主な図番の説明 (1) +2+は出力トランジスタ、(3)は感温半導
体素子、(4)は検出回路、(5)はリレーである。 斧5図 5 第4図 281 →−
Claims (1)
- (1)混成集積回路基板上に所望の導電路を設は該導電
路上に出力用半導体素子を設けた出力回路を有する混成
集積回路に於いて、前記出力回路の導電路の巾を部分的
に狭くした検出部を設け、該検出部上に感温半導体素子
を付着し、前記検出部の温度上昇を前記感温半導体素子
で検出して出力回路の電流を遮断することを特徴とする
混成集積回路の保護装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP15788682A JPS5946056A (ja) | 1982-09-09 | 1982-09-09 | 混成集積回路の保護装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP15788682A JPS5946056A (ja) | 1982-09-09 | 1982-09-09 | 混成集積回路の保護装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS5946056A true JPS5946056A (ja) | 1984-03-15 |
JPH0129073B2 JPH0129073B2 (ja) | 1989-06-07 |
Family
ID=15659562
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP15788682A Granted JPS5946056A (ja) | 1982-09-09 | 1982-09-09 | 混成集積回路の保護装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5946056A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2778742A1 (fr) * | 1998-05-18 | 1999-11-19 | Schneider Electric Sa | Capteur thermoelectrique notamment pour appareils electriques |
-
1982
- 1982-09-09 JP JP15788682A patent/JPS5946056A/ja active Granted
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2778742A1 (fr) * | 1998-05-18 | 1999-11-19 | Schneider Electric Sa | Capteur thermoelectrique notamment pour appareils electriques |
Also Published As
Publication number | Publication date |
---|---|
JPH0129073B2 (ja) | 1989-06-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5763929A (en) | Transistor package having a series connected thermistor for protection from thermal destruction | |
US5399905A (en) | Resin sealed semiconductor device including multiple current detecting resistors | |
US6100728A (en) | Coil current limiting feature for an ignition coil driver module | |
JP2677735B2 (ja) | 混成集積回路装置 | |
JPH07153920A (ja) | 半導体装置 | |
JPH10116917A (ja) | パワートランジスタ | |
KR20050012797A (ko) | 다중 부하 보호 및 제어 디바이스 | |
JPH0315852B2 (ja) | ||
JPS5946056A (ja) | 混成集積回路の保護装置 | |
KR930005492B1 (ko) | 대전력용 반도체 장치 | |
JPH0854427A (ja) | 半導体素子の電流検出装置 | |
JP3042256B2 (ja) | パワートランジスタ温度保護回路装置 | |
JPS5946055A (ja) | 混成集積回路の保護装置 | |
JPS63299264A (ja) | 半導体装置 | |
JP3390040B2 (ja) | 集積回路 | |
JP2680684B2 (ja) | 混成集積回路 | |
JP3042134B2 (ja) | パワートランジスタ温度保護回路装置 | |
JP3300651B2 (ja) | 安定化電源装置 | |
JP3203157B2 (ja) | 混成集積回路装置 | |
JPH0355992B2 (ja) | ||
JP3311953B2 (ja) | 半導体装置 | |
JP3203377B2 (ja) | 混成集積回路装置 | |
JP2674073B2 (ja) | 集積回路装置 | |
JPH0318336B2 (ja) | ||
JPH05326832A (ja) | 直流電圧安定化素子 |