JPS5940775A - 同期信号の位相合わせ回路 - Google Patents

同期信号の位相合わせ回路

Info

Publication number
JPS5940775A
JPS5940775A JP15134282A JP15134282A JPS5940775A JP S5940775 A JPS5940775 A JP S5940775A JP 15134282 A JP15134282 A JP 15134282A JP 15134282 A JP15134282 A JP 15134282A JP S5940775 A JPS5940775 A JP S5940775A
Authority
JP
Japan
Prior art keywords
signal
synchronization signal
internal
external
synchronizing signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP15134282A
Other languages
English (en)
Other versions
JPH0417507B2 (ja
Inventor
Haruki Ishimochi
春樹 石持
Kimio Yamamura
山村 喜美夫
Yuji Fukuyama
裕二 福山
Masato Yanai
柳井 正人
Satoshi Takahashi
智 高橋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP15134282A priority Critical patent/JPS5940775A/ja
Publication of JPS5940775A publication Critical patent/JPS5940775A/ja
Publication of JPH0417507B2 publication Critical patent/JPH0417507B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/12Devices in which the synchronising signals are only operative if a phase difference occurs between synchronising and synchronised scanning devices, e.g. flywheel synchronising

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Synchronizing For Television (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】
この発明は同期信号の位相合わ「回路に関し、特に、C
RTディスプレイコントロール装置から出力される内部
同期信号の位相をカラーテレビジョン受m礪から出力さ
れる同期信号の位相に一致させるような同期信号の位相
合わせ回路に関する。 最近では、パーソナルコンピュータが一般の家庭内にも
用いられるようになってきている。そして、家庭用のカ
ラーテレビジョン受@槻をCRTディスプレイ装置とし
てパーソナルコンピュータに接続し、パーソナルコンピ
ュータからのデータをノJラーテレビジョン受m機に表
示することが試みられるようになってきている。 第1図は従来のパーソナルコンピュータをカラーテレビ
ジョン受像機に接続した状態を示ず概要図である。 ま
ず、第1図を611<(シて、キーボー1!1から入力
されたデータをパーソナルコンピュータ2に入力するど
、そのデータをカラーテレビジョン受像機3に表示さぜ
るためのR,0,8信円がテレビジョン回路31に含ま
れる71〜リクメ回路32に与えられる。そして、マ]
−リクス回路32を介してR,G、B信号がブラウン管
33に与えられ、キ1!ラクタあるいはグラフなどが表
示される。 このようにCRTディスプレイコン1−ロール装置を構
成することによって、カラーテレビジョン受@la3を
モニタとして種々のキ17ラクタA5グラフなどの画像
を表示できる。さらに、最近では、カラーテレビジョン
放送の画面にパーソナルコンピュータからのデータを重
ねて表示するようなCRTディスプレーrコン1〜ロー
ル装闘が考え出されている。 81T2図はそのようなCRTディスプレイコン1〜1
]−小装置の概略ブ〔1ツク図である。図において、カ
ラーテレビジョン受& n 3 +;i 、周知のよう
にアンテナ371を介してチューノー312にプレビジ
ョン放送信号が与えられる。そしで、チューナ312か
ら映像中17!I fAI波信号h(秋首中1111周
波Ja幅器313に入力される。ゼして、映像中間周波
増幅器313で映像信号が検波された後、映像増幅回路
314.クロマ回路315および゛71〜リクス回Vδ
32を介してブラウン旨33に与えられる。また、映像
中間周波増幅器3′13の出力がら音声信号が抜き出さ
れ、音声増幅fi316を介してスピーカ317に与え
られる。さらに、l〜WJ回路318に′J:つて吠縁
中間周波増幅63−13の出力から同期信9が抽出され
、水平垂直ドライブ回路319を介して水平同期1言号
と垂直向Jlrj信0とが水平垂直/II力回路320
に与えられる。水平垂直出力回路320は水平垂直出力
信号をブラウン管33に与える。また、水平垂直ドライ
ブ回路3101r+ら出力された水平同期1j@おJ:
び垂直向JIIJ倍号はパーソナルコンピュータ2に含
まれるカウンタ22に与えられる。カウンタ22は水平
おJ:び1m直IHI 191信号に同期して発振回路
21から出力されるクロツクイ言号をカウントシ、その
カウント飴をアドレス信号として文字発生器23に与え
る。文字発生器23はR,G、B信号をカラーテレビジ
ョン受像機3のマトリクス回N32に与える。したがっ
て、パーソナルコンピュータ2からカラーテレビジョン
受像機3の水平、 !I!i同期信同期同月411した
R、G、8信りをカラーテレビジョン受i1t II3
に与えることができる。 どころで、最近では、マイクロブロヒッリどCRTディ
スプレイとのIAIIに接続されて、比較的曲里黍こデ
ータをCR丁ディスプレイに表示するために、1チツプ
化され/、: CRTコン1へn−ラ(たとえば日立製
HD46505S)が用いられている。 このCRTコントローラは発振四路の出力に基づいて内
部水平同期信号と内部組直同期信号とを含む同期信号を
発生JるJ:うになっている。このCRTコントローラ
を用い−CCパーソナルコノピユータからのデータをカ
ラーテレビジョン受像機に表示する場合、OR丁コン1
−ローラから出力される内a11同期信号の位相をカラ
ーテレビジョン受像機の同期信号の位相に一致させる必
要がある。そのたV)には、同期合わせ回路をハード回
路によって4/4 /A−dる必要があるが、そのよう
な同期位相合わせ回a′δは一般に複雑であり、部品点
数が多くコスト的にTX(llIiになるという間四点
があった。 それゆえに、との発明の主たる目的は、比較的簡単な構
成で部品点数を少なくし冑て内部同期信号と外部同期信
号どの位相を一致しくqる同期信号の位相合わせ回路を
提供1゛ることである。 このyめ明は、要約すれば、第゛1の7リツフ゛)1〕
ツブによって内部水平同期信号のタイミングにUづいて
内部水平同期信号と外部水平taJsのtit月の位■
j差に応じた第1のゲート信号を出力し、第2のノリツ
ブ70ツブによって内8Il![!頁同期信号のタイミ
ングに足づいて内部垂直間J[信号と外all !f!
直同期信号の位相差に応じ7.:12のグー1〜信号を
出力し、第1および第2のゲーt・借りが出力される期
間だけ内部量111)信号を発生するカウンタのlit
 tlIを停止させて、内部同期信号を外部同期信号に
同JllざUるようにも■成したものである。 この発明の上述の目的おJ:びその他の目的ど特徴はJ
ズ下に図面を参I!((して行なう詳細な訳明から一層
明らかとなろう。 第3図はこの発明の一実施例の概略ブロック図である。 まf1第3図を1jIK< して構成についてNZ明す
る。発成回路11はクロックパルスを発生ヅるものであ
って、このクロックパルスはドツトカウンタ12に与え
られる。ドツトカウンタ12は!ことえば4ビットのバ
イナリカtシンタにJ:って(構成される。ドツトカウ
ンタ12はクロックパルスを分周し、その分周出力をC
RTコン]−[1−ラ13に与える。CRTコン1−ロ
ーラ13はたとえば日立製HD 465058などが用
いられる。このCRTコントローラ13はリフレッシュ
メモリ(図示せず)やキt・ラクタジエネレータ(図示
「ず)などをアドレス指定するI;めのアドレス信号を
発生ずる機能とともに、内61S水平同期信月Jjよび
内部垂直間11I]信号を発生ずる機能を有している。 CRTコントローラ13から出力された内部水平同期は
りはクロック信号としてDターtブフリツブフロツブ4
 J3よび5のクロック入力端に与えられる。また、C
R丁コントローラ13から出力された内部垂直同期信号
(よりターtブフリップフロンプ8のクロック入力端に
与えられる。外8
【(水平同1111信すどしてはカラ
ーテレビジョン受m tjMから出力される水平同期1
B月が用いられる。この外all水qz、同期13号1
よ前記Dタイプノリツブ70ツブ4のD入力端に与えら
れるとともに、インバータ6にJ:って反転されて6f
r Itr! Dタイプフリップフロップ5のクリア入
力端に与えられる。、]〕ターrブフリツブノロップ4
のブリLツト入力端オよびクリア入力端はハイレベルに
設定され、Dタイプフリップフロップ5のD入力端およ
びプリセラ1−入力端も同(若にしてハイレベルに設定
される。しlζがって、Dタイプフリップ70ツブ4は
外部水平同期信号がハイレベルでありかつ内N;水平平
向&J信号の立1」−がりのタイミングにJ3いてセッ
トされる。このDタイプフリップノロツブ4は内all
水平同期Qj月を外部水平同期信号に同期させた俵、内
部垂直同期信号、を外N;垂直同期信号に同期さ°Uる
ために股番)られるものである。また、Dタイプフリッ
プフロップ5は内部水平同期信号の立上がりのタイミン
グにおいてセットされ、外all水平同平向11 (M
 @がハイレベルになるとクリアされて、内6[S水平
向+11J信号と外部水平同期1−月との位相差に応じ
た第1のゲート信号を出力−46゜したがって、Dタイ
プフリップフロップ5は内部水平同期信号を外All 
/J<平向JuJ iti号に同期させるための機能を
果たJ′。 外部!I!直同期信号はインバータ7にJ:って反転さ
れ、ANDゲート9を介してDり・イブフリップフロッ
プ8のクリア入力端に与えられる。なお、前記Dタイプ
フリップフロップ4のQ出力も同様にしてANDゲー1
〜9を介してDタイプフリップノロツブ8のクリ)!入
力端に与えられる。このDタイプフリップノ1」ツブ8
のD入力端およびブリセット入力端1よハイレベルに設
定される。したがって4、Dタイプフリップノロツブ8
はDタイプフリップフロップ4のQ出力により、水平同
期信号の期間の間クリアされ続け、内部垂直同期信号の
立上がりの夕1′ミンクにおいてセットされる。すなわ
ち、Dタイプフリップフロップ8は内部垂直同+91信
弓と外部垂直同期信号との位相差に応じた第、2のゲー
ト信弓を出力する。Dり、イブフリップフロップ5J9
よび8のて・れぞれのQ出力と1.lての舞11JノJ
:び第2のゲートは号はANDゲート10を介してドツ
トカウンタ10のロード入力端に与えられる。したがっ
て、ドツトカウンタ12は第1および第2のゲート信号
が与えられている111間は、発1辰回路11から出力
されるクロックパルスのざ1数を停止上する。 第4図は第2図の動作を説明するためのタイムチセー1
〜である。次に、第4図を参照して第3図の動作につい
て説明する。第4図(11)に示すように、内部水平I
nJ期信号は第4図(a )に示す外部水平同期1言号
に比べてその周期が知いため、各水平同期信号の同Ji
lJが一致していない。Dタイプノリップフロンブ4I
よ内δIS水平同平向Jりの立」:がりのタイミングに
基づいて、外部水51−を同1す1信目の状態をLツト
Vる。すなわら、Dタイプノリツブフロップ4のQ出力
は第4図(0)に示ずごとくローレベルになる。このロ
ーレベル1店号1よANDゲート9を介してDタイプノ
リツブフロップ8のクリア入力端に与えられているため
、Dタイプノリツブフロップ8のQ出力はハイレベルに
なっている。一方、Dタイプノリツブフロップ51よ内
部水平同期信号の立上がりのタイミングにおいてLッ1
へされかつ外部水平向wJ信号がハイレベルになるとク
リアされるため、そのQ出力から第4図(d )に示す
ごとく、そのQ出力から内部水平RUJiil信月と外
部信号周Jul信号との位10のずれの間だけローレベ
ルになる第1のグー!−信号を発生ずる。 この第1のゲーh (ハロはANDゲーt−i o 4
i:介してドツトカウンタ12に与えられる。したがっ
て、ドツトカウンタ12ば第1のゲート信号がローレベ
ルの間だけ発振回路11から出力されるクロックパルス
のffl数をH(止する。1ニツトカウンタ121.1
. ta 1ゲ一ト信号がローレベルからハイレベルに
なると一定の191間だけクロックパルスを8を斂する
。 したがって、ドットノノウンタ12のy1数出〕〕に基
づいて、CRTコントローラ13から第4図(θ)に示
りごとく夕)部同期信号に同期した内部水平同期イi 
fイfメ出″h2!れる。 垂直同期期間になると、Dタイプフリップフロップ4の
Q出力はハイI、/ベルになる。すると、Dタイプ7リ
ツプフロツプ8は内部垂直同期信号のTI上がりのタイ
ミングC−vづいてセラ1−され、外部垂直同期信号が
ハイレベルになるとクリアされるlζめ、内部垂直回朗
信号、仕外部重直同期信号との位相のずれの間だI:)
 n〜1ノベルになる第2のゲートIS目を発生する。 そして、ドツトカウンタ12ぼこの第2のゲート信号が
n−レベルになる期間だけ発振回r&11からのりnツ
クパルスの計数を停止する。したがって、CRTコント
ローラ13は外a1;垂直同11Q信号に同期した内部
@直向JIJ信円を発生する。 以」二のように、この発明によれば、第1のノリツブフ
ロップによって内部水平向1111信号と外部水】P同
期1uりとの位(U差に応じた第1のゲート信号を発生
し、第2の7リツプノnツブによって内部垂直ll3j
期倍号と外部垂直同期18号との位相差に応じた菌2の
ゲート信号を発ηミし、第1iHよび第2のゲート18
号が発ましている間はカウンタの計数を停止するように
しているので、比較的簡単な構成で内部周111]信号
を外部同期信号に同期δせることができる。
【図面の簡単な説明】
第1図は従来のパーソナルコンピュータをカラープレビ
ジョン受録機に接続した状態を示ず概要図である。第2
図はパーソナルコンピュータからのデータをカラーテレ
ビジョン/1文送のIl!Ii面Cごmねて表示J−る
にうなCRTディスプレイコントロール装四の概略ブロ
ック図である。第3図はこの発明の一実施例具体的なブ
ロック図である。第4図は第3図の各部の動作をがl明
するためのタイムチ1戸−1−である。 図において、4.5.8はDタイプノリツブフロップ、
6.7はインバータ、9.10はANDゲート、11は
発振回路、12はトン1〜カウンタ、13(まCRTコ
ントローラを示ず。 −443−

Claims (2)

    【特許請求の範囲】
  1. (1) 発振回路と、前記発振回路の出力を計数して外
    部水平同期信9よりも周期の短い内部水平同期信号およ
    び外部l直同期信号J:りも周期の知い内部垂直同期信
    号を発生ずるカウンタとを含み、前記内部水平同期信号
    および前記内811 !I!直同期信号をそれぞれ11
    α記外部水平同期fgqおよび前記内部水平同期信号の
    位相に一致ざゼるための同期信号の位相合わせ回路であ
    って、 前記内部水平同期16号をクロック信号として受け、前
    記内部水平同期信号のタイミングに門づいて、前記内部
    水平同期信号と前記外部水平周11I]信号の位相差に
    応じた第1のゲート信号を出力する第1のフリップ70
    ツブ、 前記内部垂直同期信号をクロック信号として受け、前記
    内部垂直同期信号のタイミングに其づいて、^a記内部
    垂直同期信号と前記外部垂直同期信号の位相差に応じた
    第2のゲート信号を出力する第2の7リツプフロツプ、
    ならびに 前記第1および第2のゲート信号の期間の間舶記カウン
    タによる一1記発振回路出力の計数を停止する手段を備
    えた、同期1g号の位相合わせ回路。
  2. (2) さらに、前記内8(3水平向期信号と前記外部
    水平同期信号とに基づいて、前記外部水平同期信号の期
    間だけ前記第2のフリップフロップによる第2のゲート
    信号の発生を禁止し、前記外部垂直同期信号の期間前記
    第2のゲート信号の発生を許容するだめの第3の7リツ
    ブフロツプを含む、特許Ba求の範1111第1項記載
    の同期信号の位相合わせ回路。
JP15134282A 1982-08-30 1982-08-30 同期信号の位相合わせ回路 Granted JPS5940775A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP15134282A JPS5940775A (ja) 1982-08-30 1982-08-30 同期信号の位相合わせ回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP15134282A JPS5940775A (ja) 1982-08-30 1982-08-30 同期信号の位相合わせ回路

Publications (2)

Publication Number Publication Date
JPS5940775A true JPS5940775A (ja) 1984-03-06
JPH0417507B2 JPH0417507B2 (ja) 1992-03-26

Family

ID=15516468

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15134282A Granted JPS5940775A (ja) 1982-08-30 1982-08-30 同期信号の位相合わせ回路

Country Status (1)

Country Link
JP (1) JPS5940775A (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5892171A (ja) * 1981-11-27 1983-06-01 Nippon Gakki Seizo Kk Crtデイスプレイ装置

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5892171A (ja) * 1981-11-27 1983-06-01 Nippon Gakki Seizo Kk Crtデイスプレイ装置

Also Published As

Publication number Publication date
JPH0417507B2 (ja) 1992-03-26

Similar Documents

Publication Publication Date Title
JPS5846027B2 (ja) ラスタ走査型ビデオ表示器用タイミング信号発生装置
KR100330029B1 (ko) 표준신호 처리장치
JP2895369B2 (ja) テレビジョン装置
KR940007993B1 (ko) 데이터전송방법
JPS5940775A (ja) 同期信号の位相合わせ回路
JP3911862B2 (ja) ピクセルクロック信号生成装置および同期信号生成装置
US4975767A (en) NTSC/PAL subcarrier based H-lock with color framing and detection
KR0161400B1 (ko) 디지탈 영상 신호 처리용 안정된 영상 제어 신호 발생 장치
JPS6153880A (ja) 文字画像表示制御装置
JPS5922136A (ja) デ−タ処理回路
JPH0455022B2 (ja)
JP3662997B2 (ja) デジタルエンコーダとフレームバッファー間の映像制御信号出力装置
JPH0832832A (ja) 同期信号補償回路
KR880001228B1 (ko) 다이나믹 램의 동기 클럭 발생방법
JPS61205024A (ja) A/d変換装置
JP3118809B2 (ja) 同期回路
JPH0773364B2 (ja) ジツタ補正回路
JPH04324492A (ja) モニタインターフェース
JPH0379162A (ja) 垂直発振回路
JPH0548667B2 (ja)
JPS62198287A (ja) 映像信号の変換回路
JPS6358513B2 (ja)
JPS615295A (ja) 階調信号発生回路
JPH06334972A (ja) テレビ信号変換装置
JPS63220677A (ja) 水平ドライブ信号発生回路