JPS5940693A - 表示制御装置 - Google Patents
表示制御装置Info
- Publication number
- JPS5940693A JPS5940693A JP57150925A JP15092582A JPS5940693A JP S5940693 A JPS5940693 A JP S5940693A JP 57150925 A JP57150925 A JP 57150925A JP 15092582 A JP15092582 A JP 15092582A JP S5940693 A JPS5940693 A JP S5940693A
- Authority
- JP
- Japan
- Prior art keywords
- display
- monitor
- clock
- specifications
- crt
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Controls And Circuits For Display Device (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔発明の技術分野〕
本発明は表示モニタ仕様に合致させる表示側(財)装置
に関する。
に関する。
CRTディスプレイ装置は通常%第1図に示す如く構成
される。図において、1はCRTディスプレイ装置のコ
ントローラ(以下%CRT Cと称する)である。Cl
< T C1は抜本クロック発生部(C(L2)より出
力される制御クロックC(二よりCRTモニタ4の制御
信号である水平同期信号(IJ S Y N C)及び
垂直同期4n号(V 8 Y N C) y出力し、そ
れと同期してリフレッシュメモリ3に対しリフレッシュ
メモリアドレス(λIA)?出力する。リフレッシュメ
モリ3は表示データケ格納してお1ノ、上記リフレッシ
ュメモリアドレスに従い続出された表示データは映像信
号に変換され、CRTモニタ4へ供給される。CR’I
’モニタ4は上記CRTCJヨIJ 同期信号(IIs
YNc 、v 8YNC)?得ると共(=リフレッシュ
メモリ3を中心と下る映像信号発生部より映像信号(V
IDEO)ケ受信し、CRT表示画面上に所望とするデ
ータを表示する。
される。図において、1はCRTディスプレイ装置のコ
ントローラ(以下%CRT Cと称する)である。Cl
< T C1は抜本クロック発生部(C(L2)より出
力される制御クロックC(二よりCRTモニタ4の制御
信号である水平同期信号(IJ S Y N C)及び
垂直同期4n号(V 8 Y N C) y出力し、そ
れと同期してリフレッシュメモリ3に対しリフレッシュ
メモリアドレス(λIA)?出力する。リフレッシュメ
モリ3は表示データケ格納してお1ノ、上記リフレッシ
ュメモリアドレスに従い続出された表示データは映像信
号に変換され、CRTモニタ4へ供給される。CR’I
’モニタ4は上記CRTCJヨIJ 同期信号(IIs
YNc 、v 8YNC)?得ると共(=リフレッシュ
メモリ3を中心と下る映像信号発生部より映像信号(V
IDEO)ケ受信し、CRT表示画面上に所望とするデ
ータを表示する。
以上が一般的なCRTディヌブレイ装置の構成であるが
、八本クロック発生部2より出方される制御クロックの
周波数及びCRT CIの動作は全てCRTモニタ4の
仕様により制限を受ける場合が多い。Cl? i’モニ
タy CR1’ C仕様に合わせて設計していた際には
問題とはならなかったが、安価なCR’]’モニタの標
県品があって、これに基づいてCRT C?設計するの
が最近の特徴である。
、八本クロック発生部2より出方される制御クロックの
周波数及びCRT CIの動作は全てCRTモニタ4の
仕様により制限を受ける場合が多い。Cl? i’モニ
タy CR1’ C仕様に合わせて設計していた際には
問題とはならなかったが、安価なCR’]’モニタの標
県品があって、これに基づいてCRT C?設計するの
が最近の特徴である。
第2図に示すタイミングチャート6・c1ンTモニタ4
の水平タイミング仕様としたときのC]< 1’ CI
の動作仕様′?第3図に示す。第2図にて示されるl
h wはCR’]’モニタの基本仕様である。水平周波
数がfhで示されるとき。
の水平タイミング仕様としたときのC]< 1’ CI
の動作仕様′?第3図に示す。第2図にて示されるl
h wはCR’]’モニタの基本仕様である。水平周波
数がfhで示されるとき。
1/、、 で決まる水平周期である。t l+ pは
水平同期信号パルス幅、thbは水平パックポーチ幅、
thvは水平表示期間、thfは水平フロントポーチ幅
である。以上はCRT’モニタ4の水平方向仕様であり
、CR’l’CJを設計Tるにあたり、それぞれの値に
適合する様にパラメータ設定しないと正しい表示が得ら
れないことになる。
水平同期信号パルス幅、thbは水平パックポーチ幅、
thvは水平表示期間、thfは水平フロントポーチ幅
である。以上はCRT’モニタ4の水平方向仕様であり
、CR’l’CJを設計Tるにあたり、それぞれの値に
適合する様にパラメータ設定しないと正しい表示が得ら
れないことになる。
$3図は第1図に示したCRTコントローラ1より出力
される水平同期信号を波形Aとし、映像信号用力?波形
Bとして示したものである。
される水平同期信号を波形Aとし、映像信号用力?波形
Bとして示したものである。
図中、CT、CPの如く頭にCがついているものは%C
RTCIが基本クロック発生部2より出力される制御ク
ロックを基本として動r「シているため、初期設定する
にあたり、制御クロックCの周期で何カラント分という
様にクロック数で設定するためである。従って、CTは
CQ)周期のT倍の時t…を示している。
RTCIが基本クロック発生部2より出力される制御ク
ロックを基本として動r「シているため、初期設定する
にあたり、制御クロックCの周期で何カラント分という
様にクロック数で設定するためである。従って、CTは
CQ)周期のT倍の時t…を示している。
ところでt l+w=cT、t h p=CP、 t
hb=CB、t h v=CI、t h f=CFであ
れば同等支障はない。しかしながら通常はCR’l’モ
ニタを特別仕様としない限り一致しないことが多い。こ
れは、Cで示される固定数と変数′1゛。
hb=CB、t h v=CI、t h f=CFであ
れば同等支障はない。しかしながら通常はCR’l’モ
ニタを特別仕様としない限り一致しないことが多い。こ
れは、Cで示される固定数と変数′1゛。
P、B、H,Fの組合せにて値が設定されるためであっ
て、特l二変数TζFについては整数という制限がある
からである。
て、特l二変数TζFについては整数という制限がある
からである。
固定数Cは通常次の如くして決まる。
第3図に示″f C)Iは表示期間であり、Flとして
通常1表示文字数を設定する。又、C,Hは第2図に示
したthuに一致させる必要があるのthu で、CI=thu、 よってc = /11.
Hii表示文字数であるため、Cは表示期間/表示文字
数となり、いわゆるCは1文字当りの周期となる。
通常1表示文字数を設定する。又、C,Hは第2図に示
したthuに一致させる必要があるのthu で、CI=thu、 よってc = /11.
Hii表示文字数であるため、Cは表示期間/表示文字
数となり、いわゆるCは1文字当りの周期となる。
上述した様にCQ)1文字当りの周期が決まI)%従つ
工制御りロック周I!!u数f C);J 1/ Cに
て決まる。
工制御りロック周I!!u数f C);J 1/ Cに
て決まる。
以−トの様にまず固定値Cが決まり、変数T〜Fが整数
で他のC−P 、 C−B 、 C、I”とそれぞれt
b p 、 t h b 、 t h fに一致させ
ることは非常に難しくなるわけである。
で他のC−P 、 C−B 、 C、I”とそれぞれt
b p 、 t h b 、 t h fに一致させ
ることは非常に難しくなるわけである。
しかしながら、これらの数値が全て合致しないとCPT
モニタとしては表示不可能、もしくは正しい位置、正し
い画質で表示できなくなるといった欠点を有していた。
モニタとしては表示不可能、もしくは正しい位置、正し
い画質で表示できなくなるといった欠点を有していた。
本発明は上記欠点5二鑑みてなされたものであ11、C
R’l’モニタの仕様に完全に合致し得る表示側御装置
を提供することを目的とし1合わせて表示仕様の異るデ
ィスプレイ装置間において同一のCR’l’モニタを使
用し得る表示n1制御装置を提供することも他の目的と
する。
R’l’モニタの仕様に完全に合致し得る表示側御装置
を提供することを目的とし1合わせて表示仕様の異るデ
ィスプレイ装置間において同一のCR’l’モニタを使
用し得る表示n1制御装置を提供することも他の目的と
する。
本発明は基本クロックを1種類に限定せず数種類用意し
、必要に応じ切換え最終的にCl(Tモニタの仕様に合
致させる様に構成したものである。
、必要に応じ切換え最終的にCl(Tモニタの仕様に合
致させる様に構成したものである。
このことにより、s<tvh品としてtj(廻っている
安価なCR1’モニタを正しい位置に1月つ高画質で表
示させることが出来ると共に、同一のモニタ?複数のデ
ィスプレイコントローラで共有したり、重ね合せ表示を
実現したりてることができる。
安価なCR1’モニタを正しい位置に1月つ高画質で表
示させることが出来ると共に、同一のモニタ?複数のデ
ィスプレイコントローラで共有したり、重ね合せ表示を
実現したりてることができる。
以下、$4図以14′+′使用して本発明に関し詳述す
る。
る。
第4図は本発明の実施例を示すブロック図である。図中
、第1図と同一番号の付されであるブロックは第1図の
同等の機能・名称を持つため、ここでの説明は重複を避
ける意味で省略する。
、第1図と同一番号の付されであるブロックは第1図の
同等の機能・名称を持つため、ここでの説明は重複を避
ける意味で省略する。
図(二おいて、21はクロック発生部である。
クロック発生部2)は異った周期を持った複数のクロッ
クC1〜C6をライン群CI、を介して供給する。22
はクロック制御部である。クロック制御部22はc t
< ’i’コントローラ1による指示の下、クロック制
御≦二必要なデータもしくはトリガンかける。具体的に
は、ラインC3ELを介して後述するセレクタ23の選
択条件を決定する。
クC1〜C6をライン群CI、を介して供給する。22
はクロック制御部である。クロック制御部22はc t
< ’i’コントローラ1による指示の下、クロック制
御≦二必要なデータもしくはトリガンかける。具体的に
は、ラインC3ELを介して後述するセレクタ23の選
択条件を決定する。
セレクタ23はラインCLを介して供給される複数のク
ロックを受はラインCS E Lを伝播Tる内容により
いずれか1個を選択しCRTコントローラ1へ供給↑る
。
ロックを受はラインCS E Lを伝播Tる内容により
いずれか1個を選択しCRTコントローラ1へ供給↑る
。
尚、クロック発生部21よりラインHC?介してクロッ
ク制御部22へ伝播される信号はクロック制御に必要な
最も周期の短かいクロックである。
ク制御部22へ伝播される信号はクロック制御に必要な
最も周期の短かいクロックである。
第5図はクロック切換えの例?示すタイミングチャート
、第6図は本発明に実施されたときのCRTコントロー
ラのタイミング仕様ケ示す図である。
、第6図は本発明に実施されたときのCRTコントロー
ラのタイミング仕様ケ示す図である。
以下1本発明の動作Cつき詳細に説明Tる。
CRTコン)U−ラ1は表示制御の中枢をなTものであ
って、CRTモニタ4に所望とTるデータが表示される
様、水平同期イを号(11S Y N C)、垂ifI
同期伊号(TJ S Y N C)を発生し、且つ、そ
れと同期した形でリフレッシュメモリ3j二対しリフレ
ッシュメモリアドレスを出力Tる。リフレッシュメモリ
3?中心とTる映像信号発生部は上記リフレッシュメモ
リアドレスに従って映像信号(VIDEO)を出力する
。
って、CRTモニタ4に所望とTるデータが表示される
様、水平同期イを号(11S Y N C)、垂ifI
同期伊号(TJ S Y N C)を発生し、且つ、そ
れと同期した形でリフレッシュメモリ3j二対しリフレ
ッシュメモリアドレスを出力Tる。リフレッシュメモリ
3?中心とTる映像信号発生部は上記リフレッシュメモ
リアドレスに従って映像信号(VIDEO)を出力する
。
CRTモニタ4は上記同期信号(H8YNC0IJ S
Y N C)に従ってリフレッシュメモリ3を介して
得られる映像信号を表示画面上に表示Tるわけである。
Y N C)に従ってリフレッシュメモリ3を介して
得られる映像信号を表示画面上に表示Tるわけである。
」−記動作の2に本となるのは、クロック発生部21よ
り出力される複数rμのクロックとCRT C1内に設
定された規定の数値(パラメータ)である。このCI(
1°C1内におけるパラメータは従来技術の欄で説明し
た如く、基本クロックとそれぞれの規定数値を掛は合わ
せた値がCRTモニタ4の仕様に一致すれば同等支障は
ない。
り出力される複数rμのクロックとCRT C1内に設
定された規定の数値(パラメータ)である。このCI(
1°C1内におけるパラメータは従来技術の欄で説明し
た如く、基本クロックとそれぞれの規定数値を掛は合わ
せた値がCRTモニタ4の仕様に一致すれば同等支障は
ない。
しかしながら実際上、基本クロックの周期が一定であれ
ば、 ’l’ 、 P 、 B 、 H、F (整数)
2値をいくら設定してもCR’I’モニタ4の仕様と一
致するものではない。
ば、 ’l’ 、 P 、 B 、 H、F (整数)
2値をいくら設定してもCR’I’モニタ4の仕様と一
致するものではない。
本発明は、この基本クロックを1種類に限定せず何種類
か用意し5、それを必要に応じ切換えCR1’ CIへ
供給し、最終的にCl(1’モニタ4の仕様に一致させ
ようとするものである。
か用意し5、それを必要に応じ切換えCR1’ CIへ
供給し、最終的にCl(1’モニタ4の仕様に一致させ
ようとするものである。
以下1本発明の動作原理を説明する。
いま、CR’l’モニタ4仕様のうち、水平タイミング
仕様ケ第2図C二示したものと同一とする。
仕様ケ第2図C二示したものと同一とする。
thuの表示期間にH桁データ表示しようとTれば、
t h u 二〇 s・)Iが成立し、Hは表示桁数
としてまず数値が決定する。父、c、は上記式より
714となって周期が決まる。
t h u 二〇 s・)Iが成立し、Hは表示桁数
としてまず数値が決定する。父、c、は上記式より
714となって周期が決まる。
次に第6図1二示したC、、Pの水平同期信号パルス幅
は第2図に示したthpと一致したければならない。(
thp=c−P)従って、C=lhp/P(Pは整11
:T6 ) t:、、l:すc。
は第2図に示したthpと一致したければならない。(
thp=c−P)従って、C=lhp/P(Pは整11
:T6 ) t:、、l:すc。
!
の周期手・決める。
以下、同様1:ct、C,の周期を決める。
この様にすることでCP ’1’ C7をC]< T七
ニタ4のタイミング仕様に合致させることができる。
ニタ4のタイミング仕様に合致させることができる。
以下、具体的(二第4図の実施例ならびに第5図、fJ
S6図に示したタイミングチャート苓′使用して実現手
段につき詳細に説明Tる。クロック発生部21ではC1
〜C4の周期を持っクロックをクロッグラインCLにそ
れぞれJ力している。グロック制御部22ではDATと
して入力されているC R’l” CIデータとHS
Y N C・U S Y N Cで示される同期信号を
基にクロック切換え信号(CsEL )を出力し、セレ
クタ23を介して、クロックCI〜C4のうちの1個を
イリ1作クロックとしてCRi’ CJへll:4!
”I−る。
S6図に示したタイミングチャート苓′使用して実現手
段につき詳細に説明Tる。クロック発生部21ではC1
〜C4の周期を持っクロックをクロッグラインCLにそ
れぞれJ力している。グロック制御部22ではDATと
して入力されているC R’l” CIデータとHS
Y N C・U S Y N Cで示される同期信号を
基にクロック切換え信号(CsEL )を出力し、セレ
クタ23を介して、クロックCI〜C4のうちの1個を
イリ1作クロックとしてCRi’ CJへll:4!
”I−る。
第5図にタイミングチャートとしてこのクロック切換え
の一例を示す。図では波形C−Fのハイレベル期1柑に
上記クロックC1〜C4?それぞれ有効とTることを示
している。
の一例を示す。図では波形C−Fのハイレベル期1柑に
上記クロックC1〜C4?それぞれ有効とTることを示
している。
す、上の様に構成することで完全にCIt i’モニタ
4の仕様に合致したC I< T C’ 1の設計が1
1能となる。
4の仕様に合致したC I< T C’ 1の設計が1
1能となる。
尚、クロック発生部21(二てIN期C1〜C4のパル
スを発生させる訳であるが、C1〜C4の関係において
それぞれが他のクロック0倍もしくは1/n倍となる様
17設定することで兼用Tれば央に制仙1が単純となI
]、且つ部品歴数が減少することはいうまでもない。
スを発生させる訳であるが、C1〜C4の関係において
それぞれが他のクロック0倍もしくは1/n倍となる様
17設定することで兼用Tれば央に制仙1が単純となI
]、且つ部品歴数が減少することはいうまでもない。
す、上1本発明実施例ではCI<’l’モニタを例とし
て述べてきたが、他のディスプレイデバイス、例えばプ
ラズマ・液晶等インターフェースがCRTと類似してい
るものにも同様(二応用することが可能である。
て述べてきたが、他のディスプレイデバイス、例えばプ
ラズマ・液晶等インターフェースがCRTと類似してい
るものにも同様(二応用することが可能である。
従来、、CRTモニタをディスプレイ制御装置に合わせ
て設計していた際l二は発生しなかったことであるが、
標準品で安価なC1(Tモニタが市場を出煙っておりこ
れに基づきディスプレイ制御装置?設計しなければなら
ない最近の状況において、時としてCI(Tモニタに完
全に仕様を一双させることが出来ず、所望とでるデータ
を正常位置にあるいは止富′な1I111′−で表示さ
せることができなかったものが1本発明を実施すること
により完全1二仕様を合致させることが出来、上記不都
合は解消される。このことばニより、同一のCRTモニ
タを複数のデイヌブン・子制御装置で共有したりあるい
は重ね合せ表示が可能となるといった派生的効果も得る
ことができる。
て設計していた際l二は発生しなかったことであるが、
標準品で安価なC1(Tモニタが市場を出煙っておりこ
れに基づきディスプレイ制御装置?設計しなければなら
ない最近の状況において、時としてCI(Tモニタに完
全に仕様を一双させることが出来ず、所望とでるデータ
を正常位置にあるいは止富′な1I111′−で表示さ
せることができなかったものが1本発明を実施すること
により完全1二仕様を合致させることが出来、上記不都
合は解消される。このことばニより、同一のCRTモニ
タを複数のデイヌブン・子制御装置で共有したりあるい
は重ね合せ表示が可能となるといった派生的効果も得る
ことができる。
7)4を二CRTモニタの仕様変更に対しても間単に応
じることができる。
じることができる。
第1図は従来のCRTディスプレイの構成例を示すブロ
ック図、第2図はCR’l’モニタの水平方向のタイミ
ング仕様を示す図、第3内はCR’I’コントローラの
タイミング仕様を示す図、第4図は本発明の実施例を示
すブロック図、第5図は本発明が実施されることf二よ
りなされるクロック切換えの一例外・示−「タイミング
図、第6図は本発明が実施されたときのCR1’コント
ローラのタイミング仕様を示す図である。 1・・・CR1’コントローラ、2ノ・・・クロック発
生部、22・・・クロック制御部、23・・・セレクタ
。
ック図、第2図はCR’l’モニタの水平方向のタイミ
ング仕様を示す図、第3内はCR’I’コントローラの
タイミング仕様を示す図、第4図は本発明の実施例を示
すブロック図、第5図は本発明が実施されることf二よ
りなされるクロック切換えの一例外・示−「タイミング
図、第6図は本発明が実施されたときのCR1’コント
ローラのタイミング仕様を示す図である。 1・・・CR1’コントローラ、2ノ・・・クロック発
生部、22・・・クロック制御部、23・・・セレクタ
。
Claims (1)
- 表示コントローラの中にパラメータとして設定された数
値と関連した1Δ」波数を持つクロックを複数種用意し
同時出力する第1の回路と、上記表示コントローラより
水平・垂直同期信号を得、上記第1の回路より出力され
る複数のクロックのうちの] /l/、jを選択する4
11号を生成する第2の回路と、」−記法1の回路から
出力される複数種のクロックが供給され、」−記法2の
回路から出力される信号によりいずれか1個のクロック
を選択し上記表示コントローラへ供給する第3の回路と
から成り、表示モニタ仕様に合致した表示コントローラ
を構成することを特徴とする表示制御装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP57150925A JPS5940693A (ja) | 1982-08-31 | 1982-08-31 | 表示制御装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP57150925A JPS5940693A (ja) | 1982-08-31 | 1982-08-31 | 表示制御装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS5940693A true JPS5940693A (ja) | 1984-03-06 |
JPH0345837B2 JPH0345837B2 (ja) | 1991-07-12 |
Family
ID=15507401
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP57150925A Granted JPS5940693A (ja) | 1982-08-31 | 1982-08-31 | 表示制御装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5940693A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62251794A (ja) * | 1986-04-25 | 1987-11-02 | セイコーインスツルメンツ株式会社 | 液晶表示装置のインタ−フエ−ス回路 |
-
1982
- 1982-08-31 JP JP57150925A patent/JPS5940693A/ja active Granted
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62251794A (ja) * | 1986-04-25 | 1987-11-02 | セイコーインスツルメンツ株式会社 | 液晶表示装置のインタ−フエ−ス回路 |
JPH0476479B2 (ja) * | 1986-04-25 | 1992-12-03 | Seiko Instr & Electronics |
Also Published As
Publication number | Publication date |
---|---|
JPH0345837B2 (ja) | 1991-07-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH05100642A (ja) | 液晶表示にアドレスする装置及び方法 | |
JPH0640256B2 (ja) | 表示制御装置 | |
JPH0894725A (ja) | 複数基準発振器用タイミング発生器 | |
JPS5940693A (ja) | 表示制御装置 | |
JPH02176697A (ja) | 遠隔制御器の黒白モニター装置 | |
JPS58208845A (ja) | 重ね合せ表示方式 | |
JP2001159887A (ja) | 映像信号処理装置 | |
JP3911862B2 (ja) | ピクセルクロック信号生成装置および同期信号生成装置 | |
JP4183556B2 (ja) | ディスプレイ装置及びマルチディスプレイシステム | |
US6072534A (en) | Device for the subdivision of the period of a signal into N quasi-equal parts | |
JP2728570B2 (ja) | マトリクス表示装置 | |
JPS6153880A (ja) | 文字画像表示制御装置 | |
KR100266164B1 (ko) | 분할된 화면 동기 구현 방법 및 장치(Method for Emboding Sync of Divided Picture and Apparatus thereof) | |
JPH08275025A (ja) | ディジタル映像信号処理用の映像制御信号発生装置 | |
KR0140370B1 (ko) | 데이타를 이용한 비디오 패턴 제너레이터 | |
JP2907617B2 (ja) | 表示対象体の表示制御処理方式 | |
JPH0724853Y2 (ja) | 映像機器用複合同期信号発生回路 | |
JPH06259040A (ja) | 液晶表示制御装置 | |
JPS63231390A (ja) | ビデオ同期信号発生回路 | |
KR930005808B1 (ko) | 화상 시스템 | |
JPH0379165A (ja) | 同期信号発生回路 | |
SU1725226A1 (ru) | Устройство дл исследовани графов | |
SU902317A1 (ru) | Синхронизатор телевизионной развертки | |
JPH04330490A (ja) | 画像表示装置 | |
JPH0338598B2 (ja) |