JPS5940348A - デイジタル・オ−デイオデイスクプレ−ヤ− - Google Patents

デイジタル・オ−デイオデイスクプレ−ヤ−

Info

Publication number
JPS5940348A
JPS5940348A JP15106582A JP15106582A JPS5940348A JP S5940348 A JPS5940348 A JP S5940348A JP 15106582 A JP15106582 A JP 15106582A JP 15106582 A JP15106582 A JP 15106582A JP S5940348 A JPS5940348 A JP S5940348A
Authority
JP
Japan
Prior art keywords
signal
circuit
frequency
lock
output signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP15106582A
Other languages
English (en)
Other versions
JPS6333232B2 (ja
Inventor
Kazutoshi Kusano
一俊 草野
Michio Oi
道夫 大井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Home Electronics Ltd
NEC Corp
Original Assignee
NEC Home Electronics Ltd
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Home Electronics Ltd, Nippon Electric Co Ltd filed Critical NEC Home Electronics Ltd
Priority to JP15106582A priority Critical patent/JPS5940348A/ja
Publication of JPS5940348A publication Critical patent/JPS5940348A/ja
Publication of JPS6333232B2 publication Critical patent/JPS6333232B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B19/00Driving, starting, stopping record carriers not specifically of filamentary or web form, or of supports therefor; Control thereof; Control of operating function ; Driving both disc and head
    • G11B19/20Driving; Starting; Stopping; Control thereof
    • G11B19/28Speed controlling, regulating, or indicating

Landscapes

  • Rotational Drive Of Disk (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明はディジタル・オーディオディスクプレーヤーに
関し、特にディスクを線速度一定として回転させるため
に設けられている回転制御回路に関するものである。
ディジタル・オーディオディスクプレーヤーは、ディジ
タル化したオーディオ信号および同期信号等を線速度一
定として光学的に高密度で記録したディスク?再生する
ものであり、高忠実度の再生信号が得られる優れた特長
を有している。この場合、高忠実度再生を行なう上で最
も重要な事は、再生時に於けるディスクの回転が正確に
線速度一定となるように、ピックアンプの位置に応じて
スピンドルモーターの回転を制御することである。
ここで、スピンドルモーターの回転制御に於いては、粗
調整系と微調整系の2系列によってなされており、粗調
整系は再生信号のスペクトル全周波数−電圧変換した信
号を用いておシ、微調整系は再生信号に含まれるデータ
に同期して発生されるピントクロックと水晶精度の基準
クロックとの位相比較出方を用いている。そして1通常
は粗調整系を制御信号と微調整系の制菌信号を加算した
信号を用いてスピンドルモーターの回転制御を行なって
いる。
しかしながら、上記構成によるスピンドルモーターの回
転制御回路に於いては、再生信号に含まれるデーターの
内容によってスペクトラムの変動が大きく、特にリード
イン部および曲間部に於いて著しい変化が生ずる。この
結果、スピンドルモーターの回転変動が大きくなるとと
もに、極端な場合にはスピンドルモーターの7エーズロ
ツク制机範囲?越えてしまう場合が生ずる。
従って、本発明による目的は、再生信号のスペクトラム
が変動した場合に於いても高精度の回転制御が行なえる
スピンドルモーターの回転制御回路を有するディジタル
・オーディオディスクプレーヤーを提供することである
。以下、図面金用いて詳細に説明する。
図は本発明によるディジタル・オーディオディスクプレ
ーヤーの一実施例を示す回路図であって、特にスピンド
ルモーターの回転制(2)回路を示しである。同図に於
いてl・は図示しないピックアップから供給される再生
信号のスペクトラムを電圧信号に変換する周波数・電圧
変換回路であって、その出力信号は第ルベル調整回路2
を介して送出される。3はフェーズロックループ構成に
よって、再生信号人に含まれるデーターのビットに同期
したビットクロックKl生するビットクロック発生回路
である。そして、このピントクロック発生回路3は、電
圧制御発振回路(以下vooと称す)4と、VOO4の
出力信号を2分周する分周回路5と、この分周回路5の
出力信号と再生信号人に含まれるデーターのビット信号
との位相差に対応したレベルの出力信号を発生し、この
出方信号をループフィルタ6を介してvco4に発振制
御信号Bとして供給する位相比較器7とによって構成さ
れており、VOO4の出方信号をビットクロック信号0
として出力している。8はビットク°ロック発生回路3
から出方されるビットクロック信号CケF−V変換する
周波数−電圧変換回路であって、その出刃信号は第2レ
ベル調整回路9を介して出力される。10はフェーズロ
ックループ構成によるピットクロック発生回路3のロッ
ク状ir検出するロック検出回路である。そして、この
ロック検出回路1oは、例えば発振制御信号Bのリンプ
ル分を取り出し、そのレベルが設定レベル以下となった
時を7エーズロツクループのロック状態として検出出方
ケ発生する様に構成されている。11は通常状態に於い
て第ルベル調整回路2の出方を選択し、ロック検出回路
10の出力発生時に第2レベル調整回路9の出力信号を
選択して出方するアナログスイッチ%12はアナログス
イッチ11の出方信号とモーターの7工−ズロツクルー
プ制御信号Dt−加算し、その出力信号を回転制御信号
として送出する加算回路、13は回転制御信号に対応し
てスピンドルモータ14を駆動するモーター駆動回路で
ある。
この様に構成された回路に於いて、再生信号人が供給さ
れると、この再生信号人は周波数・電圧変換回路1に於
いてそのスペクトラムに対応したレベルの電圧信号に変
換されることにより、スピンドルモーター14の回転全
線速度一定に粗調整するだめの制御信号として出力され
る。そして、この周波数・電圧変換回路1の出力信号は
、第ルベル調整回路2を介してアナログスイッチ11に
供給される。ここで、再生信号人の供給開始時に於いて
は、ピットクロック発生回路3vil−構成するフエー
ズロツクループがロックされていないために、ロック検
出回路10の出力はオフとなっている。従って、アナロ
グスイッチ11は第ルベル調整回路2の出力信号を選択
して加算回路12に供給し、加算回路12はアナログス
イッチ11から供給される粗調整用の信号とモーターの
7工−ズロツクループ制御信号Di加算して出力してい
る。モーター制御信号13は、加算回路12の出力信号
に対応してスピンドルモーター14の回転側@ケ行なう
ことによって、はぼ規定の線速度に制御される。
一方、ピントクロック発生回路3は再生信号AK廿まれ
るピット信号に同期したピントクロック信号を発生する
わけであるが、内部に設けられているフェーズロックル
ープは甚進周波数に対して約10%のロックインレンジ
kWLでおシ、このロックインレンジを越える再生信号
に対してはロックがかからずに不安定な状態となる。従
って、上述した周波数・電圧変換回路1の出力信号によ
って、スピンドルモーター14がtlぼ規定の回転速度
に達する丑での期間に於いては、位相比較器7からルー
プフィルタ6を介してv004に供給される発振制御信
号Bは大きく変動する信号となり、リップル分ケ多く含
んでいる。そして、この発振制御信号Bはロック検出回
路10に於いてリップル量が検出されており、このリッ
プル量が基準値を越える場合にはピットクロック発振回
路3のフェーズロックループがアンロックの状態である
としてアナログスイッチ11の信号選択全周線数・電圧
変換器1の出力側に保持し続ける。
ここで、再生信号Aがピットクロック発生回路3を構成
するフエズロツクループのロックインレンジに含まれる
と、このフェーズロックループはロック状態となり、こ
れに伴たってvC04の出力信号Cが再生信号Aのビッ
ト信号に同期したものになるとともに、発振制御信号B
が安定化されてリップル分が極めて少ないものとなる。
そして、発振制御信号Bに含1れるリップル分が基準値
以下になると、ロック検出回路10はピットクロック発
振回路3を構成するフェーズロックループがロックされ
て再生信号に含まれるビット信号に同期したピットクロ
ック信号0が発生されているものとして出力信号をアナ
ログスイッチ11に供給する。アナログスイッチ11は
ロック検出回路lOから出力信号が供給されると、信号
の選択数シ込みを第2レベル調整回路9側に切り替える
。この場合、ビットクロック発生回路3からは、再生信
号Aのビット信号に同期したピットクロック信号Oe発
生しておシ、このピットクロック信号Cは周波数・電圧
変換回路8に於いて電圧信号に変換される。そして、こ
の周波数1圧変換回路8の出力信号は、第2レベル調整
回路9に於いて第2レベル調整回路2から出力される周
波数・電圧変換回路1の出力信号とのレベル合せが行な
われだ後にアナログスイッチllに供給される。
従って、ビットクロック発生回路3を構成するフェーズ
ロックループがロックされている場合には、再生信号A
に含まれるビット信号の周波数に対応した周波数・電圧
変換回路8の出力信号がレベル合せされた後にアナログ
スイッチ11を介して加算回路12に供給される。加算
回路12は再生信号人のピット信号周期に対応するアナ
ログスイッチ11の出力信号とスピンドルモーターのフ
ェーズロック制御信号りとを加算してモーター駆動回路
13に供給することにより、スピンドルモーター14の
回転を規定の線速度に正確に一致させる。
そして、この様にビットクロック発生回路3を構成する
フェーズロックループがロックされた状態に於いては、
リードイン部および曲間部に於いて再生信号人のデータ
が変化しても、ビットクロック発生回路3から発生され
るピットクロックCは何ら影響を受けることがなく、こ
のピントクロックOはディスクのワラフラッタによるわ
ずかな変動のみを受けるだけで極めて安定したものとな
る。従って、この安定したビットクロック信号alp−
v変換する周波数・電圧変換回路8の出力信号を用いて
スピンドルモーター14の回転側@を行なうことにより
、その回転制蜘は極めて高精度でかつ安定化されたもの
となる。
次に、何かの原因によって再生信号Aが乱れることによ
りビットクロック発生回路3の7エーズロツクループが
アンロックになると、ロック検出回路10がこの状態全
検出してアナログスイッチ11ケ第1しRル調整回路2
側に切り替えて再生信号Aのスペクトルによる回転制御
に戻す。そして、再生信号Aが規定周波数に戻されてピ
ントクロック発生回路3のフェーズロックループがロッ
クされると、ロック検出回路lOの出力信号によってア
ナログスイッチが切り替えられて再びピントクロック信
号0による回転制御に戻されて安定化する。
以上説明した様に、本発明によるディジタMオーディオ
ディスクプレーヤーは、再生信号に含まれるビット信号
に同期したビットクロック信号を発生するフェーズロッ
クループ横取によるビットクロック発生回路を設け、こ
のビットクロック発生回路が再生信号に含まれるピント
信号にロックするまでのアンロック期間に於いては再生
信号’!rF−V変換した信号によって回転制(財)全
行ない、ロック期間に於いてはピットクロック信号fF
−V変換した信号ケ用いて回転制(財)を行なうもので
ある。よって、ロック期間に於ける回転制−に於いては
、再生信号に會まれるデーターの影響を全く受けなくな
ジ、これに伴なってリーPイン部および曲間に於ける誤
動作が防止されてスピンドルモーターの安定な回転制御
が行なえる優れた効果を有する。
【図面の簡単な説明】
図は本発明によるディジタル・オーディオディスクプレ
ーヤーに用いられるスピンドルモーターの回転制御回路
の一実施例を示す回路図である。 1.8・・・周波数・電圧変換回路、2,9・・・第1
、第2レベル調整回路、3・・・ビットクロック発生回
路、4・・・電圧制御発振回路(VOO)、5・・・分
周器、6・・・ループフィルタ、7・・・位相比較器、
10・・・ロック検出回路、11・・・アナログスイッ
チ、12・・・加算器、13・・・モーター駆動回路、
14・・・スピンドルモーター。

Claims (1)

    【特許請求の範囲】
  1. (1)  ピンクアンプから供給される再生信号のスペ
    クトルを周波数−電圧変換して出力する第1周波数・電
    圧変換回路と、フェーズロックループ横取により前記再
    生信号に同期したビットクロック信号を発生するビット
    クロック発生回路と、前記ビットクロック信号全周波数
    −電圧変換して出力する第2周波数・電圧変換回路と、
    前記ピットクロック発生回路を槽底するフェーズロック
    ループのロック状態を検出するロック検出回路と、互い
    にレベル調整された前記第1.第2周波数・電圧変換回
    路の出力信号を入力とし、前記ロック検出回路の出力信
    号に応答してロック、検出時には第2周波数・電圧変換
    回路の出力側に入力信号の選択取り込みを切り替えるよ
    うに制御するアナログスイッチとを設け、このアナログ
    スイッチの出力信号によりスピンドルモーターの回転制
    御を行なうことを特徴とするディジタル・オーディオデ
    ィスクプレーヤー。
JP15106582A 1982-08-31 1982-08-31 デイジタル・オ−デイオデイスクプレ−ヤ− Granted JPS5940348A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP15106582A JPS5940348A (ja) 1982-08-31 1982-08-31 デイジタル・オ−デイオデイスクプレ−ヤ−

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP15106582A JPS5940348A (ja) 1982-08-31 1982-08-31 デイジタル・オ−デイオデイスクプレ−ヤ−

Publications (2)

Publication Number Publication Date
JPS5940348A true JPS5940348A (ja) 1984-03-06
JPS6333232B2 JPS6333232B2 (ja) 1988-07-04

Family

ID=15510530

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15106582A Granted JPS5940348A (ja) 1982-08-31 1982-08-31 デイジタル・オ−デイオデイスクプレ−ヤ−

Country Status (1)

Country Link
JP (1) JPS5940348A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4908810A (en) * 1986-05-06 1990-03-13 Pioneer Electronic Corporation Method and apparatus for controlling a spindle servo using pickup position and shift information
US5036508A (en) * 1988-02-19 1991-07-30 Pioneer Electronic Corporation Spindle servo unit for disk playing device
US5270992A (en) * 1991-03-27 1993-12-14 Pioneer Electronic Corporation Apparatus for controlling rotation of disk player

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4908810A (en) * 1986-05-06 1990-03-13 Pioneer Electronic Corporation Method and apparatus for controlling a spindle servo using pickup position and shift information
US5036508A (en) * 1988-02-19 1991-07-30 Pioneer Electronic Corporation Spindle servo unit for disk playing device
US5270992A (en) * 1991-03-27 1993-12-14 Pioneer Electronic Corporation Apparatus for controlling rotation of disk player

Also Published As

Publication number Publication date
JPS6333232B2 (ja) 1988-07-04

Similar Documents

Publication Publication Date Title
USRE41235E1 (en) Phase locked loop circuit
JPS58220226A (ja) 位相ロツクル−プ制御回路
KR100190032B1 (ko) Efm 데이타 복원용 클럭 발생방법 및 그 방법을 수행하는 위상동기 루프
US5666341A (en) Data detection apparatus
US5946363A (en) Digital detector circuit for recovering the bit timing from a data stream
US6150888A (en) Phase locked loop circuit, reproduction apparatus and phase locking method
JP2581074B2 (ja) デジタルpll回路
US4959733A (en) Motor rotation control apparatus with motor rotational frequency memory
US6259662B1 (en) Disk rotation control device
JPS5940348A (ja) デイジタル・オ−デイオデイスクプレ−ヤ−
EP1049090B1 (en) Multi-rate digital data reproducing device
US6958966B2 (en) Control device for optical disk player that corrects rotational frequency data based on input data
JPS5857656A (ja) 制御ル−プの切換え装置
JPS6346903B2 (ja)
JPS5954072A (ja) デイジタル・オ−デイオデイスクプレ−ヤ−
JPS60125021A (ja) 位相制御ル−プの疑似同期検出装置
JP2839620B2 (ja) クロック生成用pll回路
KR100205291B1 (ko) 레이저 디스크 플레이어의 디지탈 음성신호 재생 제어회로
JPH11149721A (ja) フェーズロックドループ回路、位相情報検出装置、及び位相情報検出方法
JP3561128B2 (ja) ディジタルpll回路
JPH0553026B2 (ja)
JPH077543B2 (ja) 電子編集サーボ装置
JPS5940347A (ja) デイジタル・オ−デイオデイスクプレ−ヤ−
KR100189877B1 (ko) 시간축 보정장치
JP2662254B2 (ja) ディスクプレーヤの時間軸制御方法