JPS5934590A - 表示制御信号発生方式 - Google Patents

表示制御信号発生方式

Info

Publication number
JPS5934590A
JPS5934590A JP57144077A JP14407782A JPS5934590A JP S5934590 A JPS5934590 A JP S5934590A JP 57144077 A JP57144077 A JP 57144077A JP 14407782 A JP14407782 A JP 14407782A JP S5934590 A JPS5934590 A JP S5934590A
Authority
JP
Japan
Prior art keywords
counter
horizontal
vertical
display
control signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP57144077A
Other languages
English (en)
Inventor
正之 五十嵐
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Frontech Ltd
Original Assignee
Fujitsu Frontech Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Frontech Ltd filed Critical Fujitsu Frontech Ltd
Priority to JP57144077A priority Critical patent/JPS5934590A/ja
Publication of JPS5934590A publication Critical patent/JPS5934590A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (1)9発明の技術分野 本発明は表示装置の表示に必要な制御信号の発生の仕方
を改善した表示制御信号発生方式に関する。
(2)、技術の背景 従来の文字表示装置においても、又グラフィック表示装
置においても、その表示には各種の制御信号が必要とさ
れるが、これら制御信号の発生方式上、回路の複雑化、
その融通性の欠除、バードウェアの共通化が図られてい
ないという欠点を有し、これを解決しうる技術的手段の
開発が要望されている。
(3)、従来技術と問題点 従来の表示制御信号発生方式は発振器の出力をカウンタ
でカウントし、その出力をデコーダで受け、その出力信
号を各種ゲートを経て出力する方式を採っているため、
回路が複雑化するばかりでなく、その回路構成上信号の
発生が固定化され、回路を他表示形式に使用したいとい
う要求は満し得ないという欠点を有する。
(4)0発明の目的 本発明は上述したような従来方式の有する欠点に鑑みて
創案されたもので、その目的は表示制御信号の発生に用
いられる回路が簡易化されると共に、回路に柔軟性を与
えてその回路の共通化を図シうる表示制御信号発生方式
を提供することにある。
(5)0発明の構成 そして、その目的は水平用カウンタと垂直用カウンタと
を用いて唇示装置系に必要な制御信号を発生する表示制
御信号発生方式において、各アドレスに上記制御信号を
発生するビットパターンを書込んだ水平用メモリ及び垂
直用メモリを備え、該水平用メモリを上記水平用カウン
タのカウント値でアクセスし、且つ上記垂直用メモリを
上記垂直用カウンタのカウント値でアクセスして上記表
示装置系に必要な制御信号を発生するようにすることに
よって達成される。
(6)0発明の実施例 以下、添付図面を参照して本発明の詳細な説明する。
添付図面は本発明の一実施例を示す。この図において、
1は発振器で、その出力に水平用カウンタ2が接続され
ている。カウンタ2の出力は水平用メモリ、例えばマス
クROM3のアドレッシング部へ接続され、マスクRO
M3の各アドレスはカウンタ2のカウント値でアクセス
されるように構成されている。そして、そのアクセスさ
れる各アドレスには、図示しないマイクロプロセッサへ
接続される画面メモリ、文字発生器、並直列変換器、そ
してCRT文字表示装置から成る表示装置系での水平表
示制御に必要な制御信号がビットパターンの形式で記憶
されている。これらの制御信号は水平用制御信号バス4
上に発生されて上述表示装置系の所要各部へ供給される
ように構成されている。そして、各文字間隔のための最
終アドレスには、リセット用ビットが更に含凍れており
、そのビット出力5は線6を経て水平用カウンタ2のリ
セット=3− 人力7へ接続されている。
線6は又、垂直用カウンタ8のカウントアツプ人力9へ
接続されている。カウンタ8のカウント出力は垂直用メ
そり、例えばマスクROM10のアドレッシング部へ接
続され、マスクROM10の各アドレスはカウンタ8の
カウント値でアクセスされるように構成されている。そ
して、そのアクセスされる各アドレスには、上述表示装
置系での垂直表示制御に必要な制御信号がビットパター
ンの形式で記憶されている。
これらの制御信号は垂直用制゛御信号バス11上に発生
されて上述表示装置系の所要各部へ供給されるように構
成されている。そして、その最終のアドレスには、リセ
ット用ビットが更に含まれており、そのビット出力12
は線13を経て垂直用カウンタ8のリセット人力14へ
接続されている。
次に、上述構成で実施される本発明装置の動作を説明す
る。
発振器1からのパルスが水平用カウンタ2で4− カウントされる。そのカウント値がマスクROM2をア
クセスしてCRT表示装置の一うスタ分の表示制御に必
要な制御信号、即ち、水平同期信号、画面メモリの桁ア
ドレス(水平方向のア゛ドレス)、画面メモリの読出し
、書込みタイミング信号、文字発生器出力の並直列変換
タイミング信号、水平ブランキング信号等のだめのビッ
トパターンを読出し、それらをバス4の各対応する線上
に出力する。このバス4を経て表示装置系の対応各部へ
供給される制御信号は夫々、所要の光示制御を生ぜしめ
る。
又、上述の水平方向の制御が一文字行と所要の文字行間
隔分だけ行われると、線6上にリセット信号が発生され
て水平用カウンタ2がリセットされると共に、垂直用カ
ウンタ8を1だけカウントアツプさせる。これにより、
次の文字行及びこれに続く文字行間隔の制御が水平用カ
ウンタ2及び垂直用カウンタ8のカウント値に応じてマ
スクROM3及び10から出力される制御信号で生ぜし
められる。マスクROMIOからの制御信号は垂直方向
の制御のだめのものであり、垂直同期信号、画面メモリ
の行アドレス(垂直方向のアドレス)、文字発生器のア
ドレス、垂直ブランキング信号等である。これらの制御
信号はバス11を経て上述表示装置系の対応各部−・供
給されて上述制御に供せしめられる。
このような制御が画面に表示される最終の文字行及び文
字間隔について終了したとき、水平用カウンタ2も又垂
直用カウンタ8も共にリセットされて画面表示の初期状
態へ戻り、そして上述の動作が繰返えされる。
上述の如く、本発明によれば、表示制御に必要な制御信
号は水平用カウンタのカウント値で水平用メモリをアク
セスして表示の水平方向のための制御信号を読出し、垂
直用カウンタで垂直用メモリをアクセスして表示の垂直
方向のだめの制御信号な読出すことにより発生されるか
ら、その発生N路は簡易化される0又各メモリの内容を
変更することによシ、」二連した文字表示形式からグラ
フィック形式へ変更することが可能であるから、回路に
柔軟性を与えることと々す、回路の共通化を図りうろこ
とになる。又、これらの効果は倍文字表示制御において
も得られる。
上記実施例において、カウンタのリセット手段はメモリ
からのリセット信号による例について説明したが、この
リセット信号が発生する時刻に信号を発生する回路を設
けて構成してもよい○ (7)9発明の効果 以上述べたように、本発明によれば、 0回路の簡易化を達成すると共に、 (り回路に柔軟性を与えてその共通化を図りうる等の効
果が得られる。
【図面の簡単な説明】
添付図面は本発明の一実施例を示す図である。 図中、1は発振器、2は水平用カウンタ、3は水平用メ
モリ、8は垂直用カウンタ、10は垂直用メモリである

Claims (1)

  1. 【特許請求の範囲】 1)水平用カウンタと垂直用カウンタとを用いて表示装
    置系に必要な制御信号を発生する表示制御信号発生方式
    において、各アドレスに上記制御信号を発生するビット
    パターンを書込んだ水平用メモリ及び垂直用メモリを備
    え、該水平用メモリを上記水平用カウンタのカウント値
    でアクセスし、且つ上記垂直用メモリを上記垂直用カウ
    ンタのカウント値でアクセスして上記表示装置系に必要
    な制御信号を発生するようにしたことを特徴とする表示
    制御信号発生方式。 2)上記所定のビットパターンにリセットビットを含み
    、このリセットビットの読出しに応答して上記水平用カ
    ウンタのリセット動作及び上記垂直用カウンタのカウン
    トアツプ動作を生ぜしめるようにしたことを特徴とする
    特許請求の範囲第1項記載の表示制御信号発生方式。
JP57144077A 1982-08-20 1982-08-20 表示制御信号発生方式 Pending JPS5934590A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57144077A JPS5934590A (ja) 1982-08-20 1982-08-20 表示制御信号発生方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57144077A JPS5934590A (ja) 1982-08-20 1982-08-20 表示制御信号発生方式

Publications (1)

Publication Number Publication Date
JPS5934590A true JPS5934590A (ja) 1984-02-24

Family

ID=15353732

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57144077A Pending JPS5934590A (ja) 1982-08-20 1982-08-20 表示制御信号発生方式

Country Status (1)

Country Link
JP (1) JPS5934590A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61167542A (ja) * 1985-01-14 1986-07-29 オーエンス‐イリノイ・インコーポレーテツド 同時押出多層シートおよび該シートを有する容器

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61167542A (ja) * 1985-01-14 1986-07-29 オーエンス‐イリノイ・インコーポレーテツド 同時押出多層シートおよび該シートを有する容器
JPH0138667B2 (ja) * 1985-01-14 1989-08-15 Owens Illinois Inc

Similar Documents

Publication Publication Date Title
JPS59208586A (ja) ビデオ画像表示装置
US4356482A (en) Image pattern control system
JPS5934590A (ja) 表示制御信号発生方式
JPS6049421A (ja) タイミングパルス発生方式
JPS58194090A (ja) デイスプレイ装置
JPH0474797B2 (ja)
JPS6048828B2 (ja) メモリアドレス方式
JPS5836782B2 (ja) ヒヨウジヨウメモリノ ジブンカツリヨウホウ
JPS5995589A (ja) Crt表示装置
JPS6138473B2 (ja)
JPS54139428A (en) Picture element data generation circuit
JPH087547B2 (ja) 表示メモリアドレス装置
JPS6364798B2 (ja)
SU1153343A1 (ru) Устройство дл вывода графической информации
SU1179424A1 (ru) Устройство для вывода графической информации
KR910001640Y1 (ko) D-ram 확장회로
SU1661825A1 (ru) Устройство дл отображени графической информации на экране телевизионного индикатора
JPS6049917B2 (ja) デイスプレイ装置
JPS6032089A (ja) Crt表示端末装置
JPS59182493A (ja) 文字発生方式
JPS59164595A (ja) 表示制御回路
JPS6152474B2 (ja)
JPS6327713B2 (ja)
JPS645310B2 (ja)
JPS5790749A (en) Memory access system