JPS6138473B2 - - Google Patents

Info

Publication number
JPS6138473B2
JPS6138473B2 JP15804478A JP15804478A JPS6138473B2 JP S6138473 B2 JPS6138473 B2 JP S6138473B2 JP 15804478 A JP15804478 A JP 15804478A JP 15804478 A JP15804478 A JP 15804478A JP S6138473 B2 JPS6138473 B2 JP S6138473B2
Authority
JP
Japan
Prior art keywords
character
display
address
memory
display character
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP15804478A
Other languages
English (en)
Other versions
JPS5583933A (en
Inventor
Ryoichi Ishimoto
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP15804478A priority Critical patent/JPS5583933A/ja
Publication of JPS5583933A publication Critical patent/JPS5583933A/ja
Publication of JPS6138473B2 publication Critical patent/JPS6138473B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Digital Computer Display Output (AREA)

Description

【発明の詳細な説明】 本発明はテレビスキヤンキヤラクタデイスプレ
イに於ける文字表示方式のメモリ制御方式に関す
るものである。
従来に於けるこの種の文字表示装置のメモリ制
御方式は、表示用メモリ(リフレツシユメモリ)
と呼ばれるランダムアクセスメモリと表示文字発
生器(キヤラクタジエネレータ)と呼ばれるリー
ドオンメモリとを組み合わせて構成されていた。
したがつて、文字表示制御部の部品点数が多くな
り、価格的にも高くなり、実装面積が大きくなる
欠点を有していた。
又、文字表示発生器がリードオンメモリであつ
たために、文字パターンが固定となり、ユーザニ
ーズに即座に答えることが不可能であるという欠
点を有していた。
本発明は従来の上記欠点を除去する為になされ
たものであり、従つて本発明の目的は、16Kビツ
トダイナミツクメモリ等の大容量メモリの商品化
に伴ない表示用メモリと表示文字発生器を一体の
メモリを使用することによつて、部品点数の減少
及び低価格で文字パターンを固定することなくユ
ーザニーズに即座に対応できるようにすると共
に、大容量メモリを使用した為に300〜400語程度
の漢字パターンをも同時に格納でき、かなり日本
語による情報処理を可能にする文字表示装置の新
規なメモリ制御方式を提供することにある。
本発明の上記目的は、基準クロツクをカウント
して表示文字列アドレス、表示文字ラスタ、表示
文字行アドレスを順次発生させる表示文字アドレ
スカウンタ部と、中央処理装置等の外部装置より
キヤラクタデイスプレイに表示する文字位置を指
定する表示文字アドレスレジスタを有し、基準ク
ロツクによつて作成された制御信号により1文字
表示時間を3分割することによつて、前記表示文
字カウンタ部からの表示文字アドレス、前記表示
文字アドレスレジスタからの表示文字アドレス及
び前記表示文字カウンタ部からの表示文字アドレ
スによつてアクセスされた表示用メモリからの文
字コードをラツチしている文字コードレジスタか
らの文字コードを切替えて取り出すマルチプレク
サと、そのマルチプレクサからのアドレス信号に
より指定されてアクセスされる表示する文字コー
ド及び表示文字パターンを記憶する様にした表示
用メモリと文字発生器を一体にした大容量ランダ
ムアクセスメモリを有することによつて、前記表
示文字カウンタ部からの表示文字アドレスにより
アクセスされた表示用メモリからの文字コードを
文字コードレジスタにラツチし、再び前記文字コ
ードレジスタの文字コードにより表示用メモリと
一体になつた文字発生器をアクセスすることによ
つて画素分解信号を発生させ、その画素分解信号
を基準クロツクに同期させて並列直列変換し、そ
れをキヤラクタデイスプレイ装置に供給すること
を特徴とした文字表示装置のメモリ制御方式、に
よつて達成される。
即ち、本発明は、表示用メモリと表示文字発生
器を一体にした大容量ランダムアクセスメモリ
と、表示文字コードをラツチする表示文字コード
レジスタ及び表示文字カウンタ部からの表示文字
アドレス、表示文字アドレスレジスタからの表示
文字アドレス、表示文字コードレジスタからの表
示文字コードを切替えるマルチブレクサから構成
され、一文字表示時間を3分割することによつ
て、一文字表示時間内に表示文字カウンタ部から
も、表示文字アドレスレジスタからも、表示文字
コードレジスタからも大容量ランダムアクセスメ
モリにアクセスを可能にした為に、表示用リフレ
ツシユメモリと表示文字発生器を一体のメモリに
構成することができ、実装面積が小さく低価格な
制御装置が構成できる。
本発明は文字表示装置の一文字表示時間を3分
割することによつて、一文字表示時間内に必ず1
度ずつはアクセスしなければならない表示用リフ
レツシユメモリと表示文字発生器を同一メモリ内
に混在させて、一文字表示時間内に同一メモリ内
の表示用リフレツシユメモリと表示文字発生器を
アクセス可能にした。
次に本発明をその良好な一実施例について図面
を参照しながら具体的に説明する。
第1図は本発明を適用した文字表示装置の一実
施例の一般的な構成図である。キーボード1から
入力された表示すべき文字コードを中央処理装置
2が認識し、コード変換等の内部処理を行なつた
後、中央処理装置2は文字コードを表示文字制御
部内の表示用リフレツシユメモリ3に書き込む。
表示文字制御部内に於ては、表示用リフレツシユ
メモリ3の文字コードを順次読み出して文字コー
ドレジスタ6に一時格納し、この文字コードレジ
スタ6の文字コードを表示文字発生器(キヤラク
タジエネレータ)4に供給する。それによつて、
表示文字発生器4では入力された文字コードに基
づいてその文字の画素に分解した画素分解信号を
発生し、この画素分解信号を水平及び垂直走査す
る文字表示装置7に供給する。その結果、表示用
リフレツシユメモリ3内の文字コードに対応する
該当文字が文字表示装置7の該当表示位置に表示
される。
第2図は本発明による文字表示装置のメモリ制
御方式の一実施例を示す詳細なブロツク構成図で
ある。第2図に於て、文字表示装置7の水平走査
時間と表示文字数及び画素分解数とによつて決定
される周波数で発振する基準発振器8は基準クロ
ツクを1/n(nは行方向における1文字分の画
素分解数)に分周したパルスを出力し、その分周
出力は表示文字列アドレスカウンタ9によつてカ
ウントされる。この表示文字列アドレスカウンタ
9は文字表示装置7の1行に表示すべき文字数と
ブランキング文字数分の和をカウントしている。
表示文字列アドレスカウンタ9の出力は表示文字
ラスタカウンタ10でカウントされ、このカウン
タ10は1行の文字を形成しているラスタ(走査
線)本数をカウントしている。表示文字ラスタカ
ウンタ10の出力は表示文字行アドレスカウンタ
11でカウントされ、このカウンタ11は文字表
示装置7の表示画面上に表示すべき文字行とブラ
ンキング文字数分の和をカウントしている。これ
らのカウンタ9,10,11にて表示文字カウン
タ部12を構成し、この表示文字カウンタ部12
より文字表示装置7の水平同期信号13、垂直同
期信号14を発生して、これらの同期信号によつ
て文字表示装置7を同期駆動する。又、カウンタ
部12の表示文字列アドレスカウンタ9及び表示
文字行アドレスカウンタ11のアドレス出力は表
示用リフレツシユメモリ3の文字コードを読み出
す為に、更に、表示文字ラスタカウンタ10の出
力は表示文字発生器4の画素を分解する為に、
夫々マルチブレクサ19を介してメモリ5に与え
られている。
中央処理装置2より文字コードを書き込み又は
読み出す位置を示すカーサーアドレスは表示文字
アドレスレジスタ15に格納され、中央処理装置
2より文字コードを書き込むと一旦表示文字入力
レジスタ15に格納される。表示文字入力レジス
タ15に蓄えられた文字コードは読み書きを示す
信号が信号線17を介して第3図の中央処理装置
アクセス時間に大容量メモリ5内の表示用リフレ
ツシユメモリ3内に書き込まれる。又、表示用リ
フレツシユメモリ3の文字コードを読み出す命令
が中央処理装置2より来た場合には、第3図の中
央処理装置アクセス時間内に表示文字アドレスレ
ジスタ15に格納されている表示文字アドレス部
にある文字コードを表示文字出力レジスタ18に
あらかじめラツチされており、その表示文字出力
レジスタ18より文字コードを読み出す。
第3図の表示文字アドレスカウンタアクセス時
間に表示文字アドレスカウンタ12の出力により
マルチブレクサ19を介して表示用リフレツシユ
メモリ3をアクセスし、その時に読み出された文
字コードを文字コードレジスタ6に一旦ラツチす
る。第3図の文字発生器アクセス時間内に文字コ
ードレジスタ6の出力及び表示文字ラスタカウン
タ10の出力によりマルチブレクサ19を介して
再び大容量メモリ5内の文字発生器4からその文
字コードに該当する文字を画素に分解した画素信
号が発生される。この画素信号は、シフトレジス
タ20に一旦ラツチされ、基準発振器8のクロツ
クにより並直列変換されて表示文字装置7へ順序
よく送り出され、それによつて、表示文字装置7
の表示画面に文字が構成される。
本発明は、以上説明したように、表示用リフレ
ツシユメモリと文字発生器を同一のメモリ内に構
成することによつて、実装容量を小さく低価格に
押える事が出来、ユーザニーズに合つた文字を即
座に実現可能なシステムを構成できる。
【図面の簡単な説明】
第1図は本発明を適用した文字表示装置の一般
的構成を示す概略ブロツク図、第2図は本発明の
一実施例を示すブロツク構成図、第3図は第2図
のマルチブレクサの切替えタイミングを示す図で
ある。 1……キーボード、2……中央処理装置、3…
…表示用リフレツシユメモリ、4……表示文字発
生器(キヤラクタジエネレータ)、5……大容量
メモリ、6……表示文字コードレジスタ、7……
文字表示装置、8……基準クロツク発振器、9…
…表示文字列アドレスカウンタ、10……表示文
字ラスタカウンタ、11……表示文字行カウン
タ、12……表示文字カウンタ部、13……水平
同期信号、14……垂直同期信号、15……表示
文字アドレスレジスタ、16……表示文字コード
入力レジスタ、17……表示用リフレツシユメモ
リ読み出し書き込み信号、18……表示文字コー
ド出力レジスタ、19……マルチブレクサ、20
……シフトレジスタ。

Claims (1)

    【特許請求の範囲】
  1. 1 基準クロツクをカウントして表示文字列アド
    レス、表示文字ラスタ、表示文字行アドレスを順
    次発生させる表示文字アドレスカウンタ部と、中
    央処理装置等の外部装置よりキヤラクタデイスプ
    レイに表示する文字位置を指定する表示文字アド
    レスレジスタを有し、基準クロツクによつて作成
    された制御信号により1文字表示時間を3分割す
    ることによつて、前記表示文字カウンタ部からの
    表示文字アドレス、前記表示文字アドレスレジス
    タからの表示文字アドレス及び前記表示文字カウ
    ンタ部からの表示文字アドレスによつてアクセス
    された表示用メモリからの文字コードをラツチし
    ている文字コードレジスタからの文字コードを切
    替えて取り出すマルチブレクサと、そのマルチブ
    レクサからのアドレス信号により指定されてアク
    セスされる表示する文字コード及び表示文字パタ
    ーンを記憶するようにした表示用メモリと文字発
    生器を一体にした大容量ランダムアクセスメモリ
    を有することによつて、前記表示文字カウンタ部
    からの表示文字アドレスによりアクセスされた表
    示用メモリからの文字コードを文字コードレジス
    タにラツチし、再び前記文字コードレジスタの文
    字コードにより表示用メモリと一体になつた文字
    発生器をアクセスすることによつて画素分解信号
    を発生させ、その画素分解信号を基準クロツクに
    同期させて並列直列変換し、それをキヤラクタデ
    イスプレイ装置に供給することを特徴とした文字
    表示装置のメモリ制御方式。
JP15804478A 1978-12-20 1978-12-20 Memory control system for character display unit Granted JPS5583933A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP15804478A JPS5583933A (en) 1978-12-20 1978-12-20 Memory control system for character display unit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP15804478A JPS5583933A (en) 1978-12-20 1978-12-20 Memory control system for character display unit

Publications (2)

Publication Number Publication Date
JPS5583933A JPS5583933A (en) 1980-06-24
JPS6138473B2 true JPS6138473B2 (ja) 1986-08-29

Family

ID=15663056

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15804478A Granted JPS5583933A (en) 1978-12-20 1978-12-20 Memory control system for character display unit

Country Status (1)

Country Link
JP (1) JPS5583933A (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4595996A (en) * 1983-04-25 1986-06-17 Sperry Corporation Programmable video display character control circuit using multi-purpose RAM for display attributes, character generator, and refresh memory
JPS61282924A (ja) * 1985-06-07 1986-12-13 Alps Electric Co Ltd 情報制御装置
FR2664999B1 (fr) * 1990-07-23 1992-09-18 Bull Sa Dispositif d'entree sortie donnees pour l'affichage d'informations et procede mis en óoeuvre par un tel dispositif.

Also Published As

Publication number Publication date
JPS5583933A (en) 1980-06-24

Similar Documents

Publication Publication Date Title
EP0004554B1 (en) Scanned screen layouts in display system
EP0103982B2 (en) Display control device
US4486856A (en) Cache memory and control circuit
US4328557A (en) Processor circuit for video data terminal
US4570161A (en) Raster scan digital display system
US4063232A (en) System for improving the resolution of alpha-numeric characters displayed on a cathode ray tube
US4356482A (en) Image pattern control system
JPS592905B2 (ja) デイスプレイ装置
JPH0426273B2 (ja)
JPS6138473B2 (ja)
JP2637724B2 (ja) 表示制御装置
US4281393A (en) Programmable computer terminal system
KR950008023B1 (ko) 래스터 주사 표시 시스템
JPS6236312B2 (ja)
JPS5945156B2 (ja) 表示制御方式
JPS6327712B2 (ja)
KR940000603B1 (ko) 디스플레이제어장치
JPS58194090A (ja) デイスプレイ装置
JPS6228473B2 (ja)
JPH0146072B2 (ja)
JPS6364798B2 (ja)
JPS5936267B2 (ja) ディスプレイ装置におけるメモリ追加方式
JPH087547B2 (ja) 表示メモリアドレス装置
JPS5995589A (ja) Crt表示装置
JPS58225B2 (ja) ヒヨウジソウチ