JPS5930394A - 時分割交換方式 - Google Patents
時分割交換方式Info
- Publication number
- JPS5930394A JPS5930394A JP14082682A JP14082682A JPS5930394A JP S5930394 A JPS5930394 A JP S5930394A JP 14082682 A JP14082682 A JP 14082682A JP 14082682 A JP14082682 A JP 14082682A JP S5930394 A JPS5930394 A JP S5930394A
- Authority
- JP
- Japan
- Prior art keywords
- unit
- exchange
- connection
- information
- tswn
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q11/00—Selecting arrangements for multiplex systems
- H04Q11/04—Selecting arrangements for multiplex systems for time-division multiplexing
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
本発明は、分散制御に適用し得る時分割交換方式に関す
る。
る。
従来、この種の時分割交換方式は、交換制御処理を、中
央に設置された制御装置によって集中的に行なう方式で
あった。しかし、この従来の方式のように、一台の制御
装置によって処理を行なうことは、交換処理用ソフトウ
ェア規模の増大に伴ない、ソフトウェアの複雑化、制御
装置の大規模化による信頼度の低下を招く欠点があった
。
央に設置された制御装置によって集中的に行なう方式で
あった。しかし、この従来の方式のように、一台の制御
装置によって処理を行なうことは、交換処理用ソフトウ
ェア規模の増大に伴ない、ソフトウェアの複雑化、制御
装置の大規模化による信頼度の低下を招く欠点があった
。
一方、集積回路技術の進展により、安価なLSIプロセ
ッサが実現されており、これを用いて、交換処理機能を
分散した分散制御方式とすることにより、上記問題点を
解決することが考えられる。
ッサが実現されており、これを用いて、交換処理機能を
分散した分散制御方式とすることにより、上記問題点を
解決することが考えられる。
しかし、このためには、この方式に適した時分割通話路
が必要である。
が必要である。
本発明は、斯かる点に鑑みてなされたもので、時分割通
話路を分割する、複数の独立した第1の交換ユニットと
、これらを相互接続する第2の交換ユニットとを配備し
た構成とし、時分割通話路が本来的に必要とする容塞管
理が不要となるよう、各タイムスロット毎に交換接続情
報を含ませ、この情報により各交換ユニットが接続処理
を行なうことによって上記欠点を解決し、分散制御に適
した時分割交換方式を提供することを目的とする。
話路を分割する、複数の独立した第1の交換ユニットと
、これらを相互接続する第2の交換ユニットとを配備し
た構成とし、時分割通話路が本来的に必要とする容塞管
理が不要となるよう、各タイムスロット毎に交換接続情
報を含ませ、この情報により各交換ユニットが接続処理
を行なうことによって上記欠点を解決し、分散制御に適
した時分割交換方式を提供することを目的とする。
即ち、本発明は、時間スイッチ及び制御回路を有して成
る複数の第1の交換ユニットと、該複数の第1の交換ユ
ニットが接続され、タイムスロット毎に該複数の第1の
交換ユニット間の接続バスを形成する空間スイッチ及び
制御回路を有して成る第2の交換ユニットとを備え、交
換接続を各タイムスロット毎に含まれる接続制御情報に
よって自律的に行なうよう構成されて成るものである。
る複数の第1の交換ユニットと、該複数の第1の交換ユ
ニットが接続され、タイムスロット毎に該複数の第1の
交換ユニット間の接続バスを形成する空間スイッチ及び
制御回路を有して成る第2の交換ユニットとを備え、交
換接続を各タイムスロット毎に含まれる接続制御情報に
よって自律的に行なうよう構成されて成るものである。
以下、本発明を図面に示す実施例に基づいて説明する。
第1図は本発明の一実施例を示すブロック図である。同
図に示す本発明時分割交換方式は、複数の独立した第1
の交換ユニツ)TSWと、これらを相互に接続する第2
の交換ユニットHDSSとを備えて構成される。
図に示す本発明時分割交換方式は、複数の独立した第1
の交換ユニツ)TSWと、これらを相互に接続する第2
の交換ユニットHDSSとを備えて構成される。
wclの交換ユニツ)TSWは、複数の端末TL(例え
ば電話器を収容するインタフェース部であって、この端
末TLと接続される時間スイッチ■Tと、タイムスロッ
ト毎に交換用接続情報を挿入又は分離するヘッダ制御回
路HCと、これらを制御するモジュールプロセッサMP
とを有して構成される。
ば電話器を収容するインタフェース部であって、この端
末TLと接続される時間スイッチ■Tと、タイムスロッ
ト毎に交換用接続情報を挿入又は分離するヘッダ制御回
路HCと、これらを制御するモジュールプロセッサMP
とを有して構成される。
第2の交換ユニッ)HDSSは、上記第1の交換ユニツ
)TSWをn個収容するnxnの時分割空間スイッチS
Wと、各々対応する上記第1の交換ユニットのタイムス
ロットに含まれる接続制御情報を挿入・分離するヘッダ
制御回路HCと、各タイムスロット毎に第1の交換ユニ
ット間のバスを上記ヘッダ制御回路HCの情報により形
成するスイッチ制御回路SCとを有して成る。
)TSWをn個収容するnxnの時分割空間スイッチS
Wと、各々対応する上記第1の交換ユニットのタイムス
ロットに含まれる接続制御情報を挿入・分離するヘッダ
制御回路HCと、各タイムスロット毎に第1の交換ユニ
ット間のバスを上記ヘッダ制御回路HCの情報により形
成するスイッチ制御回路SCとを有して成る。
次に、本発明時分割交換方式の動作について、第2図を
も参照して説明する。
も参照して説明する。
第1の交換ユニツ)TSWのbずれか、例えばT S
Wlで、他のユニット、例えばT S Wnヘパス接続
の必要を生じた詩、交換ユニッ)TSWlは、タイムス
ロットA(TS−A)に、ヘッダ情報H及びT S W
n接続要求情情報を付加し、第2の交換ユニツ)HDS
Sへ送出する。第2の交換ユニットHDBSは、この情
報を解読し、タイムスロツ)Aで他の交換ユニツ) T
S Wnへの接続が可能かどうかチェックし、不可で
あれば、不可情報NAKt−TEIWsへ返送する。
Wlで、他のユニット、例えばT S Wnヘパス接続
の必要を生じた詩、交換ユニッ)TSWlは、タイムス
ロットA(TS−A)に、ヘッダ情報H及びT S W
n接続要求情情報を付加し、第2の交換ユニツ)HDS
Sへ送出する。第2の交換ユニットHDBSは、この情
報を解読し、タイムスロツ)Aで他の交換ユニツ) T
S Wnへの接続が可能かどうかチェックし、不可で
あれば、不可情報NAKt−TEIWsへ返送する。
第1の交換ユニツ)TSWlは、不可情報NAKを受け
ると、次に別のタイムスロットヲ選択し、タイムスロツ
)BでT S Wnへの接続要求を上記手順と同様に第
2の交換ユニツ):E(DS8へ送出する。第2の交換
二二ツ)HDSSけ、タイムスロットBでの接続可否を
チェックし、可であれば、第1の交換ユニツ)TSWr
へ可能情報ACKを返送する。これKよって、該交換ユ
ニットTSW1は、タイムスロツ)B(TS−B)を用
い、他の交換ユニツ) T S Wnへ所要のデータを
転送する。
ると、次に別のタイムスロットヲ選択し、タイムスロツ
)BでT S Wnへの接続要求を上記手順と同様に第
2の交換ユニツ):E(DS8へ送出する。第2の交換
二二ツ)HDSSけ、タイムスロットBでの接続可否を
チェックし、可であれば、第1の交換ユニツ)TSWr
へ可能情報ACKを返送する。これKよって、該交換ユ
ニットTSW1は、タイムスロツ)B(TS−B)を用
い、他の交換ユニツ) T S Wnへ所要のデータを
転送する。
このように、第1の交換ユニットは、自律的に相互接続
のタイムスロットを設定し、第2の交換ユニットを介し
て相手先交換ユニットとの各基管理を手順によって行な
込、全体として自律的に相手先との交換接続を行なう。
のタイムスロットを設定し、第2の交換ユニットを介し
て相手先交換ユニットとの各基管理を手順によって行な
込、全体として自律的に相手先との交換接続を行なう。
以上説明したように本発明は、時分割通話路を、複数の
第1の交換ユニットと、これらを相互に接続する第2の
交換ユニットとを備える構成とし、交換接続制御を、各
タイムスロッ)K付加した接続制御情報をもと忙相互接
続を自律的に行なう構成とすることにより、交換処理の
分散制御に適した時分割交換機を実現できる効果がある
。
第1の交換ユニットと、これらを相互に接続する第2の
交換ユニットとを備える構成とし、交換接続制御を、各
タイムスロッ)K付加した接続制御情報をもと忙相互接
続を自律的に行なう構成とすることにより、交換処理の
分散制御に適した時分割交換機を実現できる効果がある
。
第1図は本発明の一実施例を示すブロック図、第2図は
本発明の動作例を示す説明図である。 TSW・・・第1の交換ユニット HDSS・・・第2の交換ユニット TL ・・・端末 IT ・・・時間ス
イッチHC・・・ヘッダ制御回路 MP・・・モジュールプロセッサ SW・・・空間スイッチ SC・・・スイッチ制御回路 出願人 日本電気株式会社 第1図
本発明の動作例を示す説明図である。 TSW・・・第1の交換ユニット HDSS・・・第2の交換ユニット TL ・・・端末 IT ・・・時間ス
イッチHC・・・ヘッダ制御回路 MP・・・モジュールプロセッサ SW・・・空間スイッチ SC・・・スイッチ制御回路 出願人 日本電気株式会社 第1図
Claims (1)
- 時間スイッチ及び制御回路を有して成る複数の第1の交
換ユニットと、該複数の第1の交換ユニットが接続され
、タイムスロット毎に該複数の第1の交換ユニット間の
接続パスを形成する空間スイッチ及び制御回路を有して
成る第2の交換ユニットとを備え、交換接続を各タイム
スロット毎に含まれる接続制御情報によって自律的に行
なうよう構成されて成ることを特徴とする時分割交換方
式。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP14082682A JPS5930394A (ja) | 1982-08-13 | 1982-08-13 | 時分割交換方式 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP14082682A JPS5930394A (ja) | 1982-08-13 | 1982-08-13 | 時分割交換方式 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS5930394A true JPS5930394A (ja) | 1984-02-17 |
Family
ID=15277615
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP14082682A Pending JPS5930394A (ja) | 1982-08-13 | 1982-08-13 | 時分割交換方式 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5930394A (ja) |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS55147093A (en) * | 1979-05-03 | 1980-11-15 | Kokusai Denshin Denwa Co Ltd <Kdd> | Control system for transmission delay variation |
-
1982
- 1982-08-13 JP JP14082682A patent/JPS5930394A/ja active Pending
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS55147093A (en) * | 1979-05-03 | 1980-11-15 | Kokusai Denshin Denwa Co Ltd <Kdd> | Control system for transmission delay variation |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4805166A (en) | Switch path reservation arrangement | |
JPH0118636B2 (ja) | ||
US5150355A (en) | Relating exchanges | |
JPS5930394A (ja) | 時分割交換方式 | |
JPS596696A (ja) | 分散制御電話交換のためのモジユ−ル型自己経路選定pcm切替回路網 | |
CA2001528C (en) | Circuit arrangement for centrally controlled telecommunication exchanges | |
JPS59167157A (ja) | 時分割交換機 | |
JP2002524889A (ja) | 遠隔通信スイッチノードのためのリソースインタフェイスユニット | |
JPS60240296A (ja) | データ処理システムの制御方法及びデータ処理システム | |
JPH1169394A (ja) | プロトコル制御用メモリの共有化方法 | |
KR930000733B1 (ko) | 신호중계 시스템의 분리된 분산 메모리 구조를 갖는 레벨 2 프로토콜 처리장치 | |
KR0161233B1 (ko) | 전전자 교환기에 있어서 프로세서간 통신망 구조 | |
JPS5878221A (ja) | バス制御システム | |
JPS63107334A (ja) | デ−タ通信方式 | |
JPS6317279B2 (ja) | ||
JP2766559B2 (ja) | パケット転送制御方式 | |
KR100237448B1 (ko) | 데이타 다중화 장치 및 방식 | |
JPS61187448A (ja) | デ−タ端末装置収容方式 | |
JPH0376449A (ja) | ループ型lanにおける回線交換方法 | |
JPH0759132A (ja) | 電子交換機 | |
JPS59186497A (ja) | 時分割交換機 | |
JPH077965B2 (ja) | 分散制御方式の自動交換機 | |
JPH0137034B2 (ja) | ||
JPS6113729A (ja) | シリアル通信回線の交換装置 | |
JPS60102045A (ja) | 同報通信の制御装置 |