JPS59225548A - 放熱装置 - Google Patents

放熱装置

Info

Publication number
JPS59225548A
JPS59225548A JP10117683A JP10117683A JPS59225548A JP S59225548 A JPS59225548 A JP S59225548A JP 10117683 A JP10117683 A JP 10117683A JP 10117683 A JP10117683 A JP 10117683A JP S59225548 A JPS59225548 A JP S59225548A
Authority
JP
Japan
Prior art keywords
heat
alloy
post
shape memory
temperature
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP10117683A
Other languages
English (en)
Inventor
Shoji Nakakita
中北 昭二
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Komatsu Ltd
Original Assignee
Komatsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Komatsu Ltd filed Critical Komatsu Ltd
Priority to JP10117683A priority Critical patent/JPS59225548A/ja
Publication of JPS59225548A publication Critical patent/JPS59225548A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/42Fillings or auxiliary members in containers or encapsulations selected or arranged to facilitate heating or cooling
    • H01L23/433Auxiliary members in containers characterised by their shape, e.g. pistons
    • H01L23/4338Pistons, e.g. spring-loaded members
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/373Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
    • H01L23/3736Metallic materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15312Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a pin array, e.g. PGA

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は放熱装置に関し、特に半導体集積回路素子の放
熱に用いて好適な放熱装置に関する。
近時、コンビ−1−タに供用される半導体集積回路素子
はその集積度が著しく向上すると共に発熱が増大して仁
れを無視することができなくなっている。特に、多層セ
ラミック基板上に高密度集積化された半導体チップを複
数個載置したいわゆるマルチチップLSIパッケージに
あっては、効率の良い放熱構造を採用することが不可避
となっている。
例えば、放熱用ピストンを半導体チップの放熱面にスプ
リング等の力によシ圧接して、壱亀ピストンを介して半
導体チップに生ずる熱を伝導せしめその熱を水冷等によ
り放熱する方式がある。かかる方式では、ピストンと半
導体チップとの接触が不十分であったり、また冷却水の
温度制御を正確に行う必要があるという欠点が生ずる。
本発明はこの様な従来のものの欠点を排除すべくなされ
たものであって、その目的とするところは、放熱冷却を
容易にかつ確実に行い得ると共に被放熱体の温度制御も
略一定とするkとが可能な放熱装置を提供することにあ
る。
本発明による放熱装置は、被放熱素子の一生面に接触し
て取付けられた第1の熱伝導体と、この第1の熱伝導体
と所定空隙をもって対向配置されかつこの空隙長が変化
可能な方向に移動自在に設けられた第2の熱伝導体と、
温度変化により変形自在な部材とを含み、被放熱素子の
発熱に起因する変形部材の伸縮性を利用して第1及び第
2の熱伝導体間の空隙長を制御自在としてなることを特
徴としている。
以下に、本発明の実施例を図面に基づき説明する。本例
ではいわゆるマルチチップLSI装置の放熱に適用した
場合が示されておシ、多層セラミック回路基板2上に複
数個のLSIチップ1が載置されておシ、この基板2に
は入出力用ピン10が植設されている。このピン10と
チップ1の接続用リード3とが夫々電気的に連結される
ようになっている。基板2とこの基板に対向する半導体
チップ1の一生面との間には圧力緩衝材としての例えば
シリコンコンパウンド4が充填されている。
チップ1の他の一生面(回路裏面である)には、半田付
にて連結接触された第1の熱伝導体である放熱ポスト5
が固定して取付けられている。
この放熱ポスト5に一端及び(若しくは)その近傍が取
付けられ、このボスト5の外周面に溢い螺旋状に巻回さ
れて上方へ突出伸長したコイル状形状記憶合金7が設け
られている。この形状記憶合金7の他端及び(若しくは
)その近傍によって担持された第2の熱伝導体である放
熱ポスト6が、第1の放熱ポスト5と所定空隙11を有
する如く設けられている。すなわち、当銭形状記憶合金
7の路上半分が第2の放熱ポスト6の外周に沿ってコイ
ル状に巻回されておシ、この形状記憶合金の変形伸縮に
よって空隙11の長さが変化自在とされている。
そのために、第2の放熱ポスト6は上下方向に移動自在
となっておシ、セラミック基板2を保持するホルダ8の
ガイド孔部8aと放熱ポスト6の上方伸長部とを嵌合せ
しめることにより、可翳上下方向移動を可能としている
のである。尚、9は第2の放熱ポスト6を水冷するため
の冷却ケーシングである。
か\る構成において、LSI半導体チップ10発熱は第
1の放熱ポスト5に伝導されると同時にこのポスト5に
巻回されたコイル状の形状記憶合金7へも伝導される。
この合金7はチタンとニッケルの合金の組成物からなっ
ておシ、チップ10発熱が所定温度(例えば40℃)以
上になると、予め記憶させておいたコイル寸法(コイル
軸長)に縮小する。、従って、第1及び第2の放熱ポス
ト5.6の間の空隙がそれに伴って縮小するから、この
形状記憶合金7のコイル軸長を変形前後において適当に
選定しておけば、当該空隙11の長さが零となって両放
熱ボスト5,6を密着せしめることができる。これによ
り、冷却能力が大となる。
チップlはあまシ冷却されてもその動作に影響が生じる
が、本例では冷却により所定温度(例えば40℃)より
低下すれば形状記憶合金7は発熱以前のコイル軸長へ伸
長復帰し、同時に両放熱ポスト5,6は離間して図示の
状態となる。よって、半導体チップ1を適度に冷却する
と共に冷却しすぎることがないので、チップ1の温度を
略一定に維持することが可能となるのである。
尚、上記においては、被放熱素子として半導体チップを
用いているが、これに限らず発熱素子であって冷却を要
するものであれば広く適用されるものである。また、2
つの放熱ポストの間の空隙長制御のために形状記憶合金
を用いているがこれに限定されず温度変化にょシ変形し
て空隙長を制御できる材質を用いることができる。
叙上の如く、本発明によれば極めて簡、Qiな構成で被
放熱素子の冷却が可能となると共に略一定の温度に維持
できるので、半導体チップ等の一定温度に維持して好都
合なものに用いて好適となる。
【図面の簡単な説明】
図は本発明の一実施例の1部所面を示す図である。 主要部分の符号の説明 1・・・・・・半、!jT体チップ、5・・・・・・第
1の放熱ポスト、6・・・・・・第2の放熱ポスト、7
・・・・・・形状記憶合金。。 代理人 弁理士  内 原   晋

Claims (1)

    【特許請求の範囲】
  1. 被放熱素子の一生面に固定して取付けられた第1の熱伝
    導体と、この第1の熱伝導体と所定空隙をもって対向配
    置されかつこの空隙長が変化可能な方向に移動自在に設
    けられた第2の熱伝導体と、温度変化により変形自在な
    部材とを含み、この変形自在な部材の変形によって前記
    空隙長を可変自在としてなることを特徴とする放熱装置
JP10117683A 1983-06-07 1983-06-07 放熱装置 Pending JPS59225548A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10117683A JPS59225548A (ja) 1983-06-07 1983-06-07 放熱装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10117683A JPS59225548A (ja) 1983-06-07 1983-06-07 放熱装置

Publications (1)

Publication Number Publication Date
JPS59225548A true JPS59225548A (ja) 1984-12-18

Family

ID=14293689

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10117683A Pending JPS59225548A (ja) 1983-06-07 1983-06-07 放熱装置

Country Status (1)

Country Link
JP (1) JPS59225548A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5010949A (en) * 1988-03-22 1991-04-30 Bull, S.A. Device for fastening together under pressure two pieces, one to the other
EP0523387A3 (en) * 1991-06-18 1994-07-27 Sumitomo Electric Industries Semiconductor chip module and method for manufacturing the same
US5535815A (en) * 1995-05-24 1996-07-16 The United States Of America As Represented By The Secretary Of The Navy Package-interface thermal switch

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5010949A (en) * 1988-03-22 1991-04-30 Bull, S.A. Device for fastening together under pressure two pieces, one to the other
EP0523387A3 (en) * 1991-06-18 1994-07-27 Sumitomo Electric Industries Semiconductor chip module and method for manufacturing the same
US5535815A (en) * 1995-05-24 1996-07-16 The United States Of America As Represented By The Secretary Of The Navy Package-interface thermal switch

Similar Documents

Publication Publication Date Title
US5969947A (en) Integral design features for heatsink attach for electronic packages
US6337575B1 (en) Methods of testing integrated circuitry, methods of forming tester substrates, and circuitry testing substrates
JPH0613508A (ja) 熱インターフェース
EP0481720B1 (en) Self-adjusting heat sink design for vlsi packages
JPS6054785B2 (ja) 集積回路アセンブリの製造方法
SE7709310L (sv) Kylt kretspaket och metod for tillverkning derav
JPS59200495A (ja) マルチチツプ・モジユ−ル
JPH10189839A (ja) 圧縮可能なヒートシンク構造を有する電子パッケージ及びその製造方法
JPH0548000A (ja) 半導体装置
JP3224930B2 (ja) 半導体装置の再生方法
JPH04216656A (ja) 熱電冷却器を有する集積回路パッケージ
KR960039235A (ko) 열방열 핀을 구비한 내부 리드 본딩 장치 및 이를 이용한 내부 리드 본딩 방법
US6403882B1 (en) Protective cover plate for flip chip assembly backside
US6264486B1 (en) Zero insertion force sockets using negative thermal expansion materials
JPS59225548A (ja) 放熱装置
TWI253154B (en) Integrated circuit packaging and method of making the same
JPH01293551A (ja) 半導体装置
JPH1168360A (ja) 半導体素子の冷却構造
JPS6114798A (ja) はんだ相互接続を形成する方法
JPS6092642A (ja) 半導体装置の強制冷却装置
US20040076408A1 (en) Method and apparatus for removeably coupling a heat rejection device with a heat producing device
JPS57147255A (en) Multichip lsi package
JPS5892247A (ja) 半導体装置
JPH04139752A (ja) 冷却装置
JPH02138762A (ja) 実装冷却方法