JPS592164A - 画像入力装置 - Google Patents

画像入力装置

Info

Publication number
JPS592164A
JPS592164A JP11079082A JP11079082A JPS592164A JP S592164 A JPS592164 A JP S592164A JP 11079082 A JP11079082 A JP 11079082A JP 11079082 A JP11079082 A JP 11079082A JP S592164 A JPS592164 A JP S592164A
Authority
JP
Japan
Prior art keywords
horizontal
data
shift register
parallel
processing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP11079082A
Other languages
English (en)
Inventor
Yoshio Fujioka
藤岡 芳夫
Katsuo Shiobara
塩原 勝男
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Tokyo Shibaura Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp, Tokyo Shibaura Electric Co Ltd filed Critical Toshiba Corp
Priority to JP11079082A priority Critical patent/JPS592164A/ja
Publication of JPS592164A publication Critical patent/JPS592164A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Image Processing (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔発明の技術分野〕 本発明は、画像入力と同時にフィルタリング処理も行な
う画像入力装置に関するものである。
〔発明の背景技術とその問題点〕
一般に電子計算機を用いた画像処理では処理の高速化が
重要な課題となっている。一方忠実な画像を入力するた
めには、入力の段階では何の処理も施さずに行な5のが
好ましいので従来の殆んどの装置では入力された後に処
理を施しており、このため上記高速化の要請に沿わなく
なっていた。
ところで、処理の高速化を達成するためには平滑化(フ
ィルタリング)等の基本的な処理はあく゛までも画像入
力の段階で行なうのが好ましく、このようにして処理時
間の大幅な短縮を図るべきである。
〔発明の目的〕
本発明は前記事情に鑑みてなされたものであり入力の段
階で基本的処理を行なうようにして処理の高速化を図る
ことのできる画像入力装置を提供することを目的とする
ものである。
〔発明の概要〕
前記目的を達成するために本発明は、水平走査を順次縦
方向にずらして画像を入力する装置において、入力画像
データを順次画素毎にディジタル化する十の変換器と、
連続する複数の水平走査データを並列に出力するシフト
レジスタと、各水平走査で連続する複数の画素のデータ
を並列に出力するレジスタと、レジスタから出力される
並列データに所定のパラメータで重み加算を行なう演算
部とを有することを特徴とするものである。
〔発明の実施例〕
以下実施例により本発明を具体的に説明する。
第1図及び第2図は本発明の画像入力装置の一実施例を
示すブロック図である。この実施例を説明する前にフィ
ルタリング処理の概要を説明する。
フィルタリング処理とは、入力画像の各画素に対してそ
の画素を中心とするAxAの正方形窓をかけて窓内の画
素を用いて次式(1)により画素の濃度値を変換する処
理である。なお、hは奇数とし、h’      A’ ここで、x、   は画素Ci、j)の変換前の濃1、
ノ 度値、:t 2は画素Ci、)’)の変換後の濃度1、
ノ 値、Kn、nは重みパラメータである。
重みパラメータKm、nは使用者が設定するものであり
、スイッチを設けてノ・−ド的に設定してもよいし、計
算機からソフトで設定できるようにしてもよい。
正方形窓のサイズには特に制限はないが、回路実現上の
問題から余り大きくできず、また、殆んどのフィルタリ
ング演算が5×5サイズのフィルタで処理可能であるこ
とから以下の実施例では5×5サイズのフィルタを用い
て処理を行なうようにしている。
次に実施例装置の構成と動作を説明する。尚、入力機器
の走査は水平走査を上から下へ(又は下から上へ)順次
行なうスキャン方式を採用しているものとする。第1図
におい′C1はアナログ映像信号を図示しないクロック
発生器からのり四ツク信号CKeの発生タイミングで順
次ディジタル信号に変換するAID変換器であり、2〜
5は1水平走査分のデータを格納するシフトレジスタで
あり、6〜10は前記ルω変換器1及びシフトレジスタ
2〜5に対応して設けられた水平加算部であり、11は
水平加算部6〜10の出力を加算して出力する加算器で
ある。
前記水平加算部6〜10の構成はそれぞれ同一であり重
みパラメータKm−だけが異なる。即ち、水平加算部は
例えば第2図に示すような構成となっている。第2図に
おいて12〜14はレジスタであり、前記クロック信号
CK・の発生タイミング毎にデータHiをラッチするよ
うになっている。16〜20は水平方向罠連続する5画
素分のデータが並列に入力されるマルチプレクサである
。21〜25は前記5画素分のデータに重み付けを行な
う乗算器である。26〜60は各乗算器からの出力を選
択して出力するデータセレクタである。31は各データ
セレクタからの出力を加算して加算結果Siを出力する
加算器である。
次に第3図の動作説明図をも参照して前記装置の動作を
説明する。
入力機器からスキャン順に送られるアナログ映像信号は
ルの変換器1で1画素毎にディジタル化される。ルの変
換器1の出力は水平加算部6とシフトレジスタ2とに入
力される。\シフトレジスタ2〜5はそれぞれ1水平走
査分のデータを格納でき、前記クロック信号CK@でデ
ータをシフトする。
従って、シフトレジスタ2に入力されたデータは1水平
走査分遅れた後に水平加算部7とシフトレジスタ乙に入
力される。シフトレジスタ3〜5の動作もシフトレジス
タ2と同様である。その結果、水平加算部6〜10には
垂直方向に揃った5水平走査分のデータH1−Hsが並
列に入力される。各データはそれぞれ第2図に示すよ5
な構成の水平加算部6〜10に入力されて次のように処
理される。即ち、入力される5画素分のデータV1〜V
5のうちr、〜r、の4個のデータは前記クロック信号
CK、の発生タイミングでレジスタ12〜15にラッチ
される。これらのレジスタは1画素分の遅延を与える役
割をなし、その結果マルチプレクサ16〜20には水平
方向に連続する5画素分のデータVl−w Vsが並列
に入力される。この5画素分のデータV1〜V、は乗算
器21〜25で重み付けされた後、加算器61で加算さ
れ、加算結果Siが出力される。
この際演算時間を確保するために、乗算器21〜。
25をそれぞれ複数個設け、かつマルチプレクサ16〜
20及びデータセレクタ26〜6oを設けてサイクリッ
クに使用している。このようにして得られる各水平加算
部6〜10からの出力を加算器11で加算することによ
り上記(1)式の演算が実現される。即ち、第6図に示
すよ5な5×5サイズのフィルタ■を5本の水平走査線
H!〜Hsと各水平走査線内に含まれる5個の画素V1
〜Vsとを含むようにかけてフィルタリングを行ない、
その後水平方向(図中X方向)に1画素分ずらした状態
として把握されるフィルタ■でフィルタリングを行ない
、更に1画素分ずらした状態で把握されるフィルタ■で
フィルタリングを行ない、このようにして順次処理を行
なうことが可能となる。
本発明は前記実施例に限定されず種々の変形実施が可能
である。例えば前記実施例では重み付は演算を行なうの
に複数の乗算器とマルチプレクサ及びデータセレクタと
を設けてサイクリックに使用したが、高速の乗算器が開
発されれば乗算器を単一とし、マルチプレクサ及びデー
タセレクタを省略することができる。
〔発明の効果〕
以上詳述した本発明を用いることにより、画像処理の際
に必要不可欠ともいえる各種のフィルタリング処理を画
像の入力段階で済ますことができるので、大幅な処理時
間の短縮が可能になり、特に高速処理が要求される動画
傷処理等に極めて有効である。
【図面の簡単な説明】
第1図は本発明装置の一実施例ブロック図、第2図は第
1図の1部のブロックの詳細の一例を示すブロック図、
第3図は動作説明のための動作態様図である。 1・・・ルノ変換器、 2〜5・・・シフトレジスタ。 6〜10・・・水平加算部、  11・・・加算器、1
2〜15・・・レジスタ、  21・・・25・・・乗
算器、61・・・加算器。

Claims (1)

    【特許請求の範囲】
  1. 水平走査を順次縦方向にずらして画像を入力する装置に
    おいて、入力画像データを順次画素毎にディジタル化す
    るルの変換器と、連続する複数の水平走査データを並列
    に出力するシフトレジスタと、各水平走査で連続する複
    数の画素のf4を並列に出力するレジスタと、レジスタ
    から出力される並列データに所定のパラメータで重み加
    算を行なう演算部とを有することを特徴とする画像入力
    装置。
JP11079082A 1982-06-29 1982-06-29 画像入力装置 Pending JPS592164A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11079082A JPS592164A (ja) 1982-06-29 1982-06-29 画像入力装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11079082A JPS592164A (ja) 1982-06-29 1982-06-29 画像入力装置

Publications (1)

Publication Number Publication Date
JPS592164A true JPS592164A (ja) 1984-01-07

Family

ID=14544694

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11079082A Pending JPS592164A (ja) 1982-06-29 1982-06-29 画像入力装置

Country Status (1)

Country Link
JP (1) JPS592164A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59132067A (ja) * 1983-01-17 1984-07-30 Yokogawa Hokushin Electric Corp 画像処理装置
JPS60218168A (ja) * 1984-04-13 1985-10-31 Fujitsu Ltd 空間フイルタ回路

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59132067A (ja) * 1983-01-17 1984-07-30 Yokogawa Hokushin Electric Corp 画像処理装置
JPS60218168A (ja) * 1984-04-13 1985-10-31 Fujitsu Ltd 空間フイルタ回路

Similar Documents

Publication Publication Date Title
JPS6053349B2 (ja) 画像処理プロセツサ
US4791677A (en) Image signal processor
JPS6039271A (ja) デイジタル画像処理における膨張および侵食変換を実現するための方法および装置
US4845767A (en) Image signal processor
JPS592164A (ja) 画像入力装置
US7522190B2 (en) Image detection processing device for calculating the moments of image data
JPS616771A (ja) 画像信号処理装置
JPH0640255B2 (ja) 画像信号処理装置
JPS60119116A (ja) 2次元積和演算装置
JPH05135169A (ja) 2次元空間フイルタ回路
JPH06197222A (ja) 画像処理装置
JPH0687265B2 (ja) 空間フィルタ回路
JPH02187871A (ja) 画像読取装置における画素密度変換方法
JPS59200373A (ja) 座標変換回路
JP2806436B2 (ja) 演算回路
JPS58163061A (ja) 並列画像処理プロセッサ及び装置
JPS62221076A (ja) 画像処理装置
JPS63102467A (ja) 画像デ−タ解像度変換装置
JPH0520448A (ja) デジタル信号処理装置
JPS61157979A (ja) 高速濃淡画像状況把握方式
JPS62140184A (ja) 局所画像プロセッサ
JPH06274607A (ja) 並列信号処理装置
JPH0213876B2 (ja)
JPH0638041A (ja) 画像処理装置
JPH0263270A (ja) 画像処理回路