JPS59208659A - プログラム・デバツグ装置 - Google Patents

プログラム・デバツグ装置

Info

Publication number
JPS59208659A
JPS59208659A JP58084302A JP8430283A JPS59208659A JP S59208659 A JPS59208659 A JP S59208659A JP 58084302 A JP58084302 A JP 58084302A JP 8430283 A JP8430283 A JP 8430283A JP S59208659 A JPS59208659 A JP S59208659A
Authority
JP
Japan
Prior art keywords
program
instruction
branch instruction
debugging
corrected
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP58084302A
Other languages
English (en)
Inventor
Eiichi Kagawa
栄一 香川
Toshitaka Kamiyama
上山 俊孝
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP58084302A priority Critical patent/JPS59208659A/ja
Publication of JPS59208659A publication Critical patent/JPS59208659A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/36Preventing errors by testing or debugging software

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Debugging And Monitoring (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 この発明は、コンピュータ書プログラムのデバッグ装置
に関し、特にプログラム−デバッグ時に分岐命令の自動
修正を行い、これが不可能な場合には、自動修正不可能
な命令が生じたことを表示するプログラム・デバッグ装
置に関するものであ従来、この種の装置として、第1図
に示すものがあった。1はプログラマブル・コントロー
ラをなす中央処理装置(以下CPIIという)2はプロ
グラムのデバッグやデータの監視等を行うプログラム・
デバッグ装置、3はプログラムやデータを表示する表示
装置、4はプログラム・デバッグ装置を操作するための
入力装置である。
cpuiのプログラムのデバッグにより、命令の挿入や
削除を行うことが必要となった場合、マニュアルのオペ
レーションによりこれに関連する分岐命令の修正をする
。即ち、オペレータは、プログラム・リスト等で分岐命
令の状態を調べて、修正が必要な場合には、目的の命令
を挿入し、又は削除し、これに従って分岐命令の修正も
行なう。
例えば、第2図aのように構成されたプロゲラ文・メモ
リを第2図すに示すように1命令挿入すると、挿入した
位置aaaa以後は1番地ずつ後にずらすことが必要と
なる。一方、第3図aに示すような命令を削除すると、
例えば第3図すに示すように、削除した位置b b b
 bより後の命令を1番地ずつ前にずらすことが必要と
なる。
また、分岐命令とは、第4図aに示すようなプログラム
を第4図すに示すように次に実行すべき命令をdddd
番地とする命令である。
以上のように、従来の装置は、命令の挿入や削除を行う
ごとに、分岐命令の修正が必要かどうか、プログラム・
リスト等で調べる必要があるために時間がかかったり、
修正しなければいけない分岐命令を修正し忘れるなどの
欠点があった。
この発明は、上記のような従来のものの欠点を除去する
ためになされたもので、プログラム・デバッグ中に分岐
命令の自動修正を行い、更に自動修正不可能な命令が生
じた場合はそのことを表示装置上に表示することにより
、オペレータの負担を軽減すると共に、デバッグに要す
る時間を短かくすることができるプログラム・デバッグ
装置を提供することを目的とする。
以下、この発明の一実施例を図について説明する。
第5図において、1はプログラマブル・コントローラを
なすCPU、2はプログラムのデバッグや監視等を行う
プログラム・デバッグ装置、3はプログラム・デバッグ
装置2の中のプログラムやデータを表示するための表示
装置、4はプログラム・デバッグ装置2を操作するため
の入力装置である。
次に動作について説明する。
プログラムのデバッグのため、入力装置4により、プロ
グラムの挿入や削除が可能なモードに設定し、また、表
示装置3の画面上のカーソルCにより命令を指定しく第
6図)、更に入力装置4により命令の挿入や削除を行う
。例えば第7図aにANDMlooという命令の挿入を
行ったために、その命令iに関係する分岐命令BY*−
6(第7図a)の修正が必要となった場合、それが自動
修正可能ならば、自動的にその分岐命令をBYオー7に
修正する(第7図b)。しかし、第8図aに示すように
、そのBY*−7が自動修正不可能な分岐命令の場合に
は、自動修正不可能な分岐命令が生じたことを、第8図
すに示すようにプログラムデバッグ装置2の表示装置3
上に5N100と表示してオペレータに知らせる。
ここで言う分岐命令の修正とは、分岐命令の番地とその
飛び先番地との間で、命令の挿入や削除が行われた場合
に、その分岐命令のジャンプする番地数を修正すること
である。
また、自動修正不可能な命令とは、挿入又は削除する命
令が、分岐命令の飛び先命令であった場合に、どのよう
に修正すればよいのかわからない場合が発生する分岐命
令である。
そして、次にオペレータが入力装置4を用いて、その命
令を含むプログラムを表示装置3上に表示させることに
より、修正すべき分岐命令を自動的にカーノ/l/Cで
示しく第9図)、オペレータはそのまま、入力装置4を
用いて、自動修正不可能な分岐命令を修正することがで
きる。
自動修正の判定は、第10図のフローチャートで示すよ
うに、命令の挿入削除を行う位置を中心にlx(現在は
処理速度の関係で64W)を読出しくSl)、分岐命令
有無のチェックを行う(S2)。
分岐命令が存在する場合(S3)、その飛び先命令が、
挿入削除を行う命令の時(S4)、自動修正不可と1.
 (S 5 )、分岐命令とその飛び先命令の間に挿入
削除を行う命令がある時(S6)、自動修正可能とする
(S7)。
なお、上記説明では、オペレータに自動修正不可能な命
令が生じたことを知らせろために、表示装置を示したが
、これにLEDや音成出力を用いてもよい。
以上のように、この発明によれば、プログラム・デバッ
グ中に、オペレータが命令の挿入や削除をするごとに、
自動修正不可能な命令が生じるかどうか調べる必要がな
く、自動修正不可能な命令の修正のし忘れがな(なるな
ど、デバッグ効率がよ(なる効果がある。
【図面の簡単な説明】
第1図は従来のプログラム・デバッグ装置の構成図、第
2図はプログラムの挿入を行う場合のプログラム・メモ
リの状態を示す図、第3図はプログラムの削除を行う場
合のプログラム・メモリの状態を示す図、第4図は分岐
命令によるプログラムの実行順番を示す図、第5図は本
発明のプログラム・デバッグ装置の構成図、第6図乃至
第9図はプログラムの挿入及び削除を行う場合の装置の
表示を示す図、第10図はこの発明による装置の動作の
フローチャートである。 1・・・CPU、2・・・プログラム・デバッグ装置、
3・・・表示装置、4・・−人力装置。 代理人 大岩増雄 12 図 3b、 (a) 彫  3  図 一5図 置二 第  8  図 (a) (b) 第  7  図 (a) (b)

Claims (1)

    【特許請求の範囲】
  1. デバッグ対象のプログラムを実行する中央処理装置に接
    続され、上記プログラムのリストを表示する表示装置と
    、デバッグ処理のためのデータを設定し、上記表示装置
    の画面上に表示されろカーソルの位置を指定する入力装
    置と、上記表示装置及び入力装置を接続し、デバッグの
    ために上記プログラムに命令の挿入又は削除をしたのに
    対応して分岐命令の飛び先番地を修正し、この修正が不
    可能のときは修正不可能な命令が生じたことを上記表示
    装置上に表示させる中央処理装置とを備えたプログラム
    ・デバッグ装置。
JP58084302A 1983-05-12 1983-05-12 プログラム・デバツグ装置 Pending JPS59208659A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58084302A JPS59208659A (ja) 1983-05-12 1983-05-12 プログラム・デバツグ装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58084302A JPS59208659A (ja) 1983-05-12 1983-05-12 プログラム・デバツグ装置

Publications (1)

Publication Number Publication Date
JPS59208659A true JPS59208659A (ja) 1984-11-27

Family

ID=13826682

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58084302A Pending JPS59208659A (ja) 1983-05-12 1983-05-12 プログラム・デバツグ装置

Country Status (1)

Country Link
JP (1) JPS59208659A (ja)

Similar Documents

Publication Publication Date Title
JPS59208659A (ja) プログラム・デバツグ装置
JPS62214443A (ja) エミユレ−シヨン実行方法
JPH0581070A (ja) プログラマブルコントローラ、およびプログラマブルコントローラにおけるユーザプログラム実行方法
JPH02275539A (ja) デバッグ処理方式
JPH0588933A (ja) デバツグ機能を有する並列処理システム
JPH07200350A (ja) ソフトウェアデバッガ
JPS62162105A (ja) フロ−チヤ−ト式プログラマブルコントロ−ラ
JPH0283749A (ja) マイクロプロセッサの内部割込み制御方式
JPS62267841A (ja) プログラムデバツグ装置
JP3085309B2 (ja) デバッグシステム
JPH05108404A (ja) デバツガシステム
JP2659366B2 (ja) デバッグ方法及びその装置
JPH01121950A (ja) トレース機能付マイクロプロセッサ
JPH0561717A (ja) プログラムデバツグ装置
JP2001166966A (ja) デバッガにおける被テストプログラムの実行環境管理方法
JPS60246443A (ja) プロシジヤデバツグ支援方式
JPH01261741A (ja) Faコントローラ
JPH10240564A (ja) オブジェクト指向プログラムのデバッグ方法およびデバッグシステム
JPS61235955A (ja) プログラムのデバツグ方式
JP2001142743A (ja) 並列デバッガ、並列プロセスのデバッグシステム及びその方法、及び記録媒体
JPS6393049A (ja) プログラム・デバツグ装置
JPS63228341A (ja) プログラム構文チエツク方式
JPS615353A (ja) 試験制御方式
JPH01232446A (ja) コンピュータのプログラム開発支援装置
JP2000227861A (ja) デバッグ方法及びデバッグ装置