JPS59200367A - マルチプロセツサ方式 - Google Patents

マルチプロセツサ方式

Info

Publication number
JPS59200367A
JPS59200367A JP7371883A JP7371883A JPS59200367A JP S59200367 A JPS59200367 A JP S59200367A JP 7371883 A JP7371883 A JP 7371883A JP 7371883 A JP7371883 A JP 7371883A JP S59200367 A JPS59200367 A JP S59200367A
Authority
JP
Japan
Prior art keywords
processor
distributed
data
decentralized
processors
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP7371883A
Other languages
English (en)
Inventor
Hiroyuki Onoki
小野木 啓之
Tadashi Ono
忠 小野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Oki Electric Industry Co Ltd
Original Assignee
Oki Electric Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Oki Electric Industry Co Ltd filed Critical Oki Electric Industry Co Ltd
Priority to JP7371883A priority Critical patent/JPS59200367A/ja
Publication of JPS59200367A publication Critical patent/JPS59200367A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/161Computing infrastructure, e.g. computer clusters, blade chassis or hardware partitioning

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Software Systems (AREA)
  • General Physics & Mathematics (AREA)
  • Multi Processors (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (技イホi分野) 本発明は、マルチプロセッサシステムにおけるアドレス
変換方式に関するものである。
(背景技術) 従来、マルチプロセッサにおける相手アドレスは、デー
タ送信分散プロセッサが、データ受信分散プロセッサを
直接指定していたため、分散プロセッサの増設時、既設
のプロセッサのプログラム変更が必要であることの欠点
、さらに分散プロセッサ異常時に、正常な分散プロセ、
すのプログラムの移し替えが必要であることの欠点があ
った。
(発明の課題) 本発明の目的は、これらの欠点を解決するため、分散プ
ロセッサの増設時さらに分散プロセッサダウン時に、プ
ログラムの変更あるいはプログラムの移し替えが不要に
なることを特徴としたもので以下詳細に説明する。
(発明の構成および作用) 第1図は、マルチプロセッサシステムの実施例で、11
は監視プロセッサ、12はデータ送信分散プロセッサ、
13はデータ受信分散プロセッサ、14はデータ送受信
に関与しない分散プロセッサ、15は共通/ヘスである
第2図は、本発明の実施例で、21は11内にあるプロ
セッサ、22は11にある第1項記載のアドレス変換テ
ーブルである。このアドレス変換テーブル22は、21
により書き替え可能なメモリで実現されており、図3は
アドレス変換テーブルの詳細を示した。図3の31から
33までは分散プロセッサに対応したアドレス変換テー
ブルで、31は分散プロセッサNotに対応し、32は
分散プロセッサNo2に対応し、33は分散プロセッサ
ll&)3に対応し、以下順に続く。各々のアドレス変
換テーブルの内容は、データ受信分散プロセッサを表わ
す。
分散プロセッサNolが、データ送信分散プロセッサと
して動作するとき、監視プロセッサ11は、データ受信
分散プロセッサを判断して、そのアドレスを31に書き
込む。これによってデータ送信分散プロセッサ12とデ
ータ受信分散プロセッサが共通バスで結合される。
(発明の効果) 以上説明したように、データ受信分散プロセッサアドレ
スが監視プロセッサ内にあるアドレス変換テーブルの内
容で決定されるため、分散プロセッサ増設時に既設の分
散プロセッサのプログラム変更は必要なくなる。さらに
、分散プロセッサ異常時に、正常なプログラムの移し替
えが必要なくなる利点がある。
【図面の簡単な説明】
第1図は、マルチプロセッサシステムの図、第2図は監
視プロセッサの図、第3図は本発明のアドレス変換テー
ブルを示す図である。 11・・・監視プロセッサ 12・・・データ送信分散プロセッサ 13・・・データ受信分散プロセッサ 14・・・データ送受信に関与しない分散プロセッサ1
5・・・共通パス 21・・・プロセンサ 22・・・アドレス変換テーブル 31〜33・・・アドレス変換テーブルの詳細特許出願
人 沖電気工業株式会社 特許出願代理人 弁理士 山本恵− 手続補正書(自発) 昭和む年12月22日 特許庁長官 若 杉 和 夫  殿 1、事件の表示 昭和58年 特 許 願 第73718号2、発明の名
称 マルチプロセッサ方式 3、補正をする者 事件との関係  特許出願人 名 称 (02C1)沖電気工業株式会社明細書の特許
請求の範囲の欄及び発明の詳細な説明の欄並びに図面 6、補正の内容 (1)明細書の特許請求の範囲を別紙の通り補正する。 (2)明細書第3頁第2行及び第3行の「図3」をそれ
ぞれ「第3図」と補正する。 (3)同第3頁第14行から15行の「データ受信分散
プロセッサが」を「データ受信分散プロセッサ13カ」
と補正する。 (4)図面の第1図、第2図及び第3図を別紙の通り補
正する。 以上 特許請求の範囲 1本の共通バスに1台の監視プロセッサと2台以上の分
散プロセッサが接続されたマ芭チプロセソサシステムに
おいて、監視プロセッサ内に、各分散プロセッサに対す
るアドレス変声テーブルを。 設け、データを送信する分散プロセッサが、監視プロセ
ッサに設けられた自己のテーブルを指定し、テーブルの
内容がデータを受信する分散プロセッサのアドレスとな
ることを特徴とするマルチプロセッサ方式。 第1−図 第2図 第3図

Claims (1)

    【特許請求の範囲】
  1. 1本の共通へスに1台の監視プロセッサと2台以上の分
    散プロセッサが接続されたマルチプロセッサシステムに
    おいて、監視フロセッサ内に、角分散プロセッサに対す
    るアドレス変更テーブルを設け、データを送信する分散
    プロセッサが、監視プロセッサに設けられた自己のテ′
    −プルを指定し、テーブルの内容がデータを受信する分
    散プロセッサのアドレスとなることを特徴とするマルチ
    プロセッサ方式。
JP7371883A 1983-04-28 1983-04-28 マルチプロセツサ方式 Pending JPS59200367A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7371883A JPS59200367A (ja) 1983-04-28 1983-04-28 マルチプロセツサ方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7371883A JPS59200367A (ja) 1983-04-28 1983-04-28 マルチプロセツサ方式

Publications (1)

Publication Number Publication Date
JPS59200367A true JPS59200367A (ja) 1984-11-13

Family

ID=13526279

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7371883A Pending JPS59200367A (ja) 1983-04-28 1983-04-28 マルチプロセツサ方式

Country Status (1)

Country Link
JP (1) JPS59200367A (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5055234A (ja) * 1973-09-13 1975-05-15

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5055234A (ja) * 1973-09-13 1975-05-15

Similar Documents

Publication Publication Date Title
US4484273A (en) Modular computer system
EP0476962B1 (en) System for configuring a shared storage
JPH0661073B2 (ja) マルチ・プロセツサ・システムの動作方法
CA1221173A (en) Microcomputer system with bus control means for peripheral processing devices
ES8603095A1 (es) Una disposicion de arquitectura de linea general interna para una instalacion de calculo electronico digital de alta velocidad
JPS6115263A (ja) 処理装置間指令転送制御方式
JPS59200367A (ja) マルチプロセツサ方式
CA2002966A1 (en) Method of checking test program in duplex processing apparatus
ES450040A1 (es) Un sistema de control mejorado para un centro de conmuta- cion.
JPS58158732A (ja) プロセツサ間通信方式
JP3112280B2 (ja) 計算機システム
JPS6243408Y2 (ja)
JPS60237566A (ja) プロセツサ間通信方式
JPS5552130A (en) Information processing unit
JP2824110B2 (ja) 情報システムのバス通信制御方式
JPS6314260A (ja) 通信制御プログラムの生成方式
JPS6159516A (ja) タイマ機構
JPH02165367A (ja) マイクロプログラム制御式データ処理装置
JPS55957A (en) Information processing system
JP3127939B2 (ja) イベント情報伝送装置
JPH04255062A (ja) プロセッサ間通信方式
JPH0374751A (ja) 入出力制御装置
JPS5920067A (ja) メモリシステム
JPS62254545A (ja) サイクリツク伝送装置
JPH0460748A (ja) プロセッサ拡張方式