JPS5917273A - 樹脂封止半導体装置 - Google Patents

樹脂封止半導体装置

Info

Publication number
JPS5917273A
JPS5917273A JP12617082A JP12617082A JPS5917273A JP S5917273 A JPS5917273 A JP S5917273A JP 12617082 A JP12617082 A JP 12617082A JP 12617082 A JP12617082 A JP 12617082A JP S5917273 A JPS5917273 A JP S5917273A
Authority
JP
Japan
Prior art keywords
metal substrate
resin
semiconductor element
leads
positioning
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP12617082A
Other languages
English (en)
Inventor
Shigeru Ito
繁 伊藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, Nippon Electric Co Ltd filed Critical NEC Corp
Priority to JP12617082A priority Critical patent/JPS5917273A/ja
Publication of JPS5917273A publication Critical patent/JPS5917273A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • H01L2924/1815Shape

Landscapes

  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は樹脂封止半導体装置に関する。
半導体装置の樹脂封止は軽量化、省力化という利点から
多量に応用されてきている。
従来の樹脂封止半導体装置、特に高出力のものは絶縁性
と放熱性が要求されているだめ、半導体素子を取伺けた
金属基板の底面は、一般的に外部に露11’、 L、て
b・す、使用にあたって絶、縁付をとるためマイカ等で
電気的に絶縁していた。
最近、熱伝導性の良い樹脂の開発に伴い、金属基板の底
面まで薄く樹脂で覆いこの樹脂膜に絶縁板を兼ねさせる
半導体装置が実現してきている。
この金属基板の底面を樹脂で覆った樹脂封止半導体装置
では、熱を逃すためには出来るだけ樹脂膜を薄くする必
要がある。しかし薄くするとピンホール、均一性に劣り
、機械的強度にも問題を生じ特に絶縁破壊を生ずる。従
って絶縁破壊を生じない程度に薄い均一な膜厚の樹脂膜
を形成する必要がある。
そのため、樹脂封止にあたっては樹脂封止金型に設けら
れた位置決めピンにより金属基板の位1値を精密に合せ
なければならない。
次に図面を用いて樹脂封止半導体装置の構造を説明する
第1図は従来の樹脂制止半導体装置の断面図である。
第1図において、金属基板1には半導体素子2が固着さ
れており、半導体素子2の電極とリード4は金属細線3
によシ接続されている。そして金属基板1と、半導体素
子2と、リード4の一部は樹脂5により封止されている
。なお7は半導体装置取付は用の穴、6.6’は金属基
板上の樹脂の厚さを均一にするため金型(リポせず)に
植設された位置決めピンが形成した穴である。
このように従来の樹脂封止半導体装置では位置′決めピ
ンによる穴6′ が金属基板の底面の樹脂膜中に形成さ
れるため、高圧で使用する場合穴6′により露出した金
属基板底面と放熱板との間に放電が起り絶縁破壊を生ず
る。この絶縁破壊を防ぐだめには穴6′ に樹脂をつめ
る等の方法があるが、作業工程が増えるという欠点があ
る。
本発明の目的は上記欠点を除去し、従来絶縁破壊を生じ
た電圧でも使用可能な樹脂制止半導体装置を提供するに
ある。
本発明の樹脂封止半導体装置は、リード却EL!綽一部
分が薄く形成された金属基板と、該金属基板に固着され
た半導体素子と、該半導体素子の市1極に接続されたリ
ードと、前記金属基板と半導体素子とリードの一部を包
んで一体化封止する樹脂とを含んで構成される。
この発明によれば半導体素子を固着した金属基板の底面
に設けられた樹脂膜に形成される位置決めピンの穴のパ
スを長くすることができるため絶縁破壊電圧を高くする
ことができる。
次に本発明を図面を用いて詳細に説明する。
第2図(a) 、 (1))は本発明の第1の実施例の
平面図及びA −A’ 断面図である。
第2図において、半2n1体素子2を固着した金属基板
1のリードと反対側の一方の端部が一面に薄い部分1゛
 を形成している。そして樹脂5で封止を行なう際に用
いる金型に植設された位置決めピンは、金属基板の上と
金属ノル板姶部の基板が薄く形成された部分1′ に接
して位負するように構成されているため、位「イ決めピ
ンが形成する穴は6゜6′ と々る。なお、金属基板の
リード側における位置決めはり一部4により行なう。
このように、金属基板底面の樹脂膜5に形成される位置
決めピンの穴6′ が全島基板1とy−V−行に形成さ
れているため穴6′ に起因する絶縁破壊はなくな石。
第3図(2) 、 0))は本発、明の第2の実施例の
平面図及びB−B’ 断面図である。
金属基板1には位置決めピンが接する部分にのみ薄い部
分1゛ が形成されている。従って金属基板1の薄い部
分1′ の面積が少いため放熱効果はよい。まだ、位置
決めピンによる穴6′ は金属基板と垂r(−a、に形
成されるが、金属基板が薄く々つた分だり穴6′ のパ
スが長くなυ、それだけ放熱板との放電、↑に圧は高く
なる。例えば、金属基板1の厚さ1.3in、金属基板
底面の樹脂膜の厚さ0.5簡の場合放11.電圧は40
0〜500Vであったが、位置決めピンに接する金属基
板の厚さを0.5+mnにした場合、放電電圧は120
0〜1300V  に向上した。
」二部第1及び第2の実施例では樹脂膜に形成される位
置決めピンの穴6′ が金属基板に平行な場合と垂直な
場合について説明したが、この形状に限定されるもので
はない。
以上詳細に詣明したように、本発明によれは金M基板と
放熱板間の放πj%、圧を高くしだ樹脂制止半導体装置
が得られるのでその効果は大きい。
【図面の簡単な説明】
第1図は従来の樹脂制止半導体装置の断面図、第2図(
a) 、 (b)は本発明の第1の実施例の平面図及び
断面図、第3“図(a) 、 (b)は本発明の第2の
実施例の平面図及び断面図である。 1・・・・・・金属基板、1′・・・・・・金属基板の
復い部分、2・・・・・・半導体素子、3・・・・・・
金属細線、4・・・・・・リード、5・・・・・・樹脂
′、6,6′・・・・・・位置決めピンが形成した穴、
7・・・・・・半導体装島゛、取付り用の穴。 物  7 口 笛 ? 図 ?Sり 鵠  3 ズ

Claims (1)

    【特許請求の範囲】
  1. リード部を除き一部分が薄く形成された金属基板に固着
    された半導体素子と、該半導体素子の電極に接続された
    リードと、前記金属基板と半導体素子とリードの一部を
    包んで一体化封止する樹脂とを含むことを特徴とする樹
    脂封止半導体装置。
JP12617082A 1982-07-20 1982-07-20 樹脂封止半導体装置 Pending JPS5917273A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP12617082A JPS5917273A (ja) 1982-07-20 1982-07-20 樹脂封止半導体装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP12617082A JPS5917273A (ja) 1982-07-20 1982-07-20 樹脂封止半導体装置

Publications (1)

Publication Number Publication Date
JPS5917273A true JPS5917273A (ja) 1984-01-28

Family

ID=14928409

Family Applications (1)

Application Number Title Priority Date Filing Date
JP12617082A Pending JPS5917273A (ja) 1982-07-20 1982-07-20 樹脂封止半導体装置

Country Status (1)

Country Link
JP (1) JPS5917273A (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60128645A (ja) * 1983-12-16 1985-07-09 Hitachi Ltd 絶縁型パワートランジスタの製造方法
JPS615555A (ja) * 1984-06-20 1986-01-11 Hitachi Ltd 絶縁型半導体装置
JPS6132434A (ja) * 1984-07-24 1986-02-15 Sanken Electric Co Ltd 樹脂封止型半導体装置の製造方法
US5514913A (en) * 1991-12-05 1996-05-07 Consorzio Per La Ricerca Sulla Microelettronica Net Mezzogiorno Resin-encapsulated semiconductor device having improved adhesion

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60128645A (ja) * 1983-12-16 1985-07-09 Hitachi Ltd 絶縁型パワートランジスタの製造方法
JPH0530070B2 (ja) * 1983-12-16 1993-05-07 Hitachi Ltd
JPS615555A (ja) * 1984-06-20 1986-01-11 Hitachi Ltd 絶縁型半導体装置
JPS6132434A (ja) * 1984-07-24 1986-02-15 Sanken Electric Co Ltd 樹脂封止型半導体装置の製造方法
US5514913A (en) * 1991-12-05 1996-05-07 Consorzio Per La Ricerca Sulla Microelettronica Net Mezzogiorno Resin-encapsulated semiconductor device having improved adhesion
US5766985A (en) * 1991-12-05 1998-06-16 Consorzio Per La Ricerca Sulla Microelettronica Nel Mezzogiorno Process for encapsulating a semiconductor device having a heat sink

Similar Documents

Publication Publication Date Title
US6734551B2 (en) Semiconductor device
US11239132B2 (en) Semiconductor power device with corresponding package and related manufacturing process
TWI299551B (en) Quad flat no-lead type chip carrier
US6744124B1 (en) Semiconductor die package including cup-shaped leadframe
JPH04250641A (ja) 金属被膜による半導体パッケージ
KR910008814A (ko) 산화 니켈 장벽 스트립을 가지는 rf 트랜지스터 패키지
US20160322271A1 (en) Electronic Component and Method for Electrically Coupling a Semiconductor Die to a Contact Pad
JPS59130449A (ja) 絶縁型半導体素子用リードフレーム
KR930004247B1 (ko) 수지밀봉형 반도체장치
JP2006100759A (ja) 回路装置およびその製造方法
JPS5917273A (ja) 樹脂封止半導体装置
JPH06151657A (ja) 半導体装置及びその製造方法
JP4409064B2 (ja) パワー素子を含む半導体装置
JPH1187567A (ja) 半導体装置
JP2000091472A (ja) 半導体装置
JPH0645504A (ja) 半導体装置
JP5025921B2 (ja) 半導体装置
JP3036256B2 (ja) 半導体装置
JPH1187573A (ja) ヒートシンクを備えた樹脂封止型半導体装置
KR20190085587A (ko) 고열전도성 반도체 패키지
KR930009025A (ko) 반도체장치
JPS6020942Y2 (ja) 半導体装置
JP3502511B2 (ja) 半導体装置
JPS5858785A (ja) 半導体レ−ザ−装置
JPS61196559A (ja) 樹脂封止型半導体装置