JPS59169291A - 磁気その他の媒体における記録のためのsecam方式のカラ−・テレビジヨン信号処理システム - Google Patents

磁気その他の媒体における記録のためのsecam方式のカラ−・テレビジヨン信号処理システム

Info

Publication number
JPS59169291A
JPS59169291A JP59043721A JP4372184A JPS59169291A JP S59169291 A JPS59169291 A JP S59169291A JP 59043721 A JP59043721 A JP 59043721A JP 4372184 A JP4372184 A JP 4372184A JP S59169291 A JPS59169291 A JP S59169291A
Authority
JP
Japan
Prior art keywords
signal
interference
converter
analog
digital
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59043721A
Other languages
English (en)
Inventor
アントイネ・ミクルト
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
DEMIA SA
Original Assignee
DEMIA SA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by DEMIA SA filed Critical DEMIA SA
Publication of JPS59169291A publication Critical patent/JPS59169291A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/78Television signal recording using magnetic recording
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • H04N9/646Circuits for processing colour signals for image enhancement, e.g. vertical detail restoration, cross-colour elimination, contour correction, chrominance trapping filters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/10Cameras or camera modules comprising electronic image sensors; Control thereof for generating image signals from different wavelengths
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/79Processing of colour television signals in connection with recording

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Processing Of Color Television Signals (AREA)
  • Color Television Systems (AREA)
  • Color Television Image Signal Generators (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は、記録装置またはコンピュータの如き受信装置
に対する用途を主題として、特にSECAM方式のカラ
ー・テレビジョン・カメラのビック・アップ装置により
生成される信号を処理するためのシステムにPAスる。
これまで公知であるこの種の処理システムは、同時に高
い画像の解像力を確保しながら色の差およびルミナンス
の論理信号をディジタル信号に変換するために構成され
ていない。
このためには、本発明の処理システムは、色差信号DR
,DBおにび輝度信号E−Yに対して、妨害および背景
ノイズの除去する装置と関連りるアナログ/ディジタル
・コンバークを含むことを特徴とする。
本発明の1つの有利な特徴によれば、妨害除去素子は、
生成された許りのフレームd3よび前のフレームを格納
するための2つのモニターと、読出し専用メモリーに格
納されたルーチンに従って2つの連続するフレーム間の
比較、d5よび両方のフレームに含まれる妨害を表わす
同じでない画素の除去を行なうためのマイクロコンピュ
ータまたはマイクロプロセッサの如き処理装置とを含ん
でいる。
本発明の別の長所によれば、処理システムは、高い周波
数の信号、例えば汎用クロックの機能および、周波数の
分割によりクロック信号から得られるアナログ/ディジ
タル・コンバータおよσ妨害除去素子の作動を調時する
ため使用される全てのラインおよびフレームの同期周波
数および信号を生じる100M HZ程度の信号を生成
する発振器を含んでいる。
本発明については、その他の目的、特徴、詳細および長
所と共に、本発明の1つの実施態様をブロック図の形態
を専ら例示的に示す1枚の図面に関して以下の記述が進
むにつれて更に明らかになるであろう。
図面にii3いて、1によりカラー・テレビジョン・カ
メラのピック・アップ装置が示され、2によりその出力
においてSECAM方式の色信号、即ち色の左DR=E
 ”R−D”Y、およびDB=IE−B−E″Yおよび
輝度信号E−Yを生じるための3つのマトリックス装置
が示される。
例示した処理システムはまた、その各々が3つの信号の
内の1つの処理のための3つアナログ/ディジタル・]
ンバータ1o、 11’、 12を含んでいる。
各コンバータは、3つのマトリックスの1つの出力側に
直接接続されている。各コンバータ10乃至12は、そ
れぞれ直接もしくは妨害除去素子20.21または22
を介して関連するコンバータを出ノJデ゛−タ・バス1
7.18.19に対して接続するスイッチング・システ
ム13.14.15が示されている。各バスにJ5いて
は、対応するアナログ/ディジタル・]ンバータio、
 iiまたは12により生成される2進コードにおける
ディジタル信号が並列の構成により存在するため、各デ
ータ・バスに対して、並列の構成を直列の信号禍成に変
換するための並直列コンバータ24.2.5または26
が設りられている。
妨害除去素子2G、 21.22は各々、マイクロコン
ピュータ即ちマイクロプロセッサの如き処理装置27と
、それぞれカメラおよび前のフレームにより生成される
完全なフレームを記憶するだめの2つのランダム・アク
セス・メモリー28.−29、ならびに処理装置のため
のルーチンを保有する読出し専用メモリー30からなっ
ている。この処理装置はまた、予め定めた2進数からデ
ィジタル/アナログ・コンバータ31に仲介によりDC
供給電圧の生成を確保するようにプログラムすることも
できる。
このようなりC電圧は、本発明の処理装置の仲々の構成
要素に対する供給システムの基準電圧どして作用する。
前記の電圧に対する出力ターミナルは32において示さ
れる。
前記妨害除去素子はまた、例えば各ディジタル信号にJ
ブける予め定めた2進数の状態の存在を確保することに
より、いくつかの2進項と関連するディジタル信号に保
有されるエラーを補正するためのそれ自体公知の装置が
設【プられている。この5I!X理装置27は、それ自
体公知のこの機能の達成を確実にづる。この処理装置2
7はまI〔、ディジタル信号におけるエラーが存在しな
いことを表示する信号を生じるようにもなっている。
本システムの種々の構成要素の動作の完全な同期を確実
にするため、システムは、100M1−IZ程度の高い
周波数の信号の発生器を構成する石英/水晶で制用1し
た発振器34を含んでいる。この発振器は、汎用クロッ
クの機能を有する。図面に示されるように、35で使用
できるライン、フレームおよび半ラインの同期信号がこ
の汎用クロックから得られる。アナログ/ディジタル・
コンバータ10乃至12、直並列コンバータ24乃至シ
ロ、および妨害除去装置20乃至22もまた前記クロッ
クによって制御される。これらの構成要素の制御のため
のクロック信号の導線はそれぞれ36.37おにび38
により示される。全ての同期信号および基準信号−はク
ロック信号の周波数を供給することにより得られ、この
ためこのように4qられた信号の完全な安定性および本
発明の処理システムにより行なわれる全ての動作と信号
即ちその立上りの完全な位相の同期を確保するものであ
ることを強調すべきである。
本発明のシステムは、これから発振器34により生成さ
れた高い周波数のクロック信号およびライン、フレーム
および半ライン同期信号が得られる出力ターミナル39
.40を含Iυでいる。正午運41乃至53はデータ・
バス17乃至19の出力ターミナルを構成するが、直列
のディジタル信号の構成はターミナル44乃至46にお
いて1覆られる。エラーなしの信号は出力47に現われ
る。
本発明のシステムの作用については、本文に述べた説明
および図面から容易に推定されよう。従って、妨害除去
素子の作用を除いて説明する必要はない。これら・の各
素子は下記の如く作動する。
妨害を除去するため、読出し専用メモリー30に格納さ
れたルーチンにより制御される処理装置27は、各フレ
ームを前のフレームと比較する。これらフレームは、そ
れぞれランダム・アクセス・メモリー28.29におい
て格納される。この比較操作の結果、両方のフレームに
共通の全ての画素が保持される。これと対照的に、同じ
でない画素は排除されることになる。2つのフレームは
20ミ1)秒だレプ時間的に他のものからずれているこ
とに注目されたい。従って、妨害を表わす画素は一般(
こ2つのフレームにおいて同じ長さとはならない。
適当な方法および比較的簡単なプログラミングにより、
処理装置は、妨害により生じた差からカメラの前を移動
する物体により生じる2つのフレームにおける差を識別
することができるようになっている。実際に、移動リ−
る物体はその全体的な輪郭を保持し、即ちこ゛れを表わ
す画素はその形状を実質的に保持する。これら画素は2
つのフレームにおいて僅かにしか変化しない場所を有す
る。画素の全体的形状のこのような変化のないこと、お
よび1つのフレームから後のフレームへ運動する物体を
表わすことは、これを不規則な性格の妨害から識別する
ことを可能にし、従って、原則的には1つのフレームは
他のフレームとは異なる。本妨害除去素子がこれを適当
にプログラムされた外部のコンピュータと接続すること
により更に複雑化されまた特定のパラメータに対して更
に敏感にすることができることが容易に理解されよう。
以上の記述は、本発明のカラー・テレビジョンの信号処
理システムがその出力において妨害、背景ノイズおよび
エラーのない優れた品質のディジタル信号を生じること
を示すものである。
【図面の簡単な説明】
第1図は本発明の処理システムの一実施態様を示すブロ
ック図である。 1・・・カメラのピック・アップ装置 2・・・マトリックス装置 3〜5・・・発振器10〜
12・・・アナログ/ディジタル・コンバータ13〜1
5・・・スイッチング・システム17〜19・・・出力
データ・バス 20〜22・・・妨害除去素子 24〜26・・・並直列コンバータ 21・・・処理装置 28、29・・・ランダム・アクセス・メモリー30・
・・読出し専用メモリー 31・・・ディジタル/アナログ・コンバータ32−・
・出力ターミナル 34・・・石英/水晶制御発振器 35・・・節点       39〜43・・・出力タ
ーミナル44〜46・・・ターミナル  47・・・出
ノ〕1−I−″: 代  理  人   弁理士  湯  浅  恭  拝
二、1−.. 、j(外4名) b

Claims (1)

  1. 【特許請求の範囲】 1、 記録装置またはコンピュータの如き受信装置に対
    する用途を主題として、特にSE、CAM方式のカラー
    ・テレビジョン・カメラのビック・アップ装置により生
    成される信号を処理するためのシステムにおいて、各色
    信号(DR,DB)おにび輝度信号(E’″/Y)に対
    して、妨害および背景ノイズの除去のための妨害除去素
    子が関連するアナログ/ディジタル・コンバータを設り
    ることを特徴とJ”るシステム。 2、 各妨害除去素子が2つの連続りるフレームを記憶
    するための2つのメモリーと、望ましくはメモリーに記
    憶されたルーチンに従って前記メモリーに記憶された2
    つの連続フレーム間の比較J3よび妨害を表わす同じで
    ない成分の排除を行なうだめの処理装置とを含むことを
    特徴とする特許請求の範囲第1項記載のシステム。 3、 妨害除去素子に対する複雑の程度および処理基準
    が前記妨害除去素子を外部のコンピュータに接続するこ
    とにJ:り変更することができることを特徴とする特許
    請求の範囲第2項記載のシステム。 4、 各アナログ/ディジタル・コンバータど関連して
    いるのは、前記アナログ/ディジタル・コンバータの出
    力において並列に使用できる2進]−ドにおけるディジ
    タル信号を直列の信号構成に変換するための並直列コン
    バータであることを特徴とする特許請求の範囲第1項記
    載のシステム。 5、 汎用クロックを構成するための高い周波数の信号
    を生成するための発振器を設け、全てのラインJ3よび
    フレームの同期信号および前記コンバータおよび妨害除
    去素子に対して与えられるり[1ツク信号が周波数を分
    削JることにJ:り前記の高い周波数のクロック信号か
    ら得られることを特徴とする特許請求の範囲第4項記載
    のシステム。 6、 前記妨害除去素子がディジタル信号においてエラ
    ーが存在しないことを表示する信号を生成するだめの装
    置を含むことを特徴とする特許請求の範囲第1項記載の
    システム。
JP59043721A 1983-03-07 1984-03-07 磁気その他の媒体における記録のためのsecam方式のカラ−・テレビジヨン信号処理システム Pending JPS59169291A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR8303711A FR2542545A1 (fr) 1983-03-07 1983-03-07 Systeme de traitement des signaux de television en couleurs, notamment du type secam, en particulier pour l'enregistrement sur un support magnetique ou autre
FR8303711 1983-03-07

Publications (1)

Publication Number Publication Date
JPS59169291A true JPS59169291A (ja) 1984-09-25

Family

ID=9286575

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59043721A Pending JPS59169291A (ja) 1983-03-07 1984-03-07 磁気その他の媒体における記録のためのsecam方式のカラ−・テレビジヨン信号処理システム

Country Status (15)

Country Link
EP (1) EP0122167A1 (ja)
JP (1) JPS59169291A (ja)
KR (1) KR840008253A (ja)
AU (1) AU2531984A (ja)
BR (1) BR8401017A (ja)
DK (1) DK115384A (ja)
ES (1) ES8500696A1 (ja)
FI (1) FI840924A (ja)
FR (1) FR2542545A1 (ja)
HU (1) HU189087B (ja)
IL (1) IL71104A0 (ja)
MA (1) MA20051A1 (ja)
NO (1) NO840835L (ja)
PL (1) PL246527A1 (ja)
PT (1) PT78201B (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61234927A (ja) * 1984-09-25 1986-10-20 Seiko Kagaku Kogyo Co Ltd 置換コハク酸無水物の水性分散液及びその製造方法
FR2760306B1 (fr) * 1997-03-03 2003-07-11 Antoine Mikrut Ensembles constitues des postes tv et/ou autres ecrans tv, tvhd et/ou tvthd avec memoires associees aux appareils audiovisuels munis d'emetteurs et/ou recepteurs d'ondes tvcom et avec systemes de peritelevision

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4064530A (en) * 1976-11-10 1977-12-20 Cbs Inc. Noise reduction system for color television

Also Published As

Publication number Publication date
IL71104A0 (en) 1984-05-31
MA20051A1 (fr) 1984-10-01
HU189087B (en) 1986-06-30
PL246527A1 (en) 1984-10-22
AU2531984A (en) 1984-09-20
HUT35118A (en) 1985-05-28
FI840924A (fi) 1984-09-08
KR840008253A (ko) 1984-12-13
FR2542545A1 (fr) 1984-09-14
FI840924A0 (fi) 1984-03-07
DK115384A (da) 1984-09-08
PT78201A (fr) 1984-04-01
ES530332A0 (es) 1984-11-01
DK115384D0 (da) 1984-02-28
NO840835L (no) 1984-09-10
PT78201B (fr) 1986-04-23
EP0122167A1 (fr) 1984-10-17
ES8500696A1 (es) 1984-11-01
BR8401017A (pt) 1984-10-09

Similar Documents

Publication Publication Date Title
JPS59169291A (ja) 磁気その他の媒体における記録のためのsecam方式のカラ−・テレビジヨン信号処理システム
JPS58129552A (ja) 演算処理装置
EP0945806A1 (en) Supervisory circuit for semiconductor integrated circuit
US5386421A (en) Image memory diagnostic system
JPH044484A (ja) マイクロコンピュータ
SU1444795A1 (ru) Устройство дл подключени абонентов к магистрали ЭВМ
US3192480A (en) Compatibility circuit for accommodating machines of different memory storage capacities employing pentode as gated-amplifier
SU1166173A1 (ru) Устройство дл цифровой магнитной записи в двоично-дес тичном коде
KR0158488B1 (ko) 마이크로 프로세서의 어드레스단자 축소 장치 및 방법
KR950012492B1 (ko) 에프디디아이(fddi) 브릿지 시스템의 프레임 필터링 회로 및 그 방법
SU1095167A1 (ru) Устройство дл синтеза речи
KR950003438Y1 (ko) 영상기기의 디지탈신호 처리 장치
JPH0121383Y2 (ja)
JPS6132867B2 (ja)
JPH01236389A (ja) メモリーカード
JPH0394538A (ja) データ乗せ替え回路
JPH01112449A (ja) 速度変換メモリ装置
JPH02306725A (ja) コード変換方法及びその装置
JPH03142536A (ja) 記憶装置の診断方式
JPH04171560A (ja) データ受信装置
JPH0455964A (ja) 端末装置
JPH01265350A (ja) データストリーム発生器
JPH03240150A (ja) データ受信装置
HU191071B (en) Apparatus for refreshing dynamic memories
JPS62191958A (ja) ダイレクトメモリアクセス用コントロ−ラ