JPS59165542A - 単一線路における論理信号の全二重伝送用デイジタルトランシ−バ - Google Patents

単一線路における論理信号の全二重伝送用デイジタルトランシ−バ

Info

Publication number
JPS59165542A
JPS59165542A JP59031565A JP3156584A JPS59165542A JP S59165542 A JPS59165542 A JP S59165542A JP 59031565 A JP59031565 A JP 59031565A JP 3156584 A JP3156584 A JP 3156584A JP S59165542 A JPS59165542 A JP S59165542A
Authority
JP
Japan
Prior art keywords
signal
threshold
circuit
full
digital transceiver
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59031565A
Other languages
English (en)
Inventor
ガンデイ−ニ・マルコ
サルト−リ・マリオ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Telecom Italia SpA
Original Assignee
CSELT Centro Studi e Laboratori Telecomunicazioni SpA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=11300807&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=JPS59165542(A) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by CSELT Centro Studi e Laboratori Telecomunicazioni SpA filed Critical CSELT Centro Studi e Laboratori Telecomunicazioni SpA
Publication of JPS59165542A publication Critical patent/JPS59165542A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/14Two-way operation using the same type of signal, i.e. duplex
    • H04L5/1423Two-way operation using the same type of signal, i.e. duplex for simultaneous baseband signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Dc Digital Transmission (AREA)
  • Bidirectional Digital Transmission (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (3) 送に用いられるトランシーバに関係する。
2つの送受信端末装置(トランシーバ)間で単一線路を
通して全二重伝送が行われると、両端末装置により伝送
される信号を重畳して得られる複合信号がこの線路の端
部に現われる。
この時各端末装置は遠隔端末装置からの信号を複合信号
から分離させる回路からなる。現在の技術的動向に従っ
てかかるトランシーバは集積回路として製造されるべき
である。
集積回路としてのかかるトランシーバは多くの実施例に
見られるように技術的に公知のものである。かかるトラ
ンシーバは複合信号から局部的に生成された信号を減す
ることにより受信された信号を分離する。この減算は、
W. Wi lhelm 。
K. R. Shi;n及びH. Kaiserにより
[配線装置を省略した新規な高速インタフェースJ (
 IEEEJournal of Solid Sta
te Circuits 、 Vol. 80。
/ 3, June / 9 7g)に記載の受動要素
、又は欧州特許出願第1010乙O/乙.17号におけ
る第2693/号に公告の出願人による記載の受動要素
を用いて実施(グ) される。前記の公知の方法は例え伝送信号が論理信号で
あってもそれらのアナログ処理に基づいて与えられる。
遠隔端末装置により伝送される信号を分離するディジタ
ル回路は7977年7月/り日提出のイタリア共和国特
許出願第31013−A./77号の出願人により報告
されている。
この回路では、局部的に生成された信号は、恐らくはデ
ィジタル量に変換され、ディジタルフィルタに転送され
、該フィルタは線路に存在する複合信号への前記信号に
より与えられる寄与を決定され、次に前記フィルタから
の送出信号は複合信号から減算されて(これも又必要G
こ応じてディジタル量に変換される)遠隔端末装置によ
り伝送される信号に比例する信号を与え、更に前記差信
号はデイジタルマルチプライアに送られてその振幅が復
元され、又必要に応じてD−A変換器に送られ、受信機
に送られる。
この種のシステムはディジタルフィルタを有するため、
又、適切なA−D変換器及びD−A変換器を有するため
高度に複雑であり、簡単には集積化出来ない。
本発明は簡単で集積化しやすいディジタルトランシーバ
を与える。
本発明による単一線路に沿って論理信号を伝送するトラ
ンシーバは、局部信号発生器と、局部発生器により送出
される信号を線路に沿った伝送に適したレベルに高める
ラインドライバと、線路に存在し局部的に生成された信
号部分と遠隔発生器により伝送された信号部分とからな
る複合信号から遠隔発生器により線路に沿って送られる
信号を抽出する装置と、該抽出装置に接続された信号受
信機とν暑り、該抽出装置は、論理回路により実施され
、且つ、 一/対のしきい値回路の入力における電圧がそれぞれ第
1及び第2しきい値以下の時高論理レベルにある信号を
配送し、前記の第1しきい値は低論理レベルに対応する
電圧値と、高低レベルに対応する電圧の間の中間値との
値にあり、一方前部記の第2しきい値は前記の中間値と
高論理レベルに対応する電圧値との間に含まれる値を有
する前記/対のしきい値回路と、 一前記しきい値回路の出力に接続された2つの入力と論
理受信機に接続された出力とを有し、しきい値回路のい
ずれかにより配送された信号を局部発生器により配送さ
れ、マルチプレクサの制御入力に送られる信号の論理値
に依存して出力Gこ転送する前記マルチプレクサとから
なることを特徴とする。
第1図は不平衡論理信号を全二重伝送する成端インピー
ダンスがZa 、 Zbの線路りを示す。
前記線路りは、これに関連して、 −Ga 、 Gbにより配送される信号を伝送に適した
レベルに高めるように設計されたドライバLDa 。
LDbを通して線路に接続され、前記のドライバは、高
低論理レベルに対応する電圧値の中間のしきい値(例え
ば、第2a図に示すように、しきい値は前記電圧値の和
の半分に、特にOV及び5Vが2つの論理レベルに関係
する場合は2.夕Vに一致し得る)を有するインバータ
からなると都合がよい前記信号発生器Ga、Gbと、 (7) 一装置RT’a 、 RTbにより線路に接続され、線
路に存在する複合信号から遠隔発生器により伝送される
信号を分離させ、前記復号信号はGa、Gbにより送出
される信号和の半分である受信機Ra、Rhとを有する
装置RTa 、 RTbは線路の同一端部にあるドライ
バと共に集積回路として与えられ得る。RTaに対して
詳細に示すように、抽出装置は前記複合信号が存在する
線路の点Pに並列に接続された/対のしきい値回路IN
I 、  IN2 、特に2つのインバータ、及び発生
器Gaにより送出される信号により制御され、■1tJ
1 、 IN2に接続された入力と受信機Raに接続さ
れた出力とを有する2人カマルチブレクサMXとからな
る。
2つのインバータINI 、 IN2は、これらの入力
に存在する電圧がこれらに対して異なるしきい値以下の
時に高論理レベルを供給するように設けられる。特に、
INIに対するしきい値は低論理レベルに対応するもの
と2つの論理レベルに対応スる電圧の和の半分との中間
の電圧値に固定され、(に) IN2に対するしきい値は前記の和の半分と高論理レベ
ルとの間の値に固定される。2つの論理レベルに関係す
る電圧に対してなされた仮定の下では、2つのしきい値
は第2b、、2c図に示すようにそれぞれ/、2.51
’V及び3.7!;VLなる。
好ましくは、MXは、Gaが論理レベル/の信号を発す
る時はインバータINIをRaに接続し、Gaが論理レ
ベルOの信号を発する時はインバータIN2をRaに接
続する。
装置の動作は次の表/から、及びインバータの特性を検
討することにより簡単に導出出来る。該表においては、
Va、 Vb、 VL、 Vl、 V2は、それぞれ、
Ga及びGbの出力に存在し、線路の点Pに、及びIN
I、 IN2の出力に存在する電圧(ボルトで)である
。電圧値Va+ vb、 Vl、 V2の近くでは対応
する論理レベルが表示される。任意の時間にRaに接続
されてないインバータの出力に存在する電圧は図示して
ない。
表  /  表 Va  Vb  VL  VI  V2C(の  O(
の +S。
0(0)  +5(1)  +2.!;   −+5(
1)+5 (1)  0 (の +!、夕 O(の  
−+5(1)  十、5−(1)  O+J−(1) 
  −局部発生器の発する信号の論理値、及び線路にわ
たって存在する信号の論理値に依存して回路RTa 、
 RTbは、明らかに、遠隔発生器の発する信号の論理
値を供給する。
記載された実施例は/っの例として与えられるものであ
り、本発明の範囲を逸脱せずに変更及び修正が可能なこ
とは勿論である。
特に、集積回路技術に起因する理由のために(特に、信
号電力に依存する理由のために)前記の図式は第3図の
ものに変更出来る。すなわち、トランシーバRrP′は
、装置INI’ 、 IN2’ 、 MXノ(INI、
  IN2.  MXに同等)の他に、LDaと同じし
きい値を有する2つの他のインバータIN3. IN4
からなり、第1のインバータはGaとLDaとの間にそ
う入され、−力筒2のインバータはMX’とRaとの間
にそう人される。この場合マルチプレクサMX’はIN
3からの信号Gこよって制御され、その結果、インバー
タIN工はGaが論理レベルOの信号を発する時はイン
バータINIがIN4に接続され、Gaが論理レベル/
の信号を発する時はインバータIN2がIN4に接続さ
れる。同じ配列が線路の他端に与えられる。
INI’ + IN2’ 、 IN4の出力における論
理レベルをV1’ 、 V2’ 、 V4 ’?:示し
、又簡単のためL Va+ Vbの論理レベルのみを示
すと、回路RT’の真理表は次のように与えられる。
Va     Vb       VL      V
l’     V2ノ    V2O30/     
 0 0   /   2.!;   0      // 
  0  .2.!;/   0 //    !;       O/
【図面の簡単な説明】
第1図は本発明の好ましい実施例を示す。 第、2a、 2b、 2c図は本回路に用いられるイン
バータの入出力特性を示す。 第3図は代替実施例の概略図である。 Ga+ Gb   ・・・・・・・・・・・・・・・・
・・・・・・・・・・・・・・・・・・・・・・・・・
・・・・・・・・・・ 局部発生器LDa+ LDb 
 ・・・・・・・・・・・・・・・・・・・・・・・・
・・・・・・・・・・・・・・・ ライントライバza
、zb  ・・・・・・・・・・・・・・・・・・・・
・・・・・・・・・・・・・・・・ 成端インピーダン
スL ・・・・・・・・・・・・・・・・・・・・・・
・・・・・・・・・・・・・・・・・・・・・・・・・
・・・・・・・・・・・・・・・・・・・・・・・・・
・・・・・・・・・ 線路Ra+ Rb  ・・・・・
・・・・・・・・・・・・・・・・・・・・・・・・・
・・・・・・・・・・・・・・・・・・・・・・・・ 
局部受信機INI、 IN2. IN3. lN41 
INI’ 、 IN2’・・・しきい値回路MX、 M
X’  ・・・・・・・・・・・・・・・・・・・・・
・・曲間・・・・・・・・・・・・・・ マルチプレク
サRT’  ・・・・・・・・・・・・・・・・・・・
・・曲・・・・・・・・・・・・・曲・・曲・・・・・
・・・曲 ) 7 ンシ−ハRT’a、 RTb  ・
・・・・・・・・・・・・・・・・・・・・・・・・・
・・・・・・・・・・・・・・・・・・・ 信号抽出装
置代理人の氏名  川原1)−穂

Claims (4)

    【特許請求の範囲】
  1. (1)局部信号発生器(Ga、Gb)と、該局部発生器
    (Ga、Gb)の発する信号を線路(L)における信号
    伝送に適したレベルに上げるライントライバ(LDa 
    、 T、Db )と、線路(L)に存在し局部的に生成
    された信号の一部分と遠隔発生器により伝送された信号
    の一部分とからなる複合信号から前記遠隔発生器(Gb
    、Ga)により線路にわたって送られる信号を抽出する
    装置(RTa 、 RTb ; R’I”)と、該抽出
    装置(RTa 、 RTb ; RT’)に接続された
    信号受信機(Ra、Rb)とからなる信号線路における
    論理信号の全二重伝送用ディジタルトランシーバにおい
    て、前記抽出装置(RTa、 RTb、 iRT’ )
    は、論理回路により構成され、且つニ ー/対のしきい値回路(INII lN21 INl’
    l IN2’ )の入力における電圧がそれぞれ第1及
    び第2のしきい値以下の時に高い論理レベルにある信号
    を送出し、第1のしきい値は低論理レベルに対応する電
    圧値と高低レベルに対応する電圧の間の中間値との間に
    あり、一方策2のしきい値は前記の中間値と高論理レベ
    ルに対応する電圧値との間の値を有する前記の/対のし
    きい値回路(INII lN211N1’+ IN2’
     )と、 一該しきい値回路(INII lN21 IN1’l 
    IN2’ )の出力に接続された2つの入力と局部受信
    機(Ra 。 Rb )に接続された出力とを有し、更に、局部発生器
    (Ga、Gb)により配送された信号の論理値に依存し
    てしきい値回路のいずれかにより配送される信号を出力
    に転送し、該信号はマルチプレクサ(MX、 MX’ 
    )の制御入力に送られる前記マルチプレクサ(MX、M
    X’ )とからなることを特徴とする信号線路における
    論理信号の全二重伝送用ディジタルトランシーバ。
  2. (2)/端が局部信号発生器(Ga、Gb)に接続され
    他端がライントライバ(LDa、 LDb )とマルチ
    プレクサ(MX’ )の制御入力とに接続された第3し
    きい値回路(In2 )と、マルチプレクサ(MX’)
      の出力と局部受信機(Ra、Rb)、l!:の間に
    接続された第tしきい値回路(lN4 )とがらなり、
    前記第3及び第7のしきい値回路(lN3.lN4)は
    、これらの入力電圧が基本的には前記中間値に対応する
    しきい値以下の時に、高論理レベル信号を配送すること
    を特徴とする特許請求の範囲第1項に記載の信号線路に
    おける論理信号の全二重伝送用ディジタルトランシーバ
  3. (3)否定回路が前記しきい値回路(INI、 lN2
    ゜INI’、  lN2’、  lN3. lN4)と
    して用いられることを特徴とする特許請求の範囲第1項
    及びノ項のいずれかに記載の信号線路における論理信号
    の全二重伝送用ディジタルトランシーバ。
  4. (4)  ドライバ(LDa 、 LDb )も包含す
    る集積回路として実現されることを特徴とする特許請求
    の範&5第1項から第3項のいずれかに記載の信号線路
    における論理信号の全二重伝送用ディジタルトランシー
    バ。
JP59031565A 1983-03-04 1984-02-23 単一線路における論理信号の全二重伝送用デイジタルトランシ−バ Pending JPS59165542A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
IT67245/83A IT1162836B (it) 1983-03-04 1983-03-04 Ricestrasmettitore numerico per trasmissione bidirezionale simultanea di segnali logici su una linea unica
IT67245A/83 1983-03-04

Publications (1)

Publication Number Publication Date
JPS59165542A true JPS59165542A (ja) 1984-09-18

Family

ID=11300807

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59031565A Pending JPS59165542A (ja) 1983-03-04 1984-02-23 単一線路における論理信号の全二重伝送用デイジタルトランシ−バ

Country Status (6)

Country Link
US (1) US4604740A (ja)
EP (1) EP0118110B1 (ja)
JP (1) JPS59165542A (ja)
CA (1) CA1203647A (ja)
DE (1) DE3478734D1 (ja)
IT (1) IT1162836B (ja)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB8507624D0 (en) * 1985-03-23 1985-05-01 Standard Telephones Cables Ltd Semiconductor devices
DE3715588C1 (ja) * 1987-05-09 1988-09-08 Gewerkschaft Eisenhuette Westfalia Gmbh, 4670 Luenen, De
US5231629A (en) * 1990-10-01 1993-07-27 Motorola, Inc. Full-duplex communication system
US5216667A (en) * 1991-05-24 1993-06-01 International Business Machines Corporation Simultaneous bidirectional transceiver
EP0528491B1 (en) * 1991-08-20 1996-01-10 Koninklijke Philips Electronics N.V. Telecommunication system with a line for digital duplex traffic, comprising an arrangement for tapping the digital duplex traffic, and arrangement to be used in the telecommunication system
DE4423333C1 (de) * 1994-06-21 1995-08-31 Siemens Ag Meßeinrichtung für die U-Schnittstelle einer ISDN(Integrated Services Digital Network)-Übertragungsstrecke
US5541535A (en) * 1994-12-16 1996-07-30 International Business Machines Corporation CMOS simultaneous transmission bidirectional driver/receiver
US5568064A (en) * 1995-01-23 1996-10-22 International Business Machines Corporation Bidirectional transmission line driver/receiver
US5578939A (en) * 1995-01-23 1996-11-26 Beers; Gregory E. Bidirectional transmission line driver/receiver
DE19511140B4 (de) * 1995-03-27 2007-08-09 Robert Bosch Gmbh Vorrichtung zum seriellen Datenaustausch zwischen zwei Stationen
FR2746946B1 (fr) * 1996-03-29 1998-12-31 Valeo Equip Electr Moteur Systeme de communication bidirectionnelle simultanee entre deux organes electriques ou electroniques d'un vehicule automobile, et organe equipe des moyens correspondants
FR2746945B1 (fr) * 1996-03-29 1998-06-19 Valeo Equip Electr Moteur Systeme de communication bidirectionnelle simultanee entre deux organes electriques ou electroniques d'un vehicule automobile, et organe equipe des moyens correspondants
WO1998017025A1 (fr) * 1996-10-11 1998-04-23 Valeo Equipements Electriques Moteur Systeme de communication bidirectionnelle simultanee entre deux organes electriques ou electroniques d'un vehicule automobile, et organe equipe des moyens correspondants
US5815107A (en) * 1996-12-19 1998-09-29 International Business Machines Corporation Current source referenced high speed analog to digitial converter
US6522701B1 (en) 1998-10-07 2003-02-18 Conexant Systems, Inc. Method and apparatus for extracting received digital data from a full-duplex point-to-point signaling channel using sampled-data techniques
US6788745B1 (en) * 1999-11-17 2004-09-07 Fujitsu Limited Circuit and method for active termination of a transmission line
US6771675B1 (en) 2000-08-17 2004-08-03 International Business Machines Corporation Method for facilitating simultaneous multi-directional transmission of multiple signals between multiple circuits using a single transmission line
US7095788B1 (en) 2000-08-17 2006-08-22 International Business Machines Corporation Circuit for facilitating simultaneous multi-directional transmission of multiple signals between multiple circuits using a single transmission line
US8154995B2 (en) * 2005-01-26 2012-04-10 At&T Intellectual Property I, L.P. System and method of managing digital data transmission

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5817744A (ja) * 1981-07-23 1983-02-02 Nec Corp 双方向性ドライバ/レシ−バ

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US30111A (en) * 1860-09-25 Improvement in the manufacture of ruffles
USRE30111E (en) 1974-10-15 1979-10-09 Motorola, Inc. Digital single signal line full duplex method and apparatus
JPS5836045A (ja) * 1981-08-26 1983-03-02 Matsushita Electric Ind Co Ltd 通信方式
JPS5873256A (ja) * 1981-10-27 1983-05-02 Nec Corp 送受信回路

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5817744A (ja) * 1981-07-23 1983-02-02 Nec Corp 双方向性ドライバ/レシ−バ

Also Published As

Publication number Publication date
DE3478734D1 (en) 1989-07-20
EP0118110B1 (en) 1989-06-14
US4604740A (en) 1986-08-05
EP0118110A3 (en) 1986-08-06
IT8367245A0 (it) 1983-03-04
CA1203647A (en) 1986-04-22
IT1162836B (it) 1987-04-01
EP0118110A2 (en) 1984-09-12

Similar Documents

Publication Publication Date Title
JPS59165542A (ja) 単一線路における論理信号の全二重伝送用デイジタルトランシ−バ
US4656661A (en) Switched capacitor coupled line receiver circuit
US3474260A (en) Time domain equalizer using analog shift register
JPH07506922A (ja) 高速バスシステム
US20020113724A1 (en) Code independent charge transfer scheme for switched-capacitor digital-to-analog converter
WO1997025777A1 (en) Skewless differential switch and dac employing the same
JPS6094593A (ja) インターフエイス回路、音声データインターフエイス回路および音声データ信号を回路内でインターフエイスする方法
DE60012121D1 (de) Verfahren und schaltungsanordnung zur pufferung von taktsignalen mit hoher geschwindigkeit
US4175238A (en) Switching arrangement for remote-controlled electrical loads
JPS61126812A (ja) デジタル信号用遅延回路
US7099395B1 (en) Reducing coupled noise in pseudo-differential signaling systems
JPH0351157B2 (ja)
US4034166A (en) Transmission networks for telephone system
CN210183342U (zh) 一种用于轨道交通的模拟全双工对讲电路
CA1040330A (en) Method and apparatus for reducing noise in pam time division networks
JPH05324121A (ja) クロック分配回路
JPH07273637A (ja) 同期回路とそれを用いたレベル変換方法
CA2055398A1 (en) Method and apparatus for digital switching of fm signals with reduced crosstalk
JPS60253332A (ja) デ−タ伝送装置の動作機能異常チエツク用回路装置
WO1993022837A1 (en) Self-compensating voltage level shifting circuit
CN213938304U (zh) 音频信号传输装置
CN207543285U (zh) 一种电子管话筒放大器
JPH0481118A (ja) 入力回路
JPS60165853A (ja) デ−タ受信回路における信号復元回路
WO1985002075A1 (en) Data converter and line driver for a digital data communication system