JPS59160176A - 表示方法制御方式 - Google Patents

表示方法制御方式

Info

Publication number
JPS59160176A
JPS59160176A JP58034196A JP3419683A JPS59160176A JP S59160176 A JPS59160176 A JP S59160176A JP 58034196 A JP58034196 A JP 58034196A JP 3419683 A JP3419683 A JP 3419683A JP S59160176 A JPS59160176 A JP S59160176A
Authority
JP
Japan
Prior art keywords
display
control
signal
data
screen
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP58034196A
Other languages
English (en)
Inventor
英夫 渡辺
喜一郎 占部
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP58034196A priority Critical patent/JPS59160176A/ja
Publication of JPS59160176A publication Critical patent/JPS59160176A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔発明の利用分野〕 本発明は表示画面に対する表示方法を制御する方式に関
し、特に表示画面を分割し使用する場合に各分割画面対
応に表示方法を制御するのに適した表示方法制御方式に
関する。
〔従来技術〕
従来の文字表示装置において表示画面に対する表示方法
を指定するには、フィールドアトリビー−ト又はキャラ
クタアトリピーートを用いるのが一般的である。
(a)フィールドアトリビーートによる場合フィールド
アトリビーートは文字表示コードと同様にメモリ上に格
納され、順次読み出されて表示データのように処理され
るが、画面上は無表示となp表示制御コードとして1文
字分のエリアをとる。したがって表示制御方法の指定も
数多く行え、表示制御も容易だが表示エリアを必ず1文
字分とるので自由な画面構成とできない欠点がある。
また、画面の分割、更にスクロールなどの機能と組み合
わせた場合には、画面のラノゾアランド時の表示などの
問題が生じ、特別なプログラム又はハードウェアが必要
となる欠点がある。
(b)キャラクタアトリビーートによる場合キャラクタ
アトリビー−F・はメモリにある文字表示コードの一部
を表示制御用ビットと定義しメモリよシ順次読み出し表
示すると同時に表示制御も行う。したがって表示画面上
に表示制御用として1文字分のエリアをとることはない
が、松示制御を1文字表示時間内で行うため、処理方法
に制限があってハードウェア量が増加する。また表示制
御ビットを文字表示コードに含むので、表示方法の種@
を多くすると文字表示コードの構成ビット数が増えてハ
ードウェア量も増加するので、通常の文字コードにおい
ては表示制御の種類が少くなる欠点がある。
〔発明の目的〕
本発明は、前記のような問題点を解決した新しい表示方
法制御方式を提供することを目的とする。
〔発明の概要〕
本発明は、画面定食の帰線期間に、メモリから表示指定
データの読出しと、その表示指定データにしたがった対
応分割画面の表示方法の設定とを行うことを特徴とする
ものである。
〔発明の実施例〕 以下、本発明の一実施例について図面を参照し女から説
明する。
第1図は本発明に係る表示装置の概略構成を示す。この
表示装置は、メモリ1、メモリ制御部2、装置制御部3
、表示タイミング制御部4、画面分割検出部5、文字発
生部6、懺示制御部7、表示制御切替部8、CRTユニ
ット9から概ね構成されている。
装置制御部3はマイクロプロセッサ等を用いたプログラ
ム制御方式のものであり、メモリ1のプログラムエリア
10に格納されているプログラムにしたがって表示装置
全体を制御する。この装置制御′部3の制御動作には、
後述するように、メモリ1の表示制御データエリア12
の先頭アドレスと1表示行kg成するラスタ数をメモリ
制御部2に設定する動作、1表示行当9の文字数、画面
当シの表示行数、そのほかCRTユニット9のラスタ定
食の同期制御に必要な制御パラメータを表示タイミング
制御部4へ設定する動作が含まれる。
表示タイミング制御部4は、装置制御部3によって設定
される制御ノ七うメータにしたがった表示タイミング信
号17を発生する。この表示タイミング信号17には、
CRTユニット9におけるラスタ走査の同期信号、各ラ
スタの有効期間を示すディスプレイ信号、走査中のラス
タが表示イ1中の何番目のラスタかを示すラスタ番号、
ドツト表示タイミング、文字切替タイミング等を゛示す
信号が含まれる。
メモリ制御部2はメモリ1の読み書きを制御するもので
、表示タイミング信号17によってCRTユニント9の
表示及び帰線期間を認識し、時分割によシ装置制′#部
3からのメモリ1へのアクセスを許す。また、垂直1欄
線期m、1および水平帰線」01間に表示制御データエ
リア12の読み出し1fjII御を行い、表示期間(水
平、垂亘帰弯)期間以外のCRTユニット9画面を実際
に声食している期間、即ち各ラスタの有効期間)に表示
データエリア11の読み出し制御を行う。このメモリ制
御部2の制御によってメモリ1から読み出されるプログ
ラムは装置制御部3へ送られ、それ以外のデータはラッ
チ13を経由してメモリ制御部2、表示制御部7、画面
分割検出部5へ送られる。
表示制御部7は、ラッチ13および信号ライン16を通
じて入力される表示データ(文字コード)と、表示タイ
ミング信号17中のラスタ番号信号およびドツト表示タ
イミング信号を文字憚生部6へ供給する。文字発生部6
は、入力される文字コードに対応するドツトマトリクス
パターンのうち、ラスタ番号で指定される1本のラスタ
に対するドラトノやターンをドツト表示タイミング信号
に同期させて表示データ信号18としてシリアルに出力
する。〜なお、表示行を構成する一部のラスタは次の表
示行との間のスば一部、(行間)に和尚するが、そのラ
スタがラスタ番号信号で指定されている期間においては
文字発生部6は表示データ信号18を出力しない(同伯
号18に無表示のレベルに固定する)。また表示制御部
7は、表示タイミング信号17中の同期信号と表示方法
指定信号を含む表示制御信号19を出力するが、表示制
御切替部8から切替信号20が出力される期間に信号ラ
イン16から入力されるデータ(後述の表示指定デ−タ
)にしたがって表示方法指定信号の状態を設定し直す。
上記の表示方法指定信号はCRTユニット9の画面表示
方法、例えは高輝度表示、画面分割線(後述の分割画面
の境界線)の表示の有無、アンダードツト表示の有無や
表示色、リバース表示の有無、ブリンク(点滅)の有無
、罫線の表示色、カーソルの表示色を指定するものであ
る。
当該表示装置はCRTユニット9の画面を複数のエリア
(分割画面)に分割して表示制御全行うようになってお
シ、各分割画面の走査終了を検出するのが前記の画面分
割検出部5である。この画面分割検出部5から分割検出
信号が送出されている期間に前記の表示制御切替部8が
動作する。表示データエリア11と表示制御データエリ
ア12には後述のように、表示データと表示制御データ
が分割画面と対応付けられてそれぞれ格納される。
第2図は表示制御データを説明するためのメモリ制御部
である。メモリ1の表示制御データエリア12は16バ
イト毎に分割され、各16バイトエリアに対応する分割
画面に関する表示制御データ(分割画面パラメータと称
す)が格納される。
各分割画面パラメータは、対応する分割画面に割シ当て
られた表示データエリア11内の特定エリア(割描てエ
リアと称す)の最終アドレスと先頭アドレス、表示ガー
タが格納されている最終アドレスと先頭アドレス、およ
び表示指定データを内容としている。例えば第1分割画
面にアドレスA2からアドレスA5のエリアが割g当て
られ、表示データがアドレスA3からアドレスA4の範
囲に格納されているとする。この場合、第1分割画面ノ
やラメータの内容は図示のように、エリア最終アドレス
がA5、エリア先頭アドレスがA2、ガータ最終アドレ
スがA4、データ先頭アドレスがA3となる。なお、エ
リア最終アト゛レスとエリア先頭アドレスは分割画面単
位のスクロール制御を容易にするために存在するもので
あシ、表示方法の制御には利用しない。
第3図に、前記のメモリ制御部2、画面分割検出部5お
よび表示制御切替部8の構成を示す。ただし、メモリ制
御部2内の表示制御に直接関与しない部分は図中省略さ
れている。
メモリ制御部2は、レジスタ24,27、カウンタ25
.26.29、比較器28、セレクタ33、および制御
回路30′f:備える。レジスタ24は装置制御部3か
ら信号ライン14を通じて1表示画シの最大ラスタ数が
設定され、同様にカウンタ25は、信号ライン14を通
じて表示制御データエリア12の先頭アドレス(第2図
のアドレスAI)の1位ピント全除くビットが設定され
る。
この下位4ビツトはカウンタ26で生成される。
レジスタ27は表示制御データ中のデ−タ先頭アドレス
が設定されるもので、その内容はカウンタ29にプリセ
ットされる。セレクタ33はカウンタ25.26の出力
またはカウンタ29の出力を選択し、メモリ1へのアド
レス線15へ送出するものである。比較器28はカウン
タ24の値と表示タイミング信号17中のラスタ番号信
号22の値とを比較し、一致すると行終了信号43をオ
ンする。制御回路30は表示タイミング信号17と行終
了信号43、および制御信号37を入力とし、制御信号
38〜41全通じてカウンタ26,29、レジスタ27
およびセレクタ33愛制flJする。また制御回路30
は、画面分割検出部5に対する制彷11言号42も送出
する。
画面分割検出部5は、信号ライン16上のデータとカウ
ンタ29の出力データを比較し、一致した時に信号44
をオンする比較器31と、分割制御回路32とから成る
。分割制御回路32は制御信号42と比較器31からの
信号44の状態に応じ、制御信号37.45の状態を制
御する。
表示制御切替部8は、デコーダ34と、このデコーダ3
4の出力信号46と制御信号45の両方がオンしている
期間に切替信号20をオンする論理ケ゛−) 35から
成る。デコーダ34はカウンタ26の出力データをデコ
ードし、奴示制御データ中の表示指定データがメモリ1
より仇み出される時期に出力信号46をオンする。
次に、当該表示装置の動作全説明する。
先ず、装置制御部3の制御によシ、1表示行轟シの最大
ラスタ数と表示制御データエリアの先頭アドレス(下位
4ピツトを除く上位ビット)が、信号ライン14を通じ
レジスタ24とカウンタ25にそれぞれ設定される。
メモリ制御部2内の制御回路30は表示タイミング信号
17中の同期信号によシ垂直帰線期間を認識すると、制
御信号38によってカウンタ26をリセットするととも
に、制御信号40によってセレクタ33をカウンタ25
.26側へ切や替えて、カウンタ25.26の内容がア
ドレス線15へ出力する状態にする。ついで制御回路3
0は、制御信号38によってカウンタ26を1ずつカウ
ントアツプさせる。これにより、第1分割画面パラメー
タがメモリ1から1バイトずつ、1臆に診r、み出され
、信号ライン16を通じてメモリ制御部2へ入力される
。制御回路30は、制御信号41でレジスタ27を制御
し、第1分割画面パラメータのデータ先頭アドレスをレ
ジスタ27にセットするとともに、制御信号45をガン
するように制御信号42によシ分割制御回路32を制御
する。その後、第1分割画面パラメータの表示指定デー
タがメモリ1から読み出される時点には、表示制御切替
部8内のデコーダ34の出力信号46がオンするため、
切替信号20がオンする。したがって表示制御部7にお
いて、第1分割画面パラメータの表示指定データによっ
て表示制御信号19中の表示方法指定信号の状態が改め
て設定される。
メモリ制御部2内の制御回路30は、垂直帰線期間が終
了し、表示タイミング信号17中のディスプレイ信号の
立上がシを検出すると、第1分割画面の先頭表示行の先
頭ラスタの有効な走査期間に入ったと認識し、制御信号
39によってレジスタ27の内容をカウンタ29にセッ
トする。同時に制御信号40によってセレクタ33をカ
ウンタ:29側へ切9替え、カウンタ29の内容がアド
レス線15に出力する状態にする。そして制御回路30
は、表示タイミング6号17中の文字切替タイミング信
刊ヲ検出する度に、制御信号39によシカウンタ29を
1ずつカウントアツプさせる。
かくして、先頭表示行に表示すべき表示データがメモリ
1より順次読み出され、第1分割画面パラメータの表示
指定データにしたがった表示方法でCRTユニット9の
画面に表示される。
制御回路30は光示タイミング4i号17中のディスグ
レイ信号の立上がりを検出すると、先頭ラスタの有効期
間が終了し水平帰線期間に入ったと認識シ、カウンタ2
9のカウントアツプを中止させる。この時は表示行終了
信号43はオフ状Iバであるから、制御回路30は当該
水平走置期間が終了する捷て格別の制御は行わない。そ
の後、制御回路30はディスプレイ信号の立上がり全検
出し、先頭表示行の第2ラスクの走査開始を認識すると
、制御信号39によってレジスタ27の内容をカウンタ
29にセットさせfC後、文字切替タイミング信号を検
出する度にカウンタ29を1ずつカウントアツプさせる
。以後、先頭ラスタの場合と同様の動作が先頭表示行の
最終ラスタまで繰シ返えされ、先頭表示行の表示が行わ
れる。
先頭表示行の最終ラスタの走査期間においては、表示タ
イミング信号17中のラスタ番号信号22の値と、レジ
スタ24に設定されたラスタ番号数とが一致するため、
比較器24は表示行終了信号43をオンする。制御回路
30はアイスプレイ信号の立下がシラ検出した時に表示
行終了信号43がオンしていると、その水平帰線期間に
次のような宙り仙1を行う。
制御信号40によりセレクタ33をカウンタ25.26
へ切り替え、同時に制御信号38によってカウンタ26
をリセットしfC後、同カウンタ26を1ずつカウント
アツプさせることによp1表示ni制御データをメモリ
1よ!ll順次vaみ出させる。
ぞして、表示制御データ内のデータ最終アドレスが入力
される時点で、18号44がオンした場合に1i1」御
信号37.45eオンするように分割制御回路32を制
御信号42で制御する。その後、データ最終アドレスが
入力された時に信号37がオンしなければ、制御信号3
9によυカウンタ29をまたけカウントアツプさせた後
、制御信号41により同カウンタ29の内容をレジスタ
27にセットさせる。信号37がオンした場合は、表示
制御データのデータ先頭アドレスが入力される時刻に、
そのデータをラッチするように制御信号41でレジスタ
27を制御し、その後表示設定データが入力される時刻
に制御信号45をオンさせるように制御信号42で分割
制御回路33を制御する。
ここで、第1分割画面の表示行数を2行と仮定すると、
動作は゛以下のようになる。
先頭表示行の最終ラスタの水平帰線期間に第1分割画面
パラメータのデータ最終アドレスが入力しても、比較器
31の比較で一致がとれず、その出力信号44はオンし
ないから制御信号37もオンしない。したがって、カウ
ンタ25はアンプせず、第1分割画面パラメータは最終
データまでJdみ出されるが、これらは捨てられる。l
だ、データ最終アドレスの入力直後に、カウンタ29か
またけカウントアツプし、そのカウンタの内容(第2表
示行の先頭表示データの格納アドレス)がカウンタ27
にセットされることになる。また、切替信号20はオン
しない。
水平帰線期間が終了し、表示タイミング信号17中のデ
ィスグレイ信号が立ち上がると、制御回路30は制御信
号39によシレジスタ27の内容をカウンタ29にセッ
トし、同時に制御信号42によシセレクタ33をカウン
タ29側に切9替える。丑た制御回路30は、文字切替
タイミング信号を検出する度に、制御信号39によって
カウンタ29を1ずつカウントアツプさせる。以後、第
2衣示行の最終ラスタまで先頭表示行の場合と同様の動
作が繰シ返えされ、第2表示行の表示データが第1分割
画面パラメータの表示指定データで指定される表示方法
で表示される。
第2表示行の最終ラスタの水平帰線期間においては、セ
レクタ33がカウンタ25,26側へ切りaえられ、カ
ウンタ26がカウントアツプされるため、第1分割画面
パラメータがメモリ1から順に読み出される。r−タ最
終アドレスが読み出されると比較器31で一致がとれそ
の出力信号44がオンするため、分割制御回路32は制
御信号37゜45をオンする(画面分割が検出された)
。制御信号370オンによりカウンタ25が16だけカ
ウントアツプするため、その後は第2分割画面パラメー
タのデータ先頭アドレス以降のデータがメモリ1から順
に読み出される。先ず、紀2分割画面パラメータのデー
タ先頭アドレスがレジスタ27にラッチされる。次に、
第2分割画面パラメータの表示指定データが入力される
時期にデコーダ34の出力信号46がオンする。この時
点では制御信号45はオン状態であるから、切替イ言号
20がオンする。したがって表示制御部7は、第2分子
1画面パラメータの表示指定データにしたがって、表示
制御信号19中の表示方法指定化骨の状態を再設定する
その後、制御回路30は表示タイミング信号17中のデ
ィスプレイ信号の立上か9f:検出すると、レジスタ2
7の内容をカウンタ29にセットし、またセレクタ33
をカウンタ29側へ切9替え、文字切替えタイミングで
カウンタ29をカウントアンプする。以後、第1分割画
面の場合と同様の動作によって、第2分割画面の表示が
行われる。
第4図は、ある分割画面の最終ラスタの表示から次の分
割1画面の先達ラスタの衣かへの切替多才の動作を示す
タイミング図である。aは前記ディスプレイ信号の状態
遷移のタイミングを示し、bは前記ラスク番月信号22
の値の切Inタイミングを示す。Cは表示データの読出
しタイミング、dは表示制御データ中の表示指定データ
の読み出しタイミング、eは前記切替(M号の状態遷移
のタイミングをそれぞれ示す。
なお前記実施例では、各分割画面に対する表示制御デー
タは16バイト長であったが、データ長は本質的に任意
である。また、表示指定データの長さも2バイトに限ら
ない。表示データと表示制御データを物理的に独立した
別々のメモリに格納してもよい。ランチ13を行バツフ
アメモリとラッテで構成する等の方法によシ、メモリか
ら読み出した表示行単位の表示データを行・々ソファメ
モリへ格納しておき、表示データは行バツフアメモリか
ら読み出し表示するようにしてもよい。また前記実施例
の画面分割の検出方式は、画面分割数や分割画面内の表
示行数の変更に柔軟に対応できる利点カーあるが、他の
方法で画面分割1を検出するようにしてもよい。さらに
、装置各部の構成や動作は適宜変更してもよい。またさ
らに、CRT以外の走査型表示デバイスを用いた表示装
置においても、本発明は適用し得る。
〔発明の効果〕
以上詳述したように、本発明は画面定食の帰線期間にメ
モリから各分割画面用の表示指定データを読み出し、そ
の表示指定データによって各分割画面の表示方法を帰線
期間内に設定する方式であシ、フィールドアトリビーー
トによる方式と違って表示指定データは表示エリアを専
有しないため、自由な画面構成□がaJ能となp、また
、画面構成の面から表示指定データの長さが制約を受け
ることはないから、フィールドアトリビーートによる方
式よシもはるかに多様な表示方法の制御が可能となる。
さらに、分割画面の先頭から文字表示している場合でも
、ツイールドアトリピー−トラ用いる方式のような問題
を伴うことなく、分割画面単位のスクロールを容易に行
うことができる。
【図面の簡単な説明】
第1図は本発明の一実施例を示すブロック図、第2図は
表示制御データの内容とその記憶の様子を説明するだめ
の概念図、第3図はメモリ制御部、分割検出部、および
表示制御切替部の詳細を示すブロック図、第4図は同実
施例の動作を示すタイミング図である。 1・・・メモリ、2・・・メモリ制御部、3・・・装置
制御部、4・・・株示タイミング制御部、5・・・分割
検出部、6・・・文字発生部、7・・・光示制御部、8
・・・表示制御切替部、9・・・CRTユニット。 第1図    ( と−1τ4[1 第2区 、1 に

Claims (1)

    【特許請求の範囲】
  1. 画面を走査しながら表示データを表示する表示装置にお
    いて、該画面を構成する1つ以上の分割画面のそれぞれ
    の表示方法を指定する表示指定データ全格納する記憶手
    段と、該画面走査の帰線期間において該記憶手段よシ表
    示指足デークを読み出す手段と、該記憶手段から読み出
    される表示指定データにしたがって対応する該分割画面
    の表示方法を該画面走をの帰線期間において設定する手
    段とを具備することを特徴とする表示方法制御方式。
JP58034196A 1983-03-02 1983-03-02 表示方法制御方式 Pending JPS59160176A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58034196A JPS59160176A (ja) 1983-03-02 1983-03-02 表示方法制御方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58034196A JPS59160176A (ja) 1983-03-02 1983-03-02 表示方法制御方式

Publications (1)

Publication Number Publication Date
JPS59160176A true JPS59160176A (ja) 1984-09-10

Family

ID=12407411

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58034196A Pending JPS59160176A (ja) 1983-03-02 1983-03-02 表示方法制御方式

Country Status (1)

Country Link
JP (1) JPS59160176A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08123386A (ja) * 1994-10-24 1996-05-17 Terasaki Denki Sangyo Kk グラフィックコントローラ

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08123386A (ja) * 1994-10-24 1996-05-17 Terasaki Denki Sangyo Kk グラフィックコントローラ

Similar Documents

Publication Publication Date Title
US4258361A (en) Display system having modified screen format or layout
JPS5848927B2 (ja) マイクロコンピユ−タタ−ミナルシステム
JPH0830948B2 (ja) イメージ表示装置
US4418344A (en) Video display terminal
US4119953A (en) Timesharing programmable display system
JPH0740179B2 (ja) 表示制御装置
JPS6037477B2 (ja) デイスプレイ装置
US5319786A (en) Apparatus for controlling a scanning type video display to be divided into plural display regions
JPS59160176A (ja) 表示方法制御方式
GB2210239A (en) An apparatus for controlling the access of a video memory
JPS649635B2 (ja)
JPS6116076B2 (ja)
JPS5930587A (ja) Crt表示装置
JPH04257894A (ja) 表示制御装置
JP2623541B2 (ja) 画像処理装置
JPS61272877A (ja) 画像生成装置
JP2623592B2 (ja) 表示制御装置
JP3291330B2 (ja) 文字表示装置及びそれを備えたマイクロコンピュータ
JP2642350B2 (ja) 表示制御装置
JPH01189719A (ja) キャラクタディスプレイ装置
JPH04360195A (ja) 表示制御装置
KR900001522B1 (ko) 영상장치에서의 스크로울, 팬닝회로
KR880001082B1 (ko) 저급 crtc의 리셋트 기능을 이용한 로우 테이블 어드레싱 방법
JP2959486B2 (ja) マルチウインドウ表示制御メモリ
GB2210238A (en) Apparatus for the control of access to a video memory