JPS59123337A - フレ−ム同期方式 - Google Patents

フレ−ム同期方式

Info

Publication number
JPS59123337A
JPS59123337A JP57230969A JP23096982A JPS59123337A JP S59123337 A JPS59123337 A JP S59123337A JP 57230969 A JP57230969 A JP 57230969A JP 23096982 A JP23096982 A JP 23096982A JP S59123337 A JPS59123337 A JP S59123337A
Authority
JP
Japan
Prior art keywords
frame
block
bit
signal
synchronism
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP57230969A
Other languages
English (en)
Inventor
Kichiyoshi Kamata
鎌田 吉喜
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, Nippon Electric Co Ltd filed Critical NEC Corp
Priority to JP57230969A priority Critical patent/JPS59123337A/ja
Publication of JPS59123337A publication Critical patent/JPS59123337A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W99/00Subject matter not provided for in other groups of this subclass
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/041Speed or phase control by synchronisation signals using special codes as synchronising signal

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Dc Digital Transmission (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 この発明はディジタル通信方式におけるフレーム同期方
式に関するものである。
〈従来技術〉 この発明で対象としている符号形式はN個の情報ビット
を1つのブロックとし、そのブロックの1青′lA11
ビツトのM fi′目のピノ1−の補t′]けをM′番
目に挿入したL個のブロックを1フレームとし、その中
の定位置に定1つだ個数のフレームパルスを含む符号で
ある。ここで説明を簡単にするために、よく知られてい
る8BI(1?]号を用いる。
第1図に8BIC符号のフレーム構成の一例を示す。■
フレームは第1図(a)に示すよう妬576ビソトよシ
構成され、フレームパルスは144ビット毎にF”l 
、 F2 、 Ii’3 、 I”4と定位14に4ビ
ツト挿入されている。その1/4フレームの構成は第1
図(b)に示すように16ブロツクより構成されている
。その1ブロツクの構成は第1図(c)に示すように9
個の情報ビットより構成され、さら(に情報ビットAの
補符号がA′となっている。
以上のフレーノ・構成においてフレーム同期引込みの手
段としてよく用いられているのがハンチング方式と呼ば
れるもので、受信側において常に受信回期信号を監視し
、それが受端クロックの所定の位相で検出されない時は
、受信クロックは同期はずれにあるとして、入力信号と
の相対位相をずらは−てい・き、同jす1信弓険出1で
続ける。受端クロック位相のずらぜ方は一般には1ビツ
ト、IlI峙ンフト力式が用いられている0 この方法回1、同1男はずれを検出するごとにクロック
回路を駆動している基本縁返し化刊/C/Lスを1ビッ
トたけ禁止し2て、1ビット分たけクロック回路の出力
位相を遅らせる方式である。この方法でフレーム同期を
とると、フレー ム同期復帰IL、5’+ lijは最
悪の場合フレートパルスF1の次のビットよりフレーム
パルスF1を検出し16. L;メ、576 ヒツト7
フトシ 出来ない欠点があつ/ζ。
〈発明の概要〉 この発明の目的は、上記従来の欠点を除去するために同
期後部時間を短縮することが出来るフレーム同期方式を
提供することにある。
この発明によれば人力信号中に1ブロツクごとに、その
一定位置に含まれている補符号を用いて、人力信号の1
ブロツク位相を検出し、これと受信輻1ブロックとを用
いてブロック同期音とり、そのブロック同期した受信端
ブロックと人力信号とよりフレーム同期をとる。
〈実施例〉 次にこの発明の実施例について説明を行なう。
第2図にそのブロック図を示す。端1子1,2にはそれ
ぞれ受信テークとそれに同期したクロックが入力される
、、第zl矧(c)に示したようにA′はAの補♀]号
となっていることに着目し、受信データと、そ、lLを
2ビット遅延回路3を通しだテークとの排他的論理第1
」を排他曲論1g!q.t.+回路(EX−OR) 4
で行なうと、回路4から9ピント毎、即ち各ブロック毎
に必ず出力を発生ずる。受信端2より入力するクロック
を9分周回路5で分周してその出力をブロック同期信号
発生回路6へ供給してブロック同期イ菖けを作る。この
同期信号と排他的論理和回路4で光年じた信号とを比較
回路7で比較してブロック同期がとれているか否かを判
断し、とれていない場合にはブロック同期(i号発生回
路6に信号を送り、ブロック同期信号発生回路6でブロ
ック同期信号をクロックを用いて1ビツトシフトし、こ
の)【Jツク同II,II 4(’5号と制他的論胛和
回路4で発生し/?L’fi1’ ”’jとを内び比較
回路7て比l咬を1“■なう。これが7’ mlツク同
期をとる寸で1−jなわれる。
次にブロック同期をとった後、ブロック同期111÷を
用いてフレーム同lvl信号発生回路8でフレーム同期
イム−リを作り、これと端子1の受信テークとを比較回
路9で1し較する。これによりフレーム同Jtlljが
とれない場合にd、フレー ム回期信号発生回路8に比
較回路9より信号が送られ、Jブロック/フトし/ζフ
レーム同期信号がフレーム同期イ6け発生101路8で
作られ、このフレーム同期・zルスト受信データを比較
する。このようにしてフレーノ・同期をとることが出来
、出力端10より−そのフレーム同期パルスが送出され
る○ 〈効 果〉 SBIC n号ではフレームパルスが補性月の次のパル
スであるためブロックを1ビット即時シフト方j(で同
期をとることによって、フレーム同坦j H]ブロック
即時ノフトで容易に同期をとることが出来る。この発明
によって、フレーム同期を行なつた場合同時復帰時間は
、従来の1ビット即時シフト方式に比べ一C1/9程度
に短縮することカニ出きるO この発明は以上の説明よりSBIC杓号に限定されるこ
となく、情報ビットとその補ね号を含むフ゛ロックより
構成されるフレームを用いたテイジタル通信方式におい
て、ブロック同期をとったのちにフレーム同期をとるこ
とによって同期後部R IH]の短縮を可能にする効果
を有する。
【図面の簡単な説明】
;4ル1図!d.フレーム構成例を示す図、第2図はこ
の発明の一実施例を示すブロック図である0】・受信テ
ーク、2・・受信クロック、3・・・2ビツト遅延回路
、4 排他的論理和回路、5 9分周回路、6 ブロッ
ク同期信号発生回路、7・・比較回路、8・フンーム同
期信号発生回路、9・・」、比較回路、1〇−出力端O 特許出願人  日本電気株式会社 代理人 草野 卓

Claims (1)

    【特許請求の範囲】
  1. (1)ディジタル通信方式においてN個の情報ビットを
    1つのブロックとし、そのブロックの情報ビットのM番
    目のビットの補性けをM′番目に挿入したL個のブロッ
    クを1フレームとし、その中の定位置に定まった1固数
    のフレームパルスを含む符号形式において、各ブロック
    のλ4 ifi’ Aの情報とM′番「1の情報を排他
    的論理+nによりブロック同期をとることによってフレ
    ームパルスの位置全検出し、ソのフレームパルスからフ
    レーム同期をとることを!1す徴とするフレーム同期方
    式。
JP57230969A 1982-12-29 1982-12-29 フレ−ム同期方式 Pending JPS59123337A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57230969A JPS59123337A (ja) 1982-12-29 1982-12-29 フレ−ム同期方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57230969A JPS59123337A (ja) 1982-12-29 1982-12-29 フレ−ム同期方式

Publications (1)

Publication Number Publication Date
JPS59123337A true JPS59123337A (ja) 1984-07-17

Family

ID=16916154

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57230969A Pending JPS59123337A (ja) 1982-12-29 1982-12-29 フレ−ム同期方式

Country Status (1)

Country Link
JP (1) JPS59123337A (ja)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62151045A (ja) * 1985-12-25 1987-07-06 Nec Corp 多重変換装置の同期信号伝送方式
FR2593008A1 (fr) * 1986-01-10 1987-07-17 Lmt Radio Professionelle Procede et dispositif de regeneration de l'integrite du debit binaire dans un reseau plesiochrone
JPS63204838A (ja) * 1987-02-19 1988-08-24 Sumitomo Electric Ind Ltd フレ−ム同期方式
JPS63234632A (ja) * 1987-03-23 1988-09-29 Nippon Telegr & Teleph Corp <Ntt> 誤り訂正機能を有するバイフエ−ズ符号伝送方法
JPH0560454U (ja) * 1991-03-29 1993-08-10 日本電気ホームエレクトロニクス株式会社 電気掃除機
JPH09275380A (ja) * 1996-04-05 1997-10-21 Nec Corp ディジタル映像信号の時分割多重方法及び装置

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62151045A (ja) * 1985-12-25 1987-07-06 Nec Corp 多重変換装置の同期信号伝送方式
FR2593008A1 (fr) * 1986-01-10 1987-07-17 Lmt Radio Professionelle Procede et dispositif de regeneration de l'integrite du debit binaire dans un reseau plesiochrone
JPS63204838A (ja) * 1987-02-19 1988-08-24 Sumitomo Electric Ind Ltd フレ−ム同期方式
JPS63234632A (ja) * 1987-03-23 1988-09-29 Nippon Telegr & Teleph Corp <Ntt> 誤り訂正機能を有するバイフエ−ズ符号伝送方法
JPH0560454U (ja) * 1991-03-29 1993-08-10 日本電気ホームエレクトロニクス株式会社 電気掃除機
JPH09275380A (ja) * 1996-04-05 1997-10-21 Nec Corp ディジタル映像信号の時分割多重方法及び装置

Similar Documents

Publication Publication Date Title
JPS59123337A (ja) フレ−ム同期方式
US4808008A (en) Method of transmitting digital streams over higher rate channels and a device for implementing same
JPS62276938A (ja) デイジタル同期回路
JPH08237129A (ja) フラッシュnrzi変調装置及び変調方法
JPS63146534A (ja) 信号処理装置
JPH0142177B2 (ja)
JP2693466B2 (ja) 多重化符号変換方法
JP2008035194A (ja) 送信装置、受信装置、伝送システム、および送信方法
JPH0123016B2 (ja)
JPH0275240A (ja) 伝送スクランブル方式
RU2214044C1 (ru) Устройство для кодирования - декодирования данных
JPH066335A (ja) 高能率音声伝送の擬似同期防止方法
JPS6268336A (ja) Cmi符号デコ−ド回路
JPH0720088B2 (ja) フレーム同期方式
JPS61141233A (ja) 位相補正回路
JP3008659B2 (ja) Cmi符号信号のクロック抽出回路
RU2206181C1 (ru) Устройство для кодирования - декодирования данных
JPS5888952A (ja) Scビツト重畳伝送方式
JPS60176331A (ja) 符号器および復号器
JPH0697757B2 (ja) 多重化方式
JPS60183837A (ja) フレ−ム同期方式
JPH0576816B2 (ja)
JPS6237857B2 (ja)
JPH0145774B2 (ja)
JPH05130046A (ja) 光バス伝送方式及びそれを実施する送信側エンコーダと受信側デコーダ