JPS5911081A - サンプリングクロツクパルス再生回路 - Google Patents

サンプリングクロツクパルス再生回路

Info

Publication number
JPS5911081A
JPS5911081A JP57119959A JP11995982A JPS5911081A JP S5911081 A JPS5911081 A JP S5911081A JP 57119959 A JP57119959 A JP 57119959A JP 11995982 A JP11995982 A JP 11995982A JP S5911081 A JPS5911081 A JP S5911081A
Authority
JP
Japan
Prior art keywords
signal
clock
pulse
phase
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP57119959A
Other languages
English (en)
Other versions
JPS6259515B2 (ja
Inventor
Toshiyuki Tanabe
田辺 俊行
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Tokyo Shibaura Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp, Tokyo Shibaura Electric Co Ltd filed Critical Toshiba Corp
Priority to JP57119959A priority Critical patent/JPS5911081A/ja
Publication of JPS5911081A publication Critical patent/JPS5911081A/ja
Publication of JPS6259515B2 publication Critical patent/JPS6259515B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/002Special television systems not provided for by H04N7/007 - H04N7/18
    • H04N7/005Special television systems not provided for by H04N7/007 - H04N7/18 using at least one opto-electrical conversion device

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 「発明の技術分野」 本発明は、伝送データをサンプIJ yグするクロック
パルスを再生するデータサンプリングクロックパルス再
生回路に関し、特に文字多重放送信号のデータザンプリ
ングを行なうのに好適なサンプリングクロックパルス再
生回路に関する。
「発明の技術的背景」 文字多重放送は、虱直帰線期間内の数)■(1水平期間
)期間を利用して画像を構成する信号を文字多重信号と
して伝送し、受信側ではこれらの信号を再構成して画像
再生を行なう。この文字多重信号は画像信号を抜き取る
ための同期信号(クロックランイン信号、フレーミング
コード)と画像信号に2分される。画像信号はシステム
によって、文字コード信号であったり、パターン信号で
あったりする。この画像信号を正確に受信側で再生する
にけ、画像信号をサンプリングするタイミングが、上記
同期信号に同期した信号でなければならない。
即ち、伝送された画像信号が正しいタイミングでサンプ
リングされないと伝送された文字信号を受信側で正しく
再構成することが望めない。受信側で画像信号をサンプ
リングするタイミングは、伝送されたクロックランイン
信号に同期して受信側で発生させた再生クロックパルス
に応じて決められる。
従って、上記伝送されたクロックランイン信号に位相同
期したサンプリングパルスが受信号において再生されな
いと伝送rh像信号は正しくサンプリングされない。特
に信号の伝送歪によって、アイ開口率が劣化すると、伝
送されたクロックランイン信号に同期して画像信号に対
するサンプリングクロックパルスを再生することは困難
である。
「背景技術の問題点」 上記した画像データをサンプリングするデータサンプリ
ングクロックパルス再生回路は、従来りンギング方式に
代表さ、れるアナログ的な処理によってt1ケ成されて
いた。このようなアナログ的な処理では同一立直帰線期
間中であっても、異なる水平期間にわたって受信したク
ロックランイン信号に位相同期したデータサンプリング
パルスを再生することは極めて困難である。このため、
画像(q号が適正にサンプリングされず、伝送された画
像を受信側で正しく再構成されないということが従来問
題とされていた。
「発明の目的」 本発明は、」−記の点に鑑みて、時分割的に基準位相信
号とデータが伝送されるシステムにおいて、上記基準位
相信号に位相同期したデータサンプリングクロックパル
スを、自動的に位相補正して最適な位相で伝送データを
サンプリングするサンプリングパルスを発生するサンプ
リングクロックパルス再生回路を提供することを目的と
する。
「発明の概要」 そこで、本発明は、数サイクルあるクロックラフイア信
号の前部を指定する第1のマスクパ/I、=スのパルス
期間、クロックランイン信号と再生クロックパルスとの
位相関係が08〜180°の範囲で進んでいるか遅れて
いるかを判別して判別結果にもとづいた制御信号を発生
する位相差検出手段を設け、この位相差検出回路の出力
に得られた信号に応じて、再生クロック信号発生回路の
出力を180°位相を反転するか否かの制御動作をする
信号選択回路の制御をする。どの信号選択回路によって
180°位相を変化させるか否かの位相制御をうけたク
ロック信号発生回路の出力は平滑器によって直流電圧に
変換される。一方において、上記クロックパルス発生回
路の出力信号は3角波発生回路において同周期の3角波
に波形変換され、この3角波と上記平滑器の出力の直流
電圧とはコンパレータによって行なわれる。このコンパ
レータでの比較動作の結果前られるパルス信号は、クロ
ックランインパルスの後部を指定する第2のマスクパル
スのパルス期間、上記クロックパルス発生回路のリセッ
トパルスとしてクロックパルス発生に供給される。
即ち、本発明では、先ずクロックランイン信号とデータ
をサンプリングするデータランプリングクロックパルス
再生回路の出力との位相関係が進み或は遅れ位相関係に
あるかを判別する位相差検出回路を有し、この位相差検
出回路の出力に応じて上記クロックパルス発生(再生)
回路の出力を反転した後にこれを平滑して直流電圧に変
換する。
そして、更に上記クロック発生回路の出力を3角波に変
換する3角波発生回路を有し、この3角波発生回路の出
力と上記平滑直流電圧との電圧比較結果によるパルスを
クロックランイン信号とデータをサンプリングするため
の再生クロックとの位相差情報どし、この1)q報によ
り上記クロック発生回路のリセットのタイミングを制御
する構成とする。
「発明の実施例」 以下、図面を参照して、文字多重放送受信機に通用され
た本発明の一実施例を百−細に説明する。
第1図は本発明の一実施例を示す回路図であり、図中、
1は受イ6した文字多重信号を波形整した信号が印加さ
れる文字多重信号入力端子、2は上記文字多重信号中の
数クロックにわたるクロックランイン信号を抽出するた
めゲートパルスが印加されるクロックランイン信号ゲー
ト信号入力端子である。3は、色副j般送波(以下fs
cと略す。)の815N−fsc(N;整数)倍の周波
数で発振する発振器であり、この発振器3の出力番よ分
周器4に供給され、この分周器4によって上記発振器3
の出力にデータをサンプリングするパルスを再生クロッ
クパルスとして得る。5は、土dILクロックランイン
ゲート信号ど文字多重信号との論]!l!積により、文
字多重信号からクロックランイン信号を抽出するための
アンド回路である。ここでアンド回路6の一方入力端に
は上記分周器4の2N分周出力端子から415 fsc
の周波数の信号が印加され、他方入力端子にはクロック
ランイン信号の前部を指定する第1のマスクパルスが端
子15より印加されている。そして、7は」1記アンド
回路5の出力パルス列を入力とし、上記アンド回路6の
出力パルス列をクロックパルスとするD形ンリップ70
ツブであり、クロンクランイン信号・と分周器4の2N
分周出力との位相関係が進み位相或は遅れ位相の関係に
あるかを判別する判別回路として機能する。また、アン
ド回路8は上記アンド回路5の出力と上記分局器402
N分周出方との論理積演算を行なう。このアンド回路8
の出方は、信号選択回路(10)の端子Aに供給される
とともにインバータ11を介して端子Bに供給される。
この信号選択回路10には、上記り形フリッフリロップ
7の出力が制御信号として印加されており、この制御信
号に応じて端子A或はBに印加された信号を選択的に出
力して平滑器12へ印加する。この平滑器12で直流電
圧に変換された信号はコンパレータ13の一方入力端に
印加され、この比コンパレータ13ノ他方入力端には、
上記分周器4の2N分周出カを3角波発生回路14で3
角波に変換した信号が印加される。上記平滑器12と3
角波発生回路14の出カ県 れ、その他方入力端にはクロックランイン信号の後部を
指定する第2のマスクパルスが印加されている。そして
、このアンド回路16の出力は上記分周器4のリセット
端子にリセット信号として供給される。
上記の構成による本発明の一実施例の動作につき、次に
説明を第2図、第3図に示す信号波形図を参照して説明
する。
先ず、第1図において、位相同期信号としてのクロック
ランイン信号及び画像信号等からなる文字多重信号は、
受信側で波形整形された後に端子1に供給される。この
端子1から供給された文字多重信号からデータをサンプ
リングするためのクロックパルスを再生するのに、基準
位相信号であるクロックランイン信号を抽出する必要が
あるが、1の信号との論理積演算を行なうことにより行
なわれる(第2図a)。
上記のクロックランイン信号は415 fsc (fs
c;色副搬送波の周波数)であり、コード伝送の文字放
送の場合には通常データヤンプルされるべきデータの周
波数も415 fscのビートレート送られる。従って
、データを正確にサンプリングするためには、上記4/
’5 fscの2倍の周波数8/s fscを有するデ
ータサンプリングクロックパルスを再生する必要がある
この実施例では、815 fsc −N (N ;整数
)の発振器3の出力をクロックパルスとする分周器4に
より分周することでデータサンプリングクロックパルス
を再生するが、その再生クロックの位相制御は上記分周
器4のリセットのタイミングを制御することに行なわれ
る。この分周器4のリセットのタイミングの制御を行な
うことで、クロックランイン信号と上記分周器4の分周
出力として得られる再生クロックとの位相同期が行なわ
れる訳である。上記リセット信号を発生する過程におい
て、クロックランイン信号と再生クロックとの位相関係
が進相、遅相のいずれかを判別した後に、その位相判定
結果に応じて再生クロックの位相を反転した上で平滑し
、この平滑電圧を位相のずれ情報トシて用い、この平滑
電圧と再生クロックを3角波に変換したのちに電圧レベ
ル比較をして得るパルス列を上記分周波のリセットパル
スとして用いて再生クロックの位相補正を行な5点に特
徴を有する。
上記のように、この実施例では、再生クロックとクロッ
クランイン信号との位相が、0°〜180°の範囲にお
いて進相或は遅相関係にあるかをD形フリップフロップ
7で判別する。
位相差検出手段として機能し現時点での再生クロックと
クロックラン信号との位相関係を判別すqノ るD形フリップフロップについて説明すると、このD形
フリップフロップは前述のように、クロックランイン信
号の前部に位置する第1のマスキングパルス(第2図b
)と分局器4ON分周出力の信号(第2図C)との論理
積による信号(第2図d)とクロックパルスとし、アン
ド回路5により抽出したクロックランイン信号(第2図
a)をデータパルスとする。この場合において、上記り
形フリップフロップ7に対するクロックパルスは、アン
ド回路によりマスキングパルス(第2図b)と分周器4
ON分周出力である415 fscのパルスとの論理積
演算を行なうことにより得られる。その結果、上記分周
器4のN分周出力のパルス列の5ちの単一のパルスがク
ロックパルスとしてD形フリップフロップ7のクロック
端子CKに印加される。いいかえると、上記り形フリッ
プ70ツブ7のクロック端子には、上記分周器4の出力
のパルス列のうちから、同位相のパルスが−っだけクロ
ック信号・とじてD形フリップフロップに供給されるこ
とになる。
な信号(第2図C)との位相比較を行なうことになる。
いま、クロックランイン信号(第2図a)と分局器4の
出力(第2図C)が第2図に示す状態にあるとすると、
上記分周器4の出力(第2図C)と同位相のパルス(第
2図d)がクロックパルスとして分周器4に加わる。D
形フリップフロップは、クロックパルスが到来した時の
データパルスの論理値を保持する。第2図dに示すノく
ルスがD形フリップフロップに供給された′ときのクロ
ックランイン信号の論理値はIt□Ilであるので上記
り形フリップフロップ7の出力Qの論理は次のクロック
パルスが到来するまで110.を継続する(第2図e)
上記り形フリップフロップ70出力QがIIO。
どなるのは、クロックランイン信号(第2図a)と再生
クロック(第2図C)の論理値が異なる値となるような
位相関係にあるときである。即ち、クロックランイン信
号がII O++のとぎ再生クロックが111.lであ
る領域は、クロックランイン信号に対して再生クロック
の位相が半周期(0°〜180゜)の範囲にわたって位
相が進んだ場合である。このことから、上記り形フリッ
プフロップ7の出力Qの論理値が0.であるときは、ク
ロックランイン信号に対して再生クロックの位相が00
〜180゜の範囲内で進んでいると判別される。
これとは逆にD形フリップフロップ7の出力Qの論理が
11.のときは、クロックランイン信号に対し再生クロ
ックの位相が00〜180?の範囲内で遅れていると判
別される。
このようにして、現在の再生クロックがクロックランイ
ン信号との位相関係が遅れ或は進み位相関係にあるのか
を判別する。
この判別結果に応じて再生クロックとしての分周器4の
N分周出力と(第2爾c)クロックランイン信号(第2
図a)との論理積(第2図r)。
或はこれを反転した信号(第2図g)を平滑器12〜 に供給するかを信号選択回路片において選択する。
いま、説明上クロックランイン信号に対して再生クロッ
クの位相が進んでおり、上記り形フリップフロップ7の
出力QがI“09.(第2図e)モあるとする。
このようにクロックランイン信号に対して再生クロック
との位相が進んでいる場合には、上記り形フリップフロ
ップ7の出力は110.となり、信号選択回路10によ
ってアンド回路8の出力(第2図f)の信号が平滑器1
2に供給される。この平滑器12で平滑作用によって得
た直流電圧■lはコンパレータ13の一方入力端に基準
電圧として印加される。
一方、アンド回路5の出力端に得られるクロックランイ
ン信号は、3角波発生回路14によって同ンパレータ1
3では上記平滑器13の出力直流電圧vlと上記3角波
発生回路13の出力(第2図h)との電圧比較を行なう
。そして、電圧比較の結果、上記直流圧VxK対し上記
3角波の波形電圧が低い期間にのみパルス列(第2図1
)を発生する。これ第2図j)の期間に相当するものが
アンド回路16によって抽出される(第2図k)。
このようにして得られたアンド回路16の出力は分周器
4のリセットパルスとして用いられる。この場合におい
て、上記リセットパルス(第2図j)の位相によって、
再生クロックを発生する分周器4がリセットされるタイ
ミングが制御される。
号と位相同期されるように制御される。この結果、画像
データをサンプリングするためのデータサンプリングク
ロックパルス(815fsc )が、上記分周器4の4
の2N分周出力に得られる。
上記のようにして、クロックランイン信号と再生クロッ
クの位相が00〜180°の範囲において位相が進んだ
場合における再生クロックの位相補正が行なわれるが、
次に再生クロック信号の位相が00〜180°の範囲で
遅れた場合の位相補正について述べる。
いいかえると、クロックランイン信号に対し、再生クロ
ックの位相が1806〜36o0の範囲で位相が進んだ
場合の再生クロックの位相補正について次に説明を、第
3図に示す波形図を参照して説明する。
なお、第3図中、第2図と対応する波形については同一
符号を付し、その説明を省略する。
第3図に示すように、クロックランイン信号(第3図g
)に対し、再生クロック(第3図C)の位相が0°〜1
80°の範囲で遅れると、第1のマスクパルス(第3図
b)のパルス期間内の再生クロック(第3図d)がクロ
ックパルスとして第1図中のD形フリップフロップに供
給される。このクロックパルス(第3図d)のパルスの
立上がり時、クロックランイン信号の論理値はII 1
 、、となっているので、上記■)形フリップ70ツブ
70出力Qは I II (第3図e′)となる。1)
形フリラグフロップ7の出力Qを制御信号とする信号選
択回路は、その制御信号が1lIIであるためアンド回
路8(第3図f)をインバータ11によって反転した信
号(第3図g)を平滑器12に供給する。ここで注意を
要するのは、平滑器12に供給される信号のデユーティ
レシオは50%以上となるという点にある。
前述のクロックランイン信号に対して再生クロックが1
80°位相が進んでいる場合で、その位相差が180°
であるとし、このときの平滑器12の出力を■1とする
と、このとき平滑器に供給される信号はデユーティ−レ
シオが50%である。
クロックランイン信号と再生クロックとの位相関係が第
3図に示すように、クロックランイン信号に対して再生
クロックが00〜1800位相が遅れている(クロック
ランイン信号に対して再生クロックが180@〜360
°位相が進んでいる状態。)と、前述のように平滑器1
2に供給される信号のデユーティ−レシオは50%を越
える。このため平滑器12の出力は、前述の電圧レベル
Vlより大きな値v2どなる(第3図11′で示すV2
)。
このようにして得た平滑器12の出力電圧■2は、再生
クロックを3角波発生回路14で3角波に変換した信号
(第3図h/)とコンパレータ13で電圧比較される。
この比較によって、コンパレ〜り13の出力には、上記
電圧レベル■2に比べ上記3角波の電圧値が低い期間に
のみパルス列を発生する(第3図1)。そして、このパ
ルス列のうち第2のマスクパルス(第3図j′)の期間
に相当するパルス(第3図1(′)がアンド回路16の
出力端に抽出される。このパルス(第3図に′)は、前
述のように再生クロックのパルス位相と定めるのに供す
る分周器4のリセットのタイミングを制御する。
これによりクロックランイン信号に対して再生クロック
の位相が0°〜180°の範囲において位相かれた場合
においてもデータサンプリングクロックパルスの位相は
適正な位相に制御される。なお、再生クロックとクロッ
クランイン信号との間に位相差がない場合には、上記平
滑器12の出力は零となり上記分局器4はリセットされ
ない。
このように本発明では、クロックランイン信号に対し、
再生クロックの位相が00〜180°の範囲において進
相、遅相のいずれの場合においても、両者の位相が一致
するように連続的に制御される。
「発明の効果」 以上の記載から明らかなように、本発明にあっては伝送
データをサンプリングするクロックパルスを、伝送され
た位相基準パルスに対し、位相同期したデータサンプリ
ングクロックパルスを発生し得るものである。
また、伝送された位相基準パルスに対して再生クロック
が、0°〜180°の範囲で進相、遅相いずれ基準パル
スに位相同期するよう制御し得る。また、更に本発明は
文字多重放送に限らず、位相基準パルスにもとすき再生
クロックを発生するシステムに広く適用し得る。
【図面の簡単な説明】
第1図は本発明に係るサンプリングクロックパルス再生
回路を示す回路図、第2図及び第3図は第1図に示す回
路の動作を説明するための波形図である。

Claims (1)

  1. 【特許請求の範囲】 ル 伝送され位相基準ノくルス列に応じた周波数のノくルス
    を入力とし、このノくルスを分周して伝送データをサン
    プリングするサンプリングクロックツくルスを発生する
    分周器と、 この分周期の出力と前記位相基準ノ(ルスとの相対位相
    が進相であるか遅相であるかを判別する位相判別手段と
    、 この位相判別手段の出力に応じて前記分周器の出力或は
    これを反転した信号を出力する信号選択回路と、 この信号選択回路の出力を平滑する平滑器と、前記平滑
    器の出力に得られる)くルスをこれと同周期の鋸歯状波
    に変換する波形変換手段と、この波形変換手段の出力と
    前記平滑器の出力との電圧比較を行なうコンノ(レータ
    −と、このコンパレータでの比較結果に応じた)くルス
    位相でこれを前記分周器にリセットノくルスとして供給
    する手段とを少なくとも具備したことを特徴とするサン
    プリングクロックパルス再生回路。
JP57119959A 1982-07-12 1982-07-12 サンプリングクロツクパルス再生回路 Granted JPS5911081A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57119959A JPS5911081A (ja) 1982-07-12 1982-07-12 サンプリングクロツクパルス再生回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57119959A JPS5911081A (ja) 1982-07-12 1982-07-12 サンプリングクロツクパルス再生回路

Publications (2)

Publication Number Publication Date
JPS5911081A true JPS5911081A (ja) 1984-01-20
JPS6259515B2 JPS6259515B2 (ja) 1987-12-11

Family

ID=14774434

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57119959A Granted JPS5911081A (ja) 1982-07-12 1982-07-12 サンプリングクロツクパルス再生回路

Country Status (1)

Country Link
JP (1) JPS5911081A (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5331767A (en) * 1993-03-24 1994-07-26 The Standard Products Company Enhanced weatherstrip mounted on glass with opposite side seal

Also Published As

Publication number Publication date
JPS6259515B2 (ja) 1987-12-11

Similar Documents

Publication Publication Date Title
CA1278833C (en) Synchronizing clock signal generator
US4232339A (en) Television signal horizontal interval timing reconstruction system
JPS5911081A (ja) サンプリングクロツクパルス再生回路
JP2569671B2 (ja) デジタルビデオエンコーダ
JP2597650B2 (ja) クランプ回路
JP3219160B2 (ja) テレビジョン信号処理装置
JP3144086B2 (ja) 擾乱付加信号発生回路
JPS60163577A (ja) 水平同期信号挿入方法
KR910001427B1 (ko) 디지탈 전송시스템의 데이타 검출회로
JPS5850670Y2 (ja) 再生水平同期信号発生装置
JPS6018079A (ja) サンプリングパルス発生回路
JP2772004B2 (ja) テレビジョン信号位相同期回路
JPS58209252A (ja) 符号識別再生回路
JPH0117627B2 (ja)
JPS5819055A (ja) クロツク再生回路
JPS58201479A (ja) クロツク再生装置
JPS60139082A (ja) サンプリングクロツク再生回路
JPH0514422A (ja) パルス整形回路
JPH0552110B2 (ja)
JPS63109677A (ja) 文字放送信号処理回路
JPS6362144B2 (ja)
JPS581387A (ja) サンプリングクロツク再生回路
JPS63109678A (ja) 文字放送信号処理回路
JPS61144119A (ja) 多重化fm波分離復調装置
JPH0326085A (ja) 受信クロック再生方式